ok

Mini Shell

Direktori : /proc/self/root/proc/thread-self/root/usr/share/locale/fr/LC_MESSAGES/
Upload File :
Current File : //proc/self/root/proc/thread-self/root/usr/share/locale/fr/LC_MESSAGES/gas.mo

��Y����\5�\]+]?]A]
[^i_$o_�_�_�_�_�_c`fa?veC�eO�eBJf7�f>�f?g6Dg${g0�g3�g6hH<h%�hM�h:�h44i4ii5�iM�iR"j&uj[�j9�jR2kL�k�l�l�l�l8mNQmC�m_�m[Dn;�nW�nM4oB�o"�oC�o3,p1`p@�pY�p?-qHmqC�q5�q�0r��rtYs��sv�tu3uQuseu�u#�u3vGv"bv	�v�v�v$�v)�v?w\AwI�w:�w�#x[�xKy7\y7�yL�yOzBiz2�z?�z={�]{;�{|@2}3s}>�~I�~A0;rO�'�F&�=m�D��C�A4�"v�[�����}Ƃ>D�>��,ƒK�>;�Hz�;Ä"��A"�@d�D��j�9U�3��@ÆL�KQ����	4�H>�E��E͈P�Fd�?��]�AI� ��@��?��-�EҌk�D��:ɍ:�4?�pt�3�4�>N�9��4Ǐq���n���<��6�E�9_�3��5͒ �6$�2[�/��B��5�<7�+t�@��4�A�PX�i��B��V���Gk�.��M�T0�B��0Ș;��=5�>s�?��?�A2�1t�A��E�G.�Dv�i��D%�Oj�|��H7�L��,͝���B��?Þ"�<&�Nc�B��8��".�"Q�Ht�O��	
�e�1}���-��$�%�!-�&O�%v�6��$Ӥ%��%�%D�%j�%��#��#ڥ��&�*5��`��0*�1[�/��"��2�'�;�Z� r���5��7�:�4S�������é̩ԩ'ܩ&�(+�'T�0|�)��"ת)��-$�1R�7��$��+�.
�<�X�	a�
k�v���
������!�����*�A�*M�(x�&��8ȭ��"?�-b�.��-��3�#!�%E�&k�&����8̯�
�#"�F�%f���3��Ӱ`�`H�&�� б� �12�5d�1��3̲5�86�No�X��7�8O�*��0��!�D�K�X�!e���1��+ȵ��B�=^���D�����+�K�X�-v��� ��ڷ%���%2�X�i�Bq���ȸ�߸Ew���(ٺ1�"4�$W�k|��7�4?�,t���'��.�@�mY��ǽ/��%վ;��&7�D^����'��e��-)�$W�|�W�����M�5����1��B��21�>d�G��M��W9�F��4��
�2*�+]����:I�9��:��9���3�g���V�W�&i�T��M��93�dm�'��M��JH�I��F��7$�@\�0��M��3�pP�d��9&�)`�7��e���(�/��:����4������"��"�)4�^�$t�"����#��6��"-�3P�2��������0�35�4i�2��"��$��2�3L�������3��6��J,�:w�,��-��.
�1<�0n�7��0��#� ,�.M�3|�2��4��3�L�l���(��/��#��1!�2S�2��$����&��'�'F�n�5������*��6*�#a�#������$��!�"(�K�'\�����-������!�4�.K�+z�;��"���$�!8�,Z�8��6��1��4)�*^�����+��?��9�*W�*��3��)���#�<�X�u���.��*���+ �L�$h�,��#���7��14�0f�6����.��1+�3]�3������7�4L�4��,��(�$�#1�-U�)����E�&�3�4J�9�6��3�3$�X�v�����4��4�3%�'Y�����:��&��A�6_���3��3�/�7M�(��)���1�,$�1Q�F��E�!':bG8�#!$&Fm���%�G!ODq �'�#�#C'`,�>�)�!'@8h'�%�&�+B`}�����
 "C^&{ �"��8 +Y)�$�-�4"7&Z�)�#�!�&	'3	M[	-�	�	|�	3Z
R�
(�
5
5@�v3<7D	|(�%�4�'

%2
5X
*�
4�
0�
2%Rx�3�%�+�,�@#�D�8C%|.�4�1i8C��$E(Dn&��� 7ZX7� �+6G(~;��"� !5'W!"�(�*�.%G!m6�1�'�C 0d���!�'. C d�6����9OAf�"�%�# 5+ a (m )� � !� � 
!!2!Q!!m!�!�!0�!�!":3"n">�"'�"�"#+#-F#t#)�#�#�#%�#4$$@$+e$ �$�$!�$4�$!%-A%)o%=�%!�%�%1&(I&:r&�&3�&:'=;'-y'3�'#�'&�'&(8(M(&l(�(�(�(�(,�( )">)a) }) �) �)2�)6*J*%^*-�*$�*#�**�*1&+2X+0�+5�+�+	,3!,2U,�,�,!�,$�,!�, -E1--w-F�-M�-.:.-i.1�.=�.2/2:/&m/'�/?�/@�/0=0Wn0!�1-�1%2,<2%i2�2T�2 �2%3%>3<d3C�3#�39	49C4<}4!�4�4�4&5A55]5'�54�5�5'	6$16V6"s6�6"�6(�6�6757=M7C�7�7'�78888 R8s8#{81�8�85�83'9*[9"�9�9�9�9�9�9"�9
:': F:7g:�:�:�:�:; ;;;U;%k;�;(�;)�;/<0<'J<0r< �<�<6�<=*=F=#Y=+}=�=2�=.�=#>9>J>#[>,>#�>%�>*�>
!?%/?!U?%w??�?(�?#@)*@3T@+�@<�@4�@%&A+LA:xA:�A?�A+.B3ZB8�B9�B,C%.C-TC(�C<�C�C1D 4D3UD%�D�D<�D		EG2G3DGxG�G�G4�GH$%HJHgH�H+�H)�H,�H@#I.dI�I"�I+�I$�I)JHJ�WJ$1MaVMF�MR�M.RN/�N$�N'�N*�N.)O*XO�O?�O)�O2P:?PzP�P7�P+�PQ70Q.hQ�Q�Q�Q�Q#�QR-R@@RO�R/�R3S/5S6eS1�S4�S=TOATJ�T>�T*U+FU6rU,�U)�U*V2+V&^V+�V1�V.�V<W OW0pW�W2�W(�W/X1KX0}X0�X'�X0Y'8Y.`Y0�Y#�Y+�Y2Z5CZ7yZ�Z"�Z�Z1[;9[ u[�[0�[3�[4\2I\]|\,�\]-]1<]2n]/�].�]+^+,^-X^#�^O�^q�^)l_4�_�_R�_(<`Be`.�`A�`5a,Oa.|as�akb�b�b�b�b>�b"6c+Yc!�c&�c+�c2�c%-d/Sd1�dI�d�d'e-8efe(�e7�e,�e0f$EfFjf)�f'�f(g),g(Vg"g�g�g�g�gh%h ?h#`h�h#�h$�h"�h&i%/iUi ri�i�i&�i&�ij&<jcjj!�j�j(�j#�j#k#Akek!�k �k�k$�k$
l/lLl(jl&�l"�l�l/�l+,m+Xm2�m2�m7�m7"n/Zn=�n�n�n*�n#o<o"\oo�o&�o(�op  pAp/`p/�p�p �p0�p,qGCq�q(�q�q�q�qrr12r dr�r�r2�r7�r$s5sIsas=s�s�s"�s!t!?t!at!�t+�t(�t8�t"3u!Vuxu�u�u$�u�u*�u+%v8Qv�v�v�v%�v*w11w-cw'�w3�w(�wx+xDx&Ux2|x6�x-�xy*yJy*by7�y8�y9�y98z2rz'�z'�z�z
{8{&R{-y{3�{2�{H|W}"s}(�}��}�~$�~4�~%!�G"�0�$� C�d�����À�.��1�(�!;�]�.x���9������	&�0�D�_�$q���"��̅ۅ��+&�/R�"��*��І7�(�E� X�y�����2���2
�<@�}��� ��7Ɉ6�-8�5f�6��$Ӊ����;�AT�b��&��5 �V�g�/z�%��Џ����$-�R�'k�!��4�����!�2�O�m�����#��)Α���%�>�!Y�3{�#��Ӓ���+&�#R�v�,��B��&��2� Q�1r�2��1ה:	�#D�+h�&��'��%�'	�%1�9W�$����=ՖA�BU�B��ۗ&�$�.7�-f���)��'ޘ&�%-�S�s�(��#��"љ�1�D�)^�*��5��$�<�0K�)|�(��*ϛ.��.)�,X���\��<�?>�N~�,͟+��&� F�Dg���bʠ.-�%\���,��1ϡ-�-/�/]�R��!��9"�2\�4��
ģң�"�$#�H�?a�A��+�0�,@�,m�9��*Ԩ��$�(@�*i�����2ǩ7��62�<i�'��Ϊ�-�.6�e�h�x�	~�!��$��$ϫ"��-.�\�{�����6�!J�l�7��­;٭�"2�#U�!y�?��8ۮ9�N�Dl�,��0ޯ5� E�2f���2��"߰7�%:�`� y����H��/ѳ)�2+�^�r���7��ڴ��)�?�\�u�;��:Ƶ9�-;�$i�6��EŶ2�,>�4k�C��4�C�A]�,��+̸a��%Z�'��5��$޹-�-1�_�3}�)��6ۺ0�C�]�-n�����.ӻ��08�!i�+����Ǽ׼-�."�=Q�D��!Խ)��/ �P�f���*��ʾ/ܾ3�'@�h�(��(��%׿%��'#�:K�;��<�s��{s�7�'�4G�%|�8��4��7�*H�)s�)��)��]��-O�.}�,�����%��,��1��7�-=�>k�+��1��(�51�4g���0�����!�!9�[�'m���������4��3�$P�4u���3��3��T(�/}�<��4��'�+G�5s�%��$��0��"%�H�0b�"��&��1��6�3F�,z�%������!�#�8� P�q�����������*��!�=�1U�����!��/���,�(A�!j�(���������%� A�%b�����)���� �,�E�3_����� ��3��&�&D�8k�$������"�)#�M�&g�����)��#���1�L�-b�0��#��4���:�&W�S~�J���5:�2p�2��1��7�=@�@~�@���f��0��&��;��2�+O�{�!�������>��+��-��9)�8c�2��1��1�/3�.c���<����%�&2�&Y���&����$���#�=�W�q�i��k��;b���	��3��3��7)�.a�(���������;(�(d�)��-��$��6
�)A�,k���*��*��7�48�!m���(������/�D�+c�3��3��!��"�<�"V�y� ����$����!�>6�$u�����,��%�+�&G�'n�'��&����:��%9�*_�+������<��<
�J�a�������)��6�?�^�$}�(��-��(��K"�In�3��'��/�D�+^�#��#����*��%�@�T�i������/����)	�3�S�q�&}�"��������=�[�3v�������
� *�!K�Am���<��&�2�@R�M��@��"�-A�/o�D�������+�3H�|�-��!��,�)�!9�[�'{�'��`�,,�*Y�(��.����� �#;�0_�*�����*��C!�#e�����������!�,3�6`�8��6�2�4:�o�����
��)�#�!�4�Q� o�����!���)� �:�Z�i��.��2����'2�,Z�*��$������ *�K�i�{� ��5��)�=<R��"�&�4	">(a�����%*FYk���6�*�(;P"e���%�)�!5G]q����#�$7\*|� �B�A"!d��� ���&73^9�6�"#&!Jl%�+�&��$	?	(S	|	*�	.�	�	"
$2
>W
 �
,�
&�
'3,R8��&�':)Y��'�(�+

39
m
�
�
�
�
�
�
DPb~$�����-)Eo��&�*�1Dbt�2���*+6b"�3�#�&�'$)L!v�)�-�037F7~'�*�	4&7[ �%�3�9H#h �-�D� (@i0�)�1�2-6`!�3�0�0O1n�!�9�:/S#�/�#�1�-*M4x.�5�/0B*s$���#�& ;\{ � ���	!"&Dk7�5�#�0L _'�^�*'4R)�)�)�  & E d -� � � 3� .!M!m!(�!�!8�!)"
0"/>"/n""�"�"'�"!#"##A#&e#"�#)�##�#(�#&$<$$K$@p$C�$2�$(%68%/o%�%-�%�%*&%.&T&1`&-�&+�&2�&*'/J'Cz'�',�',(8(?T(E�(�(4�(:.)=i).�)'�)�)*-5*#c*"�*8�*7�*:+:V+�+C�+#�+,$,"5, X,$y,(�,"�,+�,B-?Y-&�-�-�-�-�- . ;.%\.$�.�.�.�.�.-/./&G/n/"�/�/,�/4�/'0(>0g0 �0$�0�02�01%?1e1w1�1�1�1'�1+�1.$2)S2$}2 �2#�22�23!)3K3i3�3�3�3#�3�3�34.4M4h4=~4'�4�4%�4
5(5D5Z5s5�5:�5$�5�5696P6_6y67�61�6$7*'7,R77!�7"�7$�78!$8 F87g8?�85�8$9::9*u9�9�94�9::*0:[:r:#�:*�:�::�:%;<;L;=a;:�;
�;�;�;<(<0;<1l<#�<"�<+�<,=>=&Y=<�=#�=#�=+>1>)Q>({>)�>�>�>1�>.1?`?/l?�?�?�?�?@(!@(J@s@�@"�@"�@+�@ A5A1QA�A�A�A�A�A�A1�A1B%@BfB�B�B�B�B%�B$C$5C ZC${C*�C�C-�C"D/6D+fD�D+�D@�DE$E@E!SEuE$�E�E4�E�E0F4@FuF$�F�F$�F%�F"G!>G`G+~G*�G"�G5�G.H&;H(bH3�H�H#�H�HI I=I\I%wI�I7�I3�I (JIJ`J~J(�J"�J#�J&K)'KQK'qK�KT�K2�K1LNL1iL@�LA�L)MHM$eM�M�M �M(�M
N(N"HN3kN5�NG�N$O*BO3mO&�O3�O;�O8P*OP+zP$�P.�P'�P&"Q6IQ/�Q�Q,�Q'�Q!R">RaR(R'�R�R�R%�R$S?SOSlS9|S)�S�S�S!T5T MTnT#�T�T�T�T�T1U(4U/]U�U�U#�U#�UV,,VYVxV�V"�V)�V�V!W.8W gW�W(�W(�W&�WX51XgX�X4�X4�X@YMY2eY'�Y&�Y&�YZ2.Z;aZ<�Z/�Z
[#([2L[&[�[)�[!�[
\ (\I\2a\1�\)�\+�\&]4C]%x]%�]"�]6�]@^%_^#�^0�^8�^2_.F_1u_2�_1�_1`6>`9u`�`&�`%�`'a0Da&ua&�a-�a0�a+"b*Nb*yb*�b!�b)�b1c1Mc0c0�c(�c1
d&<d5cd#�d!�d#�d)e-e5He#~e#�eI�e4f Ef ff�f�fB�f%g<'g9dg'�gB�gD	h/Nh5~h1�h$�h)i*5i:`i=�i/�i*	j)4jC^j%�j(�j/�j/!k8Qk'�k3�k-�k*l5?l3ul3�l0�l5m6Dm2{mA�m1�m7"n>Zn9�n-�no+o%Koqo%�o3�o2�op!8pZp zp�p �p(�p%q!+qMqlq�q$�q�q�q �q" rCrZrwr�r�r�r�r�rss8sPsjs�s)�s+�sJ�sDt)Yt�t�t�t)�t&�t #u"Dugu�u�u�u9�uv"v7;v7sv.�v>�v<wFVwJ�w@�w2)x,\x�x9�x"�xy!!yCy\y6uy�y%�y)�y)z9z!Wzyzf�z�z{*{={T{ t{�{ �{;�{/|4|K|&c|�|�|�|#�|1}6}&P}w}1�}#�}�}1~6~K~`~w~�~�~�~�~�~,;XJZ��1�'J�r�+����À%Ӏ7��1�H�A_�����ρ��<�"Y�.|�.��.ڂ.	�.8�0g�/��-ȃ/��)&�(P�(y�&��(Ʉ�.�@2�"s�����#Ʌ�,��3+�_�{�����ˆ#��%(�N�_�*s�"����-ׇ��&1�2X�.����ӈ��'�C�`�w���"��щ���'�C�"`�)��)��)׊��(�H�]�
r�5����͋3��1�O�g�������̌����%� :� [�!|�#��ߍ�� �>�T�p���%��%Ȏ��**�U�u�����Ǐ�!���45�"j�������9�=�Y�s�#����Б�.��+�<�$R�#w�
������*Ғ)��+'�*S�~�8��9ɓ.�*2�9]�;��;Ӕ<�.L�/{�&��Jҕ6�0T�$����XȖ!�*7�Eb�:���@��/9�i���H��B�7(�"`�'��*��֙"��V4�V��5�L�0e�#�� ��ۛ!��4�T�7r�9���"�$�?C�������-Ý$��*%�P�g�z���������	ʞԞ�$�#&�+J�
v�
��	������	ğ	Ο؟2��&�2�K�W�k�������Ҡ'�+�
7�E�d�y���
��"��ܡ6�*�C�
Y�d�y�����+��+�%�.8�g�}���
����ԣ�)��#�2�B�^� |�/��:ͤ"�,+�X�q���"����ϥ��	�(�7�K�X�m�
z�,����%Ѧ��-�!@�"b�5����ڧ��+� @�/a�-��$���@��7�$W�|�������
ԩ����0,�]�o�����G���� �@�T�(h�$��'��4ޫ!�5�(M� v�(�� ��'�U	�D_�-��*ҭ"�� �)=�#g����� ��(�
�/"� R�)s�(��Ư.ޯ*
�8�"V�0y���.Ȱ��!�5�(P�y���.�����!�4�*S�@~� ��*�2�+>�j�#����ɳݳ���(�F�$f� �� ��3ʹ6�#8�,\�-����͵2�(�/E�,u�+��8ζ:�9B�-|�0��!۷'��%�):�)d�.��/��%�9�JM�=��Aֹ>�;W�����*����)�.F�u�����(ƻ�!
�"/�6R�1��8��!�"�!9�[�s�#����ν���%�>�^�0~�1��2��,�2A�1t�(��*Ͽ���.�J�7[�0��)��1�&6�]�s�*����*�6�7�,I�0v�5������ �&8�	_�
i�w�����D����!�!1�$S�/x�
����6����
�#�":�]�i�'v�(��$��)��&�%=�c�-��.��
����%�4�T�t� ��:��2��%"�"H�k�5����3���4+�!`���%��4��)��)'�&Q�"x�4�������''�"O�0r�����A���$�@�0U�����'�������(%�N�%n���������!�����$7�%\�#��(��>��)�$8�E]�-��.��5�!6�X�&u�:��)���@�`�z���&��%����7�T�o��� ��)�����D0�u���!��������7�U�p�-����'��,��((�8Q�0��2����
�!�;�S�g�#��:��8���1�L�g��5����-��,�+=�i�$��/��1���0�0K�|�������,��I�,d���D����1��$�;�'T�5|�3��!��,�(5�@^�>��"��'�')�)Q�F{�@��1�/5�1e�1��3��5��(3�F\�#��%��&��
�"�0B�&s�"��2��+��%�#B�5f�!��+�������.�'E�m���,��C��%	�/�K�g�<����3��F� R�s���0��5��%
�0�:N�#����D��0��(*�:S�-��%��+���')�'Q�(y�&��0��.��)�G=�'�� ����0��*�5<�+r�%��6�����$/�	T�5^�.����%��.�3�,R�+�#��#��-��!�'@�h�+����,����*�%F�0l� ��=��1��.�'7�_�3|�4����%��%�>�X�,q�)��'��(��#�*=�7h�*��"��(���'0�,X�-��N��+�.�(H�q�D����'��>�4N�9��7��'��2�(P�'y�r��'�8<�+u�"��#�+�@�5U�6��4���%�7=�)u�-����>�51�8g�/��-�*��0)�6Z�2��;� �&!�3H�|�������*�$�3'�3[�����'��"�#��+!�,M�#z���,�� ����*8�c�u���1�����&�@�Y�w�%��%��*�0�4�%I�,o�1��:�<	<F.�!���'=D�*�7�!?R"m%���+�!�!%<.b �� �!�"	,If�!�#�)�+
+95e4�%�/�&=,L#y��
�%�!)C`w�#�'�'�0%V^{��"���	0	O	`	r	&�	�	$�	�	

8
$S
x
�
�
�
�
!�
'#0K |B� �#%%'Ks��F�

2
P
g
v
�
�
�
"�
�
�
"8SAl)�$�$�!"'D2l�!���%*F^z��$� �0
JXp6�*��	*%/P �5��:�( Fg����"�$<[!z����*1H+z!���""#F6Z�%��.�"5S%m�����!*3^"z$����&B']!���%�-,Mz�������
'6EVet��������0ASew�������!2CVg{�����
�-)/Y,k+�0�0�&2?1r&���� 1# U $u )� � "�  � !!>!,`!"�!"�!,�!3",4"(a"'�"1�"�"�"# 0# Q#!r#�#�#�#�#3�#/$&O$.v$<�$1�$0%+E%Aq%%�%/�%'	&:1&l&!�&(�&"�&)�&4'-R'�'�'#�'F�'D(#\(+�(�(�(��(Bk*+�*+�*+�+��,�.+�.�.�.�./"/�9/�1G�5L�5W:6K�6<�6A7F]7=�7+�7>8@M8L�8X�8*49p_94�99:9?:;y:]�:e;.y;`�;>	<bH<��<.>?>E>$b>@�>�>QH?h�?z@@~@h�@Z(AS�A"�AG�AGBB:�BF�BlCEyCV�CQD>hD��D�zE�(F��F��G"H!<H^H{rH�H#I<(IeI&�I	�I�I�I$�I-�IJ(JgsJM�JI)K�sKf!LT�L@�LGMafM��MWSN>�NE�NK0O�|ObP�qPM�QOGRd�Sc�SB`TG�Tg�T(SUU|U?�U]VJpVK�V"W`*W��W�fXO�XV9Y7�YL�Y?ZIUZ<�Z#�ZN[@O[V�[x�[?`\<�\K�\W)]U�]��]	�^M�^H_HT_^�_T�_NQ`l�`W
a$eaQ�aK�a�(bJdyhdP�dB3eBve;�e��eW{fB�f9gHPg;�g��g�\h�iD�i5
jQ@j?�j5�jHk)QkZ{k?�k=lNTl;�lA�l/!mLQm=�mM�m^*nx�nNo�Qo�p^�p2qT?q\�qL�q9>rGxr1�r2�r3%s3Ys5�s2�s6�s[-t_�tP�tz:uE�uW�u�SvS�va8w/�w��wPUxV�x#�xJ!yqlyN�yL-z"zz#�zU�z�{A�{8�|;/k,p(�2�(�."�4Q�C��7ʀ4�47�7l�6��4ہ2�-C�q�8��<�����!Ã9�;�9[�)��6��6��(-� V�*w���H��C�VK�7��چ�� �)�1�.9�-h�/��.Ƈ7��0-�)^�0��7��;�@-�.n�B��7�$�	=�
G�R�c�u�y�$����&��3�#�7<�t�,��0��2�Q�"h�%��&��3،?�,L�2y�0��+ݍ.	�.8�g�Gx���
؎0�3�-H�v�>��ҏp�p\�(͐"��!�#;�3_�L��;�E�<b�D��\�xA�D��F��<F�?��3ÔP��
H�S�/c���J��B�2�P�Na�e��)�P@���)��)˗��*�70�h�,��!��/Ԙ�;�T�f�Hn���˙��Q���+�8=�&v�+��rɝ"<�>_�;��2ڞ&
�)4�5^�z����P�F2�/y�J��/�$�P3�2�����2n�*��+̨6���/�g�?x����8��[��7�>R�b��r�xg�U�@6�"w�8��*Ӵn��Im�G��I��GI���v��P�xl�.�u�T��S�j3�/��S��p"�e��U��@O�B��8��g��t���~��\`�2��K��u<����5@�@v����3s�����(��'��.�!?�7a�&��!��%��=�F�;b�?������
�3*�1^�2��>��&�+)�0U�1������#��;�4C�Yx�T��.'�,V�C��9��6�=8�>v�0��1��;�HT�9��H��9 �%Z�����+��5��'�/F�:v�0��7��'�;B�<~�!��"��B�C�^�-y�J��9��9,� f���7��-��.	�8�1H�z���1������8�5W�)��E��(��&�B�2[�6��>��=�FB�B��>����?:�>z�K��9�6?�Cv�1����)
�!4�-V���$��7��3��-�/J�"z�-��0��(��%%�4K�/��6��4��'�D�;c�F��G��9.�"h�����0��H��:9�2t�5��2��'�98�6r���U��*�F�Ka�3��/��G�9Y�)��%��"���H�:c�0��+�����?0�0p�H��B��!-�GO�9��<��L�6[�3��*��B��84�6m�H��B��0�C�5_�$��D��>��2>�'q�0��!�� ��
�#-�2Q�D��'��U��*G�3r�%����$��5�0G�Gx�7��-��%&�7L�%��%��&�+��#�B�`����������%�*�#J�2n�+��/�&��$�gD�7��0�*�4@�;u�%��+��4 �-U�+��+��(�V�4[�����5�aL�+��7�7��J���:!�	\�-f�0��E�<9HV�:�B7W4�2��I)Y6����(	R+	C~	1�	:�	C/
Cs
��
\A �)�V�O@(�(��!
"#
�F
E%e,�"�8�.EC�%��#�+
6#V1z8�;�>!`D6�-�S)/}���'�0&W*q*��G�(F$d&���P�8-S'�,�E�F.<u"�4�
"=.X$�'�"�$�N&k"�>��W3d*��=�<(X1�"��6�A(`=�)��"
60.g<�8�T.a*�F�GGJ&�K�S ]Y 5� U� ?C!+�!#�!*�!6�!15"g" �" �",�"E�"-;#&i#�#.�#)�#'	$C1$Eu$�$/�$C%+L%/x%9�%F�%?)&=i&R�&�&'<.'6k'�'�')�'-�'1("O(Nr(=�(R�(_R)2�)0�)9*FP*2�*1�*0�*/-+F]+J�+2�+�",+�-@�-0.6O.,�.�.`�.&*/.Q/.�/S�/H0*L0Bw0B�0E�0.C1-r1�1*�1%�1?2*Q2A|2�2,�2'3-3.I3x3�37�3#�34'4R@4H�4�4,�45)55"_5;�5�5!�5E�50/6T`6E�67�6%37Y7i7z7�7�7-�7�7'�7)8EI8�8"�8%�8�89*9D9\9:n9 �92�91�9,/:\:1t:?�:!�:;<";_;9k;�;2�;:�;'.<>V<5�<�<�<�<#=1&=2X=/�=9�=�='> ->9N>T�>3�>1?8C?J|?8�?M@DN@3�@:�@KAKNAQ�A8�A@%BJfBK�B:�B18C9jC<�CG�C )D@JD;�D@�D>E,GEJtEZ�E"H=H@PH(�H)�H�HGILI+jI(�I'�I)�I:J<LJ9�JG�J=K,IK/vK8�K?�K4LTLbcL3�Pn�PRiQY�Q1RGHR/�R7�R8�RA1S7sS+�SO�S3'T:[TC�T�T(�TI!U2kU�UL�U1V=V)YV�V�V(�V�V�VUWc^W9�W=�W@:XG{XF�X>
Y^IYc�YYZSfZ.�Z.�ZD[9][6�[:�[D	\6N\C�\C�\A
]VO]"�];�]%^8+^;d^D�^H�^G._Gv_G�_G`:N`C�`G�`(a1>aOpa<�a:�a8bVbtbE�bK�b(cGc4dc6�c:�c=dTId;�d�d2�d6eLKe<�e?�e9f5Of>�f(�fl�f�Zg-�g:h$Xhf}h1�hAi1Xic�iN�i?=j@}j��j�Wk*�k&l*5l&`lC�l3�l<�l3<m/pm1�m;�m,n<;n7xnU�no'o/?o#oo5�oA�o9p@Ep:�pS�p2q.Hq/wq5�q5�q'r;r"Wrzr�r�r!�r/�r0sIs,fs0�s+�s/�s. t,Ot(|t#�t�t1�t6u+Qu)}u�u�u-�u	v0%v'Vv&~v/�v�v#�v&w!@w'bw'�w�w �w/�w+#x*Ox$zx3�x,�x,y3-y3ay8�y8�y5zL=z!�z�z4�z�z6{%J{ p{�{*�{:�{$|)0|Z|.z|.�|�|"�|:}Q}Ui}�}/�}$~1~O~b~r~?�~(�~$�~ >;Fz���%�C1�#u�$��1��1�1"�1T�1��0��4�>�)]�*��$��ׂ�&�.�5D�Cz�D���"�"@�6c�,��=DŽ2�B8�X{�9ԅ$� 3�T�1g�5��JφI�d�3����6чG�JP�I��I�A/�-q�:��%ډ�Q�9i�>��8�?��[��&�+6��b�'�2<�Ao�.����1��>��&���>�]�{�����?ב:�4R��� ��?ƕ�F�_�&q�����Ėۖ��(�5�8I�������,��:�>'�+f�4��#ǘD�%0�V�'l�����&��I�&,�7S�D��К$�)
�H7�;��8��<��=2�-p�h��+�J3�H~�uǡ,=�9j�����7Ѣ-	�7�&N�"u�#��?����4�(M�Hv���Ҥ%�'�(;�'d�����.��6�#�#5�Y�x�!��@��&�� �>�U�p�<��)ͧ��2	�X<�3��6ɨ%�5&�4\�5��Bǩ+
�;6�1r�2��0ת4�1=�Bo�%��"ثN��OJ�P��P�<�4L�.��7��E�+.�2Z�2��4��-��/#�S�-p�,��+˯��<�S�3n�4��Cװ.�HJ�F��Fڱ=!�3_�7��7˲5�%9��_�T/�Z��Z߶4:�3o�)��-ͷW��!S��u�8��35�i�7��B��;�;?�K{��Ǻ&l�%��C��A��@?�������2ʼ%��#�JB�T��8�;�3W�2�����1Y��� ��6��4�6�!R�7t�G��F��F;�)����)��8��<,�i�l�|�	��*��-��-��)�=�3W�(�������w���,��#��>�?�IW�&��*��*��)�TH�G��J��'0�[X�C��>��C7�&{�L��!��G�,Y�B��'���� 	�*�[G�*��+��3��.�)F�p�=��&��&��%�"2�5U���L��L��AC�3��2��A��R.�=��9��?��P9�?��P��Q�7m�8�����0d�/��E��-�69�?p�,��A��8�AX�=������9�A�a�;z�"��!��:��%6�C\�������:��B�L`�Y��"�/*�KZ���'�� ��6�<�GU�5��-�� �+"�+N�'z�'��*��F��A<�B~�����P�;��4#�=X�)��@��:�B<�7�5��6��6$�z[�(��@��>@���*:�1e�8��@��4�DF�)��/��.��9�EN�-��=���&�F�#c���*��"������6�JP�#��;��E��A�B`�D��]��BF�T��=��:�?W�O��.��-�2D�'w���8��*��1!�:S�K��A��2�3O���&��"������!�;�Y�t�������/��%�'�AD�%����*��2��&&�M�2e�"��4��$��"�8�U�r�&��-��"��)�//�!_�&������D�"�=�\�2z�,��,�B�)J�t� ��-��0��10�%b�%��1��2�(�$<� a�1��4��.�H�)a�(��3��g�]P�#��J�9�9W�8��F�R�Jd�J��'���"�)��3&�)Z�F���.�-,(Z��e5{9�L�K8C�B�B3N2� �P�0'9X<�<�/<</y8� �#Cc��	d�	
7
2G
?z
=�
:�
43h%��%�F�A/+q;�%�E�DE
=�
�
/�
/>F;�'�*�8+M-yl�5CJY�Y�:B0}2�'�#	,-!Z*|+�+�^�,^+�)�7�1-K<y9�/�/ POp?�;;<x�X�X�H.g1�.�-�=%Ic-�.�4
<?D|:�d�fa<�-=3q9�)�0�!$6F1}����>3*r4�,��:*%e&�%���&7E^"�!�!�!  - !N Sp � E� 0(!)Y!U�!Z�!S4"(�";�"D�"O2#�#2�#4�#$L $m$:�$$�$1�$,%-F%+t%8�%5�%|&9�&9�&3'@4'1u'&�'-�'(�'@%(9f(%�(+�(;�(^.);�)�)�)�)*1*J*j*�*/�*G�*I+GZ+C�+E�+,,A,#],�,=�,,�,.�,%.-'T-&|-�-�-,�-'..,.+[.1�.�. �.*�.C/A]/�/%�/>�/?$06d0.�0�0�0!1'1;B1(~1�1#�1)�1<26N2D�2F�23"/31R3,�3;�3,�334+N4z4+�4�4�42�4#.5R5k5�5 �5�5�5J6=O6�6�6#�61�6.7G7.W7?�70�75�7-8H8f8&�8�8$�8#�89).9X9)v9$�92�9�9*:D<:F�:'�:(�:;);4C;x;$�;"�;8�;@<GP<C�<8�<9=$O= t=3�==�=2>":>5]>�>3�>%�>A??G?,�?(�?*�?P@.Y@:�@1�@0�@ &A5GAA}A�A�A(�A(BFB8fB�B�B8�B8C<NC<�C0�C�CD'D=DZDyDW�D!�D4E3EE/yE�E�E%�EFD!F3fF$�F�F(�F4�F>3GMrG �G�G$�G#HI@H'�H �H8�H:I5GI/}I?�I/�I=J6[J;�J9�JK? K@`KI�K�KHLHKL,�L>�L)MB*MMmM,�M(�MDNEVN(�N3�N+�N<%O\bO*�O8�O+#P9OP5�P;�P'�PB#QEfQ1�Q=�QSRBpR%�RB�R%S2BSGuSH�SCT/JT;zT*�TD�T.&U0UUK�UB�UIVB_VK�V6�V8%W^W$nW+�W,�W"�W X0X3HX3|X%�X�X�X1Y68Y"oYE�YC�Y,Z2IZ|Z+�Z7�Z��Z${[9�[D�[9\9Y\9�\$�\&�\%]?]3]]�]�]=�]5^3B^'v^<�^�^C�^/8_
h_Lv_L�_)`:`+O`%{`"�`)�`0�`7a3Wa)�a-�a�ab,bGAbH�bA�bcG$c7lc%�cB�c&
d/4d&dd�dK�dA�d:%eB`e9�e?�eMf%kfL�f5�f#gX8gN�g(�g>	hDHhN�h9�h-i!Difi9~i9�i8�iU+jT�jS�jS*k~kJ�k+�kl%l78l-pl,�lF�l-m8@m]ymT�m=,njnn�n�n �n �n%
o60ogo�o�o#�oA�o&p.5p dp&�p"�p1�pOq"Qq<tq0�q.�q1r0CrHtr.�r5�r"s9s&Sszs�s/�s8�sIt-it8�t;�t@u@Mu�u*�u �u�uv(vFv'Yv
�v+�v+�v.�v+w?wFUw0�w�w&�wxx+x@x`xvx9�x-�x�x#y4ySy dy'�yE�y?�y+3z1_z3�z �z-�z%{':{&b{,�{)�{E�{S&|:z|&�|?�|/}L}-`}:�}
�}�}0�}"&~I~%Z~,�~�~A�~
 0?G@�	��	�	�:�C8�C|�$��5�B�2^�����P΁%�%E�Bk�%��*Ԃ1��01�!b���>��=ԃ	�A�$^�"����%��$�-
�-8�#f���/��,Ӆ+�+,�%X�7~�.�����5�5Q�9����FՇ:�0W�1��;��<��F3�5z�0��;�9�6W�$��Z��)�?8�<x���>ϋT�
c�1n���)��+�1�@�;H�7��D��C�E�0d�:��&Ў;��93�*m���'��#ُ(��@&�g�2t�1��:ِ
�9�Y�r�&��&��%ݑ;�$?�Kd�A��5�(�D�a�)w�8��9ړ+�<@�$}�E���n��0l� ����,ݕE
�FP�I��1�:�*N�$y�$��2×"�� �8:�@s�B��Y��/Q�8��@��1��N-�K|�Ț1�1�-G�Iu�7��/��@'�Bh���7Ŝ+��#)�%M�(s�/��*̝���+)�U�u�����M��,�5�P�&l���3��.�1�E�J�&b���L��1�J!�)l���)��)ܡ �0'�%X�"~���$��9��09�Ej�/���.�.!�(P�y�J����1�1Q�U��٥8�.*�1Y�-��#��Bݦ; �9\�?��.֧&�;,�,h���2��*�"�"1�T�Jm�I��?�>B�@��>ª)�)+�&U�>|�U��'�&9�9`�A��;ܬ7�:P�;��:ǭ:�B=�E��Ʈ+�+�B>�<��8��8��80�>i�6��5߰5�5K�.��5��5�B�/_�4��.IJ3�-'�EU�-��+ɳ'��*�#H�Jl�,��+�\�Am���ϵ��C$�$h�=��>˶7
�IB�L��8ٷD�FW�:��:ٸ:�YO�E��A�/1�3a�^��%�-�:H�;��D��'�2,�3_�.��D¼8�8@�<y�:��<�9.�Jh�5��;�D%�=j�6��9߿3�,M�#z�*��:�>�!C�&e�$��%��$�%��-"�*P�&{�#��!��#��'�4�O�"i�'���� ��$���+�A�W�v���!���������-2�2`�m���7�!T�*v�"��;��+�*,�*W�����#��!��O��J�,]�E��E��=�FT�D��N��X/�N��>��2�%I�Oo�*�� ��'� 3� T�Eu���1��3�66�$m�"�������'X�������)��*��#�$6�>[�3������'�,�.F�$u�1��:���*$�O�Bn�*��#��=�>�X�r�#��
�� ���� ���58�n�g~�m��T�Mq�-����>��<�W�-j�J������L�h����%����B��-6�>d�A��>��>$�>c�B��D��D*�Do�3��2��2�1N�/����8��S��(R� {���/����1��8-�f� ��������,��*+�6V�����6��(���:0�k���0��>��8�I�#e�#��#��#��$���5�R�*r�#����#��1��#-�(Q�5z�5��7���0�(I�r�����C�� ��" �CC���%����"����$0�U�p�������&��&��'$�)L�!v�"��+��(���*(�'S�#{�7��7��-�,=�2j�)��"��&��%�"7�$Z�!���<��*��##�!G�)i�H��L��%)�%O�+u�,����!��E�V�q�/��5�����"�7A�3y�9��<��$�JC�I��6��;�:K�J��I��J�:f�:��,��b	�Fl�C��0��+(�iT�"��;��^�R|���E��;(�-d���U��a�Ib�*��*��2�+5�;a�'��|�|B�7��n��=f�-��&�%��'�+G�*s�.��A�C�$S�"x���V��'�9�P�Df�2���7�*�H�a��������
�
�'�+�#<�4`�����
�����
�
���Y�s���#����#��
�"!�%D�j�,|�5���+��6�R�r�.����E�3Pb!��2�2,7;d����(G-T��$�!�)�9YP)�4�	'E,a���!� �)A!U
w�<�"�1�%(4N&�'�>�%7V2u'�9�9
+DpG�/�:�8	S	g	z	�	�	�	!�	6
:
O
,j
�
W�
-!9'['�5�1�0BD(�!�<�'
17
-i
=�
}�
_S8�7�-$&R9y0�#�",+9X$�F�+�1*-\(�E�A�;*[:�-�5�%$Ej1� �&�A De.)�9�>+Q2}E�:�%1-W#��+��(#0L.}$�*�J�HG3�A�;B'Z8�:�=�:4:oI�O�RD.�:�"4$Y5p+�;�/->Tlr�_4c�`�DY	�$�3�'  ) 7J :� � &� .� 0,!]!/|!1�!?�!D"Nc"2�",�",#?#"\#+# �#%�#+�#$$6C$%z$%�$@�$A%<I%%�%�%3�%5�%),&3V&�&�&�&�&D�&;>':z'(�'C�'D"(#g(7�(1�($�(1)JL)�)@�)8�)C.*-r*"�*'�*6�*"+*+=+&I+p+`}+&�+0,06,,g,=�,�,
�,:�,)-@-1Q-.�-�-�-.�-?.2@..s.4�.3�.+/67/2n/�/&�/,�/&
0&10%X0"~0@�0=�0' 1$H1m1K�1$�1I�1#F20j2"�2!�2/�2;30L30}30�3'�3A4I4h4$�44�4#�495?5X5Mq5�5@�56<26o6&�6/�6�6*�6 7<=7 z7.�7�7�7�78"8<8[8*o8-�83�86�8P397�9/�9]�95J:6�:A�:*�:$;,D;Jq;;�;"�;Z<v<&�<�<$�</�<$=>=X=s=�=�=-�=?�=!0>#R>Iv>#�>(�>-
?-;?i?�?"�?�?�?@=@Y@9t@C�@=�@C0A6tA2�A#�ABB6BOB+lB:�BO�BI#CmC�C�C�C�CC�CBD)_D9�D<�DE)EGHEK�E�E=�E>+F)jF%�F�F �F;�FW2G.�G�GI�G	H7"HZH tH.�HC�HEI#NI;rI;�IU�IK@J'�J8�J2�J+ K`LKQ�K9�K49L4nL6�L;�L=M-TMM�M.�M-�M.-N\N4hN=�N3�N2O?BO8�O4�O%�O>P0UP/�P�P�P)�P Q46QkQ�Q>�Qa�Q6BR yR�R�RN�R'SFBSQ�S!�S�ST?5TIuT.�T&�TRU2hU�UV�U:�U/4VKdV:�V1�V:WXW=vW0�W4�W/X9JX9�X�X^�X01Y+bY�Y=�Y3�YSZ@fZ.�ZP�Z'[!B[3d[�[I�[<�[ 0\0Q\G�\!�\*�\+]-C].q]>�]�]:�]:^8Z^#�^8�^+�^8_,U_2�_3�_J�_?4`	t`,~`�`=�`>	aHa,Za,�a �a�a<�a.2b3abG�b%�b.c<2c/oc0�c3�c#d6(d;_d?�do�d9Ke(�e3�e�eI�e&>fAef@�f;�fC$g?hg/�g>�g6h6Nhy�h)�hF)i5pi'�i(�i1�iL)j=vjB�j3�j%+k2QkO�k7�k6l
Cl!NlHplA�l@�l/<m,lm,�m3�m:�m35nFin+�n-�n@
oKoao~o�o,�o0�oHpHPp�p�p/�p"�p#q+4q,`q,�q�q0�q$�q"rBr8`r�r�r�r8�rs)sEsbs~s �s�s-�s:t0<t0mt�tC�t8uB;uI~uM�uOv:fv>�v)�v<
wGwgwY�w"�w5xG9x"�x'�x�x#�x)y./y^yry7�y#�y �y3z7:z(rz�z �z!�z"�z&{&?{f{%�{"�{�{8�{<|+Z|G�|4�|*}?.}n}�}-�}-�}!�} ~9~/I~.y~�~#�~�~ (%,N0{0�H�&�#.�%R�x���-��ۀ$��.�N�`�w�,��$��*��&�?�^�+~��� ǂ��$�:9�t�7��4��'�N�(k�-��2„5��*+�V�k�N��م��,� =�^�m�������(dž���0�$N�s�G��0؇,	�'6�$^�,��3���(�)�F�)Z�"����$���$�*�1C�/u�+��ъ���?:�1z� ��͋4�2�#Q�6u���@Ì$�()�R�k�~�����"ԍ$�� �#=�a�/����$Ύ!��$4�$Y�L~�/ˏ0��,�I�,h�,��Fې"�+;�g�=�-��&�%�28�k�*��#��ג�"
�@-�"n�*��-��"�
�$�$D�&i�$��:��(�)�C�-Y�����*��>�'�=�T�j�������Ėۖ���.�D�X�l�������—ח���1�H�_�u�������Ә����+�@�X�l�������™ڙ�	�%�B�_�u�����9��,��<7�;t�K��K�� H�@i�?��4�1�%Q�#w���E��2�<�2Z���#��!Ȟ�'
�22�(e�(��;��@�94�8n�7��=ߠ�0�%I�+o�,��+ȡ1�&�A�X�Hu�*��3�>�G\�:��;ߣ;�WW�=��@�2.�;a���)��A�&%�-L�Qz�6̦�*�+D�\p�Iͧ)�7A�&y����	��S,���&7h
M�0����y7�
f�:ZI�B��!��	OU�X7T
��t'Q���	42��G	4;
>�z	���}����b|[*�
�	oe�.$��
t
x��
^m�KM6��(�_)V�f"�
���G�
\��C����_�
2
� ���EK;�
jO	v
d���M	�+&����
w6�`
�X���73`��
\
p��
���WO;��
���m�
�N
����
z1
����F��q
�	�O�����
���	�6
�
�(��
�e���
�J�p
�3

�H~���V
�P���
���
l�	�=#
Eo@��l_�r`�
�2
R��
9a���
X�c�
�
#	�0	;r�+J���R	6p���ww`�U	�5
�
\	)��"~@:�^/d��`c���G�9:�����
Ku��
�@A�T�I"��QX	E�gX�8	��
����r�zk�**�m
X6���+Td�O\(	��	^���	�
O.��u
L�#�3�
�4
�*��
TD�/
?�
�E(���c	���K�j
�y
�8�
n�#��E��	{��E*n	O�*f�
S�Ag	����S
I���[+�
I�
��ET!�{!���
�}
V�t.z
F'Hd
��	���	Xp��(+��E.
_�	�
��������
��x!�-�
��cDb��	(	�
��^��
gs�	����d����
�j�Q�]	(
.����	V
�

X�m���$g
{{�1���
y
���sM
[;S�	��&9Rj^�	I
|
�C�
�J���	�
�������
����
��=�
�7<	t#�	k���B��
���
1�"[��
��*
�2	
�;��<Gl�y����
���L
�

r�I�	*���p���ZI?K	�i
�	�
f���	VY
:�
��v��Zq+�N	����	Y	��i�
�}���:�
)	�
a
���CC	[��SW��
��
�?�	��j�
�����
���
agAG	8
U��Y�bZe�!7�{��Gi��8��N]�����V�O<	�
G�����
wN
,�	��
7�N
q
'�x4�e@0
��	j�3B�I
�+
�D
�|x'
�
-@
�
���wc$
��
�BX0���=j��	��z�KJ��]�
�E�&~�?9	�
�	��	���.�
�
i
+������	�/��4�)���_��gk3
Y���x��x�
�	YF�����	
R5;9���`	�lO
:�I]		�k��:�"	�B
	n
Q�
v	M\G��	Y
�LO�D����	��!p	�\C��	�IM�	�
8�c
�
<��>|BX�
��������}Y�d�n��
4�G��
	'T����2�W	:�R(
E�����
$$��
�y�
�
j2|RXL�-��

�����=��j
Y��o)���j�_
�
e
]��+���
��"
s
%�s�%
C��
n��
/V�n�yc
&%o�
G����

s1��������8�M�T	����	*'r
2��H�
���C��n
L	/���2�J���		$�z
�`�~�ur}
��t�{
B���W
tyg��	�����'Sg�n�P�s	A-	��ZT�h1i�b-d �	�
�	�����	�
C'��U
?Y�
Ti|�8�	
��
���Ii�
A�>�}��
hZ�Q��
�
[�\q7?Q�zM
��D<
����!�2��	�@r	�`9UN��	�
��6%N>k����
Z
��Nf
�q$N�	\p��
�&
k���KA��@�������
��

���U��
q����
���J��	3�Q	7� �'���b
������?
"v�	 ���
d�8	�|5��

p
���
�
 A
�,�y�	9Cf�
q�|�]@��	���
�n�J~^���;t}�{n��	"

�`L�F��>��$
��	�	hN�����
��	e
�n)":��W�
�	e�O�c
(	N�	������
~
�)��
�YW
/SPA�8����
� 6�I}�q}	�.!�Xm��
���s)n����:	�	��

�
=r����	�y	]?
��w	�E���}�	�
��*T�<
:WS�Khc"
�o>���[S	���V�k$G8�
S�lh�
� u/`��
�*	��-h�	@��w�n[0
B/
��
�
�~hI]W
J��
�	2�~FD�
M	�'F3]�	v�o�Rj�
�e�Q����
���
�q�L�	���
F��r�Rrx�:�1	�.��@
3|�[�
!W�O�
	�p�|*h:�?���vT(��lA
�����
�
0����
f�C
Y���
���
a
����	�	!]%�
a	%�
Be���VH�`�&S���	�}���a���^	���9�P	��

�4<��{
3	���
�
[�\�m���H
�1m	�	a+�M�=	�����	�4�V����%K��
o�	��5�.{@7
/
��#�	i,
�e/u��
�����	(�c����	(��f�
C
��h
��*
k	�
�^D�,�3�	��	�J.
��	k
$|�	�
��P�	��
��G�U&y/���
V�l�
�6�b	�F
	K�	�~����h
���%p�
c�;	��r�'c�R����2
:
U���)���	�-�	��e��
A	��� 	�X
�����_#�
,��1���B:�
��;�h���h�([�p��sZ
��u	�DHl
	��	�8u�	�	��2�D�O��L��d	9
�AE�4��v�A��	���Z	�	i.s�K�����(�����'
f
�	B	�l�{��
Mw�
���5���1�{�
aE�
�	4
�qk=!
#�
�	^
~��
G
5
B�V�
��"��%>Gx1���
%>q�	���
w
�vv��y��c�
�0��
�
Y�
,7&	����l�i
	�8���
�
z(;�9�=
�N\�9�
�Ut�	
������Z��+��
�	���'���������
�d
�N��1�ZZ�������3�Z�~g��?����
'���.Cv
�	f/��uf
����
��M����"uDu�=
�rr�	�	g	�
�	-P
���{
��q@��p�
�
b����z��NS��/	�U!��^�#�y���	u
�	��	���-i	�d ���0�?��
Q
�����+�]o	F�X6�
�
��U k�o��
P%.F���3;\zL=�X�	,+�`�H�=�	f���	�<��ag�<Zt�
N�	E
+	B6�
��	HN��>%���	d	���_m]C#}$�	,��2�s��B�����~@�t(b	
[
:
�	t	��DK5�$�
�

�s�	7	�7���[	B
G�	��o
��& ��W
�1�}���	J
�	�
�	�	�G
��
����
�H�aW00o�5��
�~�_
��y�
5�l�
�	x5Bop�M�F
�*6
��
�
/�#
�
N.����
�X
7��	-
 
m���x{	t���E�si��b�d��n�4		r
�Y�T
��q�+��wC��Ji��
����A�&P���.	LywK
�����
6>�a
.c��F	g
�L
c�������<ce�RQ@
�Q��������
�v��
�l
�Hx��	���	��
*vPwH	��6f	�s
�
u
�	5a	�L�xR
p
��-	6	�
=��Qu���

 ��
O
���9
��
6��_���
P�4�`
�~	���	M�
�����g�	����z
��	��@�t
����8��	�U��
Aw�&�avL�59��)�	5��	��	W�Y����	022S��
�	��
�0WTo�
��
�~��	p�,���b#)�&��
z�T��{T�
�o�%

]
�
��
���	�
�S�Hm�>��`
}�g
��5�
��!�X)
�
,	�w
	��@���08�)
�H��m��
��oO5	OPR�J-���<w���D	�	1 �H�
����
]
��k
T
^
7[!��
��M�R=9	�	�	��
�������t����
��>
,�/��_��������
|	�	/����Wp�J���������aPzb�7
� 
�
���
�e�9�	4!	H
0(��3)Ph	�
ib��
Y�S��^��
P
�>
m�&
"��
���
nU
uD

]=�	����
s
L�\$
B,��
D5^�,
;�9
~
�V�
?�KFe-�f�_�?D�_	Rf�#
��
4�-q3C@	�Zm
��w8��z���	�bm��	Q�_![�>�`��&�_��R��UI���k,
*-H�t�����
�
Uvx|��
&�
&��
+
C%qn�
�b��	��J

�
���3�"WD0�U��
$	<
��}�%�
_6�
�e^�K
P�2��j�Qa�
l	�$ A��M?	�l�

.�	�;s<���j��
���%F�
���Y[
�#��>	�V
z�'?��
�1
�����6<\
��
�v"���
-H�b�5$�'{�1�
|-
|������d�
�J�}�V���J	�
"���
�,Q�
*�d��8�
�q	m
4	Q
�R
�70��:������	{
�
�x
4!
�	�	F��?����

�1g;��
�f	�>AZ���	���a=���Ie	8
j	��#R�
30b
;^��
���k
�P��"�WD	�/�
`P��;

\��m�I	�
yhV	��#
Uo
�2�s�9E
�	O#�|
klx	�
C�
��
3
\��
j��	��F��i)�S�G)�V,�
r���)��
��
�
'	�K�g�	�=<1�l�>�i�
��
�
�r��K
� I\%	^���+L��
�
?���T�	v�k�<�tJu��S
�
��	�$���
4�z	�
�
<��A
y��	j��d��=�
���	M�u�]��
�
�h
��L�W���	��
�
LYx
�
E	���
�Q
����F�			  TI CodeComposer Studio syntax compatibility mode			[default is %d]
			[default is %s]


			specify variant of 960 architecture
-b			add code to collect statistics about branches taken
-link-relax		preserve individual alignment directives so linker
			can do relaxing (b.out format only)
-no-relax		don't alter compare-and-branch instructions for
			long displacements

			specify variant of SPARC architecture
-bump			warn when assembler switches architectures
-sparc			ignored
--enforce-aligned-data	force .long, etc., to be aligned correctly
-relax			relax jumps and branches (default)
-no-relax		avoid changing any jumps and branches

	%s 
 NDS32-specific assembler options:

 input file    	: %s
 options passed	: 
 output file   	: %s
 target        	: %s
 time stamp    	: %s


D30V options:
-O                      Make adjacent short instructions parallel if possible.
-n                      Warn about all NOPs inserted by the assembler.
-N			Warn about NOPs inserted after word multiplies.
-c                      Warn about symbols whoes names match register names.
-C                      Opposite of -C.  -c is the default.

TIC4X options:
  -mcpu=CPU  -mCPU        select architecture variant. CPU can be:
                            30 - TMS320C30
                            31 - TMS320C31, TMS320LC31
                            32 - TMS320C32
                            33 - TMS320VC33
                            40 - TMS320C40
                            44 - TMS320C44
  -mrev=REV               set cpu hardware revision (integer numbers).
                          Combinations of -mcpu and -mrev will enable/disable
                          the appropriate options (-midle2, -mlowpower and
                          -menhanced) according to the selected type
  -mbig                   select big memory model
  -msmall                 select small memory model (default)
  -mregparm               select register parameters (default)
  -mmemparm               select memory parameters
  -midle2                 enable IDLE2 support
  -mlowpower              enable LOPOWER and MAXSPEED support
  -menhanced              enable enhanced opcode support
                                         constraint violations
                                         for constraint violations
                                         instructions might violate contraints
                                         might violate contraints
                          EXTENSION is combination of:
                          Registers will not need any prefix.
                          Registers will require a `$'-prefix.
                          emulate output (default %s)
                Record the cpu type
        -EB		assemble code for a big-endian cpu
        -EL		assemble code for a little-endian cpu
        -FIXDD		assemble code for fix data dependency
        -G gpnum	assemble code for setting gpsize and default is 8 byte
        -KPIC		assemble code for PIC
        -NWARN		assemble code for no warning message for fix data dependency
        -O0		assembler will not perform any optimizations
        -SCORE3		assemble code for target is SCORE3
        -SCORE5		assemble code for target is SCORE5
        -SCORE5U	assemble code for target is SCORE5U
        -SCORE7		assemble code for target is SCORE7, this is default setting
        -USE_R1		assemble code for no warning message when using temp register r1
        -V 		Sunplus release version 
        -V                print assembler version number
        -Qy, -Qn          ignored
        -march=score3	assemble code for target is SCORE3
        -march=score7	assemble code for target is SCORE7, this is default setting
        S390 options:
        -mregnames        Allow symbolic names for registers
        -mwarn-areg-zero  Warn about zero base/index registers
        -mno-regnames     Do not allow symbolic names for registers
        -m31              Set file format to 31 bit format
        -m64              Set file format to 64 bit format
    ops were:    %s   did you mean this?   other valid variant(s):  --32/--64/--x32         generate 32bit/64bit/x32 code
  --MD FILE               write dependency information in FILE (default none)
  --alternate             initially turn on alternate macro syntax
  --compress-debug-sections
                          compress DWARF debug sections using zlib
  --debug-prefix-map OLD=NEW
                          map OLD to NEW in debug information
  --defsym SYM=VAL        define symbol SYM to given value
  --disp-size-default-22    branch displacement with unknown size is 22 bits (default)
  --disp-size-default-32    branch displacement with unknown size is 32 bits
  --divide                do not treat `/' as a comment character
  --divide                ignored
  --execstack             require executable stack for this object
  --fatal-warnings        treat warnings as errors
  --fix-v4bx              Allow BX in ARMv4 code
  --gdwarf-2              generate DWARF2 debugging information
  --gdwarf-sections       generate per-function section names for DWARF line information
  --gstabs                generate STABS debugging information
  --gstabs+               generate STABS debug info with GNU extensions
  --hash-size=<value>     set the hash table size close to <value>
  --help                  show this message and exit
  --itbl INSTTBL          extend instruction set to include instructions
                          matching the specifications defined in file INSTTBL
  --listing-cont-lines    set the maximum number of continuation lines used
                          for the output data column of the listing
  --listing-lhs-width     set the width in words of the output data column of
                          the listing
  --listing-lhs-width2    set the width in words of the continuation lines
                          of the output data column; ignored if smaller than
                          the width of the first line
  --listing-rhs-width     set the max width in characters of the lines from
                          the source file
  --m32bit-doubles  [default]
  --m32bit-doubles [default]
  --m64bit-doubles
  --march=<arch>		Generate code for <arch>.  Valid choices for <arch>
				are v0_v10, v10, v32 and common_v10_v32.
  --mbig-endian-data
  --mcpu=<rx100|rx200|rx600|rx610>
  --mg10            Enable support for G10 variant
  --mint-register=<value>
  --mlittle-endian-data [default]
  --mpid
  --mrelax
  --msmall-data-limit
  --muse-conventional-section-names
  --muse-renesas-section-names [default]
  --no-underscore         User symbols do not have any prefix.
  --nocompress-debug-sections
                          don't compress DWARF debug sections
  --noexecstack           don't require executable stack for this object
  --pic			Enable generation of position-independent code.
  --reduce-memory-overheads 
                          prefer smaller memory use at the cost of longer
                          assembly times
  --size-check=[error|warning]
			  ELF .size directive check (default --size-check=error)
  --statistics            print various measured statistics from execution
  --strip-local-absolute  strip local absolute symbols
  --target-help           show target specific options
  --traditional-format    Use same format as native assembler when possible
  --underscore            User symbols are normally prepended with underscore.
  --version               print assembler version number and exit
  --warn                  don't suppress warnings
  -D                      produce assembler debugging messages
  -EB                     assemble code for a big-endian cpu
  -EB                     assemble for a big endian system (default)
  -EL                     assemble for a little endian system
  -EB,-big                produce big endian code and data
  -EL			  generate code for little endian mode (default)
  -EB			  generate code for big endian mode
  -mwarn-expand		  warn if pseudo operations are expanded
  -mxp			  enable i860XP support (disabled by default)
  -mintel-syntax	  enable Intel syntax (default to AT&T/SVR4)
  -EL                     assemble code for a little-endian cpu
  -EL, -mel or -little    Produce little endian output
  -EB, -meb or -big       Produce big endian output
  -mpic			  Generate PIC
  -mno-fp-as-gp-relax	  Suppress fp-as-gp relaxation for this file
  -mb2bb-relax		  Back-to-back branch optimization
  -mno-all-relax	  Suppress all relaxation for this file
  -EL,-little             produce little endian code and data
  -I DIR                  add DIR to search list for .include directives
  -Ip                     synonym for -ignore-parallel-conflicts
  -J                      don't warn about signed overflow
  -K                      warn when differences altered for long displacements
  -KPIC                   generate PIC
  -L,--keep-locals        keep local symbols (e.g. starting with `L')
  -M,--mri                assemble in MRI compatibility mode
  -N                      Warn when branches are expanded to jumps.
  -O                      try to optimize code.  Implies -parallel
  -O1,			  Optimize for performance
  -Os			  Optimize for space
  -Q                      ignored
  -Q                      ignored
  -V                      print assembler version number
  -Q                      ignored
  -V                      print assembler version number
  -EB/-EL                 generate big-endian/little-endian code
  --32/--64               generate 32bit/64bit code
  -Q                      ignored
  -V                      print assembler version number
  -k                      ignored
  -R                      fold data section into text section
  -V			  print assembler version number
  -Qy, -Qn		  ignored
  -W  --no-warn           suppress warnings
  -Wnp                    synonym for -no-warn-explicit-parallel-conflicts
  -Wnuh                   synonym for -no-warn-unmatched-high
  -Wp                     synonym for -warn-explicit-parallel-conflicts
  -Wuh                    synonym for -warn-unmatched-high
  -X                      ignored
  -Z                      generate object file even after errors
  -c                      print a warning if a comment is found
  -f                      skip whitespace and comment preprocessing
  -fixed-special-register-names
                          Allow only the original special register names.
  -g --gen-debug          generate debugging information
  -globalize-symbols      Make all symbols global.
  -gnu-syntax             Turn off mmixal syntax compatibility.
  -h, -H                  Don't execute, print this help text.  Deprecated.
  -ignore-parallel-conflicts            do not check parallel instructions
  -linker-allocated-gregs If there's no suitable GREG definition for the                          operands of an instruction, let the linker resolve.
  -m%s%s
  -m32r                   disable support for the m32rx instruction set
  -m32r2                  support the extended m32r2 instruction set
  -m32rx                  support the extended m32rx instruction set
  -m4byte-align             Mark the binary as using 32-bit alignment (default)
  -m8byte-align             Mark the binary as using 64-bit alignment
  -mN - do not insert NOPs after changing interrupts (default)
  -mQ - enable relaxation at assembly time. DANGEROUS!
  -mP - enable polymorph instructions
  -mY - do not warn about missing NOPs after changing interrupts
  -m[no-]%-17sEnable/Disable %s
  -madd-bnd-prefix        add BND prefix for all valid branches
  -mall-ext		  Turn on all extensions and instructions support
  -mall-opcodes    accept all AVR opcodes, even if not supported by MCU
  -mno-skip-bug    disable warnings for skipping two-word instructions
                   (default for avr4, avr5)
  -mno-wrap        reject rjmp/rcall instructions with 8K wrap-around
                   (default for avr3, avr5)
  -mrmw            accept Read-Modify-Write instructions
  -mlink-relax     generate relocations for linker relaxation
  -march=ARCH             enable instructions from architecture ARCH
  -march=CPU[,+EXTENSION...]
                          generate code for CPU and EXTENSION, CPU is one of:
  -march=ms1-16-002         allow ms1-16-002 instructions (default)
  -march=ms1-16-003         allow ms1-16-003 instructions
  -march=ms1-64-001         allow ms1-64-001 instructions
  -march=ms2                allow ms2 instructions 
  -mavxscalar=[128|256]   encode scalar AVX instructions with specific vector
                           length
  -mbig-endian            generate big-endian code
  -mbig-obj               generate big object files
  -mcpu=<cpu[-sirevision]> specify the name of the target CPU
  -md - Force copying of data from ROM to RAM at startup
  -mdsbt                  code uses DSBT addressing
  -mevexlig=[128|256|512] encode scalar EVEX instructions with specific vector
                           length
  -mevexrcig=[rne|rd|ru|rz]
                          encode EVEX instructions with specific EVEX.RC value
                           for SAE-only ignored instructions
  -mevexwig=[0|1]         encode EVEX instructions with specific EVEX.W value
                           for EVEX.W bit ignored instructions
  -mextension               enable extension opcode support
  -mfdpic                  assemble for the FDPIC ABI
  -mgcc-abi                 Mark the binary as using the old GCC ABI
  -mindex-reg             support pseudo index registers
  -mip2022               restrict to IP2022 insns 
  -mip2022ext            permit extended IP2022 insn
  -ml - enable large code model
  -mlittle-endian         generate little-endian code
  -mmnemonic=[att|intel]  use AT&T/Intel mnemonic
  -mn - insert a NOP after changing interrupts
  -mnaked-reg             don't require `%%' prefix for registers
  -mno-bcond17		  disable b<cond> disp17 instruction
  -mno-dsbt               code does not use DSBT addressing
  -mno-fdpic/-mnopic       disable -mfdpic
  -mno-pic                code addressing is position-dependent
  -mno-stld23		  disable st/ld offset23 instruction
  -mold-gcc               support old (<= 2.8.1) versions of gcc
  -momit-lock-prefix=[no|yes]
                          strip all lock prefixes
  -moperand-check=[none|error|warning]
                          check operand combinations for validity
  -mpic                   code addressing is position-independent
  -mpid=far               code uses position-independent data addressing,
                            GOT accesses use far DP addressing
  -mpid=near              code uses position-independent data addressing,
                            GOT accesses use near DP addressing
  -mpid=no                code uses position-dependent data addressing
  -mrelax                   Enable relaxation
  -mrh850-abi               Mark the binary as using the RH850 ABI (default)
  -msse-check=[none|error|warning]
                          check SSE instructions
  -msse2avx               encode SSE instructions with VEX prefix
  -msyntax=[att|intel]    use AT&T/Intel syntax
  -mtune=CPU              optimize for CPU, CPU is one of:
  -mv850                    The code is targeted at the v850
  -mv850e                   The code is targeted at the v850e
  -mv850e1                  The code is targeted at the v850e1
  -mv850e2                  The code is targeted at the v850e2
  -mv850e2v3                The code is targeted at the v850e2v3
  -mv850e2v4                Alias for -mv850e3v5
  -mv850e3v5                The code is targeted at the v850e3v5
  -mwarn-signed-overflow    Warn if signed immediate values overflow
  -mwarn-unsigned-overflow  Warn if unsigned immediate values overflow
  -my - warn about missing NOPs after changing interrupts (default)
  -n                      Do not optimize code alignment
  -q                      quieten some warnings
  -nIp                    synonym for -no-ignore-parallel-conflicts
  -no-bitinst             disallow the M32R2's extended bit-field instructions
  -no-expand              Do not expand GETA, branches, PUSHJ or JUMP
                          into multiple instructions.
  -no-ignore-parallel-conflicts         check parallel instructions for
  -no-merge-gregs         Do not merge GREG definitions with nearby values.
  -no-parallel            disable -parallel
  -no-predefined-syms     Do not provide mmixal built-in constants.
                          Implies -fixed-special-register-names.
  -no-warn-explicit-parallel-conflicts  do not warn when parallel
  -no-warn-unmatched-high do not warn about missing low relocs
  -nocpp                  ignored
  -nosched                  disable scheduling restrictions
  -o OBJFILE              name the object-file output OBJFILE (default a.out)
  -parallel               try to combine instructions in parallel
  -relax                  Create linker relaxable code.
  -s                      ignored
  -w                      ignored
  -warn-explicit-parallel-conflicts     warn when parallel instructions
  -warn-unmatched-high    warn when an (s)high reloc has no matching low reloc
  -x                      Do not warn when an operand to GETA, a branch,
                          PUSHJ or JUMP is not known to be within range.
                          The linker will catch any errors.  Implies
                          -linker-allocated-gregs.  -xauto		  automagically remove dependency violations (default)
  -xnone		  turn off dependency violation checking
  -xdebug		  debug dependency violation checker
  -xdebugn		  debug dependency violation checker but turn off
			  dependency violation checking
  -xdebugx		  debug dependency violation checker and turn on
			  dependency violation checking
  @FILE                   read options from FILE
 %s; (Requires %s; requested architecture is %s.) *input_line_pointer == '%c' 0x%02x
 AArch64-specific assembler options:
 ARM-specific assembler options:
 Blackfin specific assembler options:
 FR30 specific command line options:
 GNU assembler version %s (%s)
	 using BFD version %s. Insn slot not set in unwind record. M32C specific command line options:
 M32R specific command line options:
 MMIX-specific command line options:
 Meta specific command line options:
 RL78 specific command line options:
 RX specific command line options:
 Score-specific assembler options:
 V850 options:
 XC16X specific command line options:
 XSTORMY16 specific command line options:
 Z8K options:
  -z8001                  generate segmented code
  -z8002                  generate unsegmented code
  -linkrelax              create linker relaxable code
 architecture variant invalid branch relocation truncate (0x%x)  [-2^9 ~ 2^9] branch relocation truncate (0x%x) [-2^19 ~ 2^19] branch relocation truncate (0x%x) [-2^9 ~ 2^9]!%s does not use a sequence number!samegp reloc against symbol without .prologue: %s"%d" (instance number %d of a %s label)".else" without matching ".if"".elseif" after ".else"".elseif" without matching ".if"".endif" without ".if"".option" directive conflicts with initial definition".option" directive must appear before any instructions".option" directive overrides command-line (default) value# Example of `%s' instructions
	.sect .text
_start:
# bars register# conflicts length#4 not valid on H8/300.#<imm16>#<imm8>#<mask>$DPR_BYTE not supported in this context$DPR_GOT not supported in this context$DPR_HWORD not supported in this context$DPR_WORD not supported in this context$DSBT_INDEX must be used with __c6xabi_DSBT_BASE$DSBT_INDEX not supported in this context$GOT not supported in this context$PCR_OFFSET not supported in this context$dbg and $depc are disabled when DEBUG is off$hi and $lo are disabled when MUL and DIV are off$mb0, $me0, $mb1, and $me1 are disabled when COP is off% operator needs absolute expression%%%s() must be outermost term in expression%%hi16/%%lo16 only applies to .short or .hword%%hi8 only applies to .byte%d error%d errors%d warning%d warnings%s %s -- `%s'%s -- statement `%s' ignored%s NOP inserted%s `%s' already has an alias `%s'%s argument must be a string%s at operand %d -- `%s'%s expected to be %d at operand %d -- `%s'%s for `%s'%s instruction does not accept a .b suffix%s instruction, operand %d doesn't match%s is not used for the selected target%s may not occupy the delay slot of another branch insn.%s must have a constant value%s not supported in MIPS16 mode%s offset %d out of range %d to %d%s out of domain (%d is not a multiple of %d)%s out of range %d to %d at operand %d -- `%s'%s out of range (%d is not between %d and %d)%s out of range (0x%s is not between 0x%s and 0x%s)%s register same as write-back base%s relocations do not fit in %d bytes%s relocations do not fit in %d bytes
%s relocations do not fit in %u bytes
%s shortened to %s%s symbol recursion stopped at second appearance of '%s'%s unsupported%s without %s%s, %s, generating bad object file
%s, treating warnings as errors%s: attempt to rotate the PC register%s: data size %ld
%s: global symbols not supported in common sections%s: no such section%s: output of 1st instruction is the same as an input to 2nd instruction - is this intentional ?%s: output of 2nd instruction is the same as an input to 1st instruction - is this intentional ?%s: total time in assembly: %ld.%06ld
%s: unexpected function type: %d%s: unrecognized processor name%s: would close weakref loop: %s%s:%u: bad return from bfd_install_relocation: %x%u-byte relocation cannot be applied to %u-byte field'%.*s' instruction not at start of execute packet'%.*s' instruction not in a software pipelined loop'%.*s' instruction not supported on this architecture'%.*s' instruction not supported on this functional unit'%.*s' instruction not supported on this functional unit for this architecture'%s' can't be a weak_definition (currently only supported in sections of type coalesced)'%s' can't be a weak_definition (since it is undefined)'%s' is not repeatable. Resulting behavior is undefined.'%s' is only available in DD2.0 or higher.'%s' may not be bundled with other instructions.'%s' previously declared as '%s'.'%s': only the NOP instruction can be issued in parallel on the m32r')' required',' expected'APSR', 'CPSR' or 'SPSR' expected'ASR' required'H' modifier only valid for accumulator registers'L' modifier not valid for this instruction'LSL' or 'ASR' required'LSL' required'MFC_RdTagMask' (channel 12) is only available in DD2.0 or higher.'P', 'N' or 'Z' flags may only be specified when accumulating'ROR' shift is not permitted'SPU_RdEventMask' (channel 11) is only available in DD2.0 or higher.'[' expected'[' expected after PLD mnemonic'[' expected after PLI mnemonic']' expected'd.%s' must be 8-byte aligned'entry_num' must be absolute number in [0,31]'||' after predicate'||' not followed by instruction'||^' without previous SPMASK'}' expected at end of 'option' field(PC)+ unpredictable(plt) is only valid on branch targets(unknown reason)*<abs8>-%s conflicts with the other architecture options, which imply -%s-(PC) unpredictable-- unterminated string--abi=[32|64]		set size of expanded SHmedia operands and object
			file type
--shcompact-const-crange  emit code-range descriptors for constants in
			SHcompact code sections
--no-mix		disallow SHmedia code in the same section as
			constants and SHcompact code
--no-expand		do not expand MOVI, PT, PTA or PTB instructions
--expand-pt32		with -abi=64, expand PT, PTA and PTB instructions
			to 32 bits only
--absolute-literals option not supported in this Xtensa configuration--density option is ignored--fdpic			generate an FDPIC object file
--generics is deprecated; use --transform instead--gstabs is not supported for ia64--hash-size needs a numeric argument--isa=[shmedia		set as the default instruction set for SH64
    | SHmedia
    | shcompact
    | SHcompact]
--no-density option is ignored--no-generics is deprecated; use --no-transform instead--no-relax is deprecated; use --no-transform instead--no-underscore is invalid with a.out format--nops needs a numeric argument--pic is invalid for this object format--relax is deprecated; use --transform instead-32			create 32 bit object file
-64			create 64 bit object file
-32			create o32 ABI object file (default)
-n32			create n32 ABI object file
-64			create 64 ABI object file
-EL			generate code for a little endian machine
-EB			generate code for a big endian machine
--little-endian-data	generate code for a machine having big endian
                        instructions and little endian data.
-G may not be used in position-independent code-G may not be used with SVR4 PIC code-G n            Put data <= n bytes in the small data area
-G not supported in this configuration-KPIC			generate PIC
-V			print assembler version number
-undeclared-regs	ignore application global register usage without
			appropriate .register directive (default)
-no-undeclared-regs	force error on application global register usage
			without appropriate .register directive
-q			ignored
-Qy, -Qn		ignored
-s			ignored
-KPIC, -call_shared	generate SVR4 position independent code
-call_nonpic		generate non-PIC code that can operate with DSOs
-mvxworks-pic		generate VxWorks position independent code
-non_shared		do not generate code that can operate with DSOs
-xgot			assume a 32 bit GOT
-mpdr, -mno-pdr		enable/disable creation of .pdr sections
-mshared, -mno-shared   disable/enable .cpload optimization for
                        position dependent (non shared) code
-mabi=ABI		create ABI conformant object file for:
-R option not supported on this target.-TSO			use Total Store Ordering
-PSO			use Partial Store Ordering
-RMO			use Relaxed Memory Ordering
-expand-pt32 invalid together with -no-expand-expand-pt32 only valid with -abi=64-k			generate PIC
-l			use 1 word for refs to undefined symbols [default 2]
-pic, -k		generate position independent code
-S			turn jbsr into jsr
--pcrel                 never turn PC-relative branches into absolute jumps
--register-prefix-optional
			recognize register names without prefix character
--bitwise-or		do not treat `|' as a comment character
--base-size-default-16	base reg without size is 16 bits
--base-size-default-32	base reg without size is 32 bits (default)
--disp-size-default-16	displacement with unknown size is 16 bits
--disp-size-default-32	displacement with unknown size is 32 bits (default)
-mCPU			equivalent to -march=CPU -mtune=CPU. Deprecated.
-no-mCPU		don't generate code specific to CPU.
			For -mCPU and -no-mCPU, CPU must be one of:
-mPIC           Mark generated file as using large position independent code
-m[no-]%-16s enable/disable%s architecture extension
-maltivec               generate code for AltiVec
-mvsx                   generate code for Vector-Scalar (VSX) instructions
-mhtm                   generate code for Hardware Transactional Memory
-me300                  generate code for PowerPC e300 family
-me500, -me500x2        generate code for Motorola e500 core complex
-me500mc,               generate code for Freescale e500mc core complex
-me500mc64,             generate code for Freescale e500mc64 core complex
-me5500,                generate code for Freescale e5500 core complex
-me6500,                generate code for Freescale e6500 core complex
-mspe                   generate code for Motorola SPE instructions
-mvle                   generate code for Freescale VLE instructions
-mtitan                 generate code for AppliedMicro Titan core complex
-mregnames              Allow symbolic names for registers
-mno-regnames           Do not allow symbolic names for registers
-march=%s is not compatible with the selected ABI-march=<arch>		set architecture
-mcpu=<cpu>		set cpu [default %s]
-mcpu=<CPU version>       Specify the CPU version
-mcpu={fr500|fr550|fr400|fr405|fr450|fr300|frv|simple|tomcat}
-mdouble        Mark generated file as using double precision FP insns
-mdsp			generate DSP instructions
-mno-dsp		do not generate DSP instructions
-mdspr2			generate DSP R2 instructions
-mno-dspr2		do not generate DSP R2 instructions
-mdword         Mark generated file as using a 8-byte stack alignment
-me <filename>            Redirect errors to a file
-merrors-to-file <filename>
-mfar-mode | -mf          Use extended addressing
-mfdpic         Assemble for the FDPIC ABI
-mfix-loongson2f-jump	work around Loongson2F JUMP instructions
-mfix-loongson2f-nop	work around Loongson2F NOP errata
-mfix-vr4120		work around certain VR4120 errata
-mfix-vr4130		work around VR4130 mflo/mfhi errata
-mfix-24k		insert a nop after ERET and DERET instructions
-mfix-cn63xxp1		work around CN63XXP1 PREF errata
-mgp32			use 32-bit GPRs, regardless of the chosen ISA
-mfp32			use 32-bit FPRs, regardless of the chosen ISA
-msym32			assume all symbols have 32-bit values
-O0			remove unneeded NOPs, do not swap branches
-O			remove unneeded NOPs and swap branches
--trap, --no-break	trap exception on div by 0 and mult overflow
--break, --no-trap	break exception on div by 0 and mult overflow
-mfpr-32        Mark generated file as only using 32 FPRs
-mfpr-64        Mark generated file as using all 64 FPRs
-mgpr-32        Mark generated file as only using 32 GPRs
-mgpr-64        Mark generated file as using all 64 GPRs
-mhard-float		allow floating-point instructions
-msoft-float		do not allow floating-point instructions
-msingle-float		only allow 32-bit floating-point operations
-mdouble-float		allow 32-bit and 64-bit floating-point operations
--[no-]construct-floats	[dis]allow floating point values to be constructed
--[no-]relax-branch	[dis]allow out-of-range branches to be relaxed
-mnan=ENCODING		select an IEEE 754 NaN encoding convention, either of:
-minsn32		only generate 32-bit microMIPS instructions
-mno-insn32		generate all microMIPS instructions
-mips1			generate MIPS ISA I instructions
-mips2			generate MIPS ISA II instructions
-mips3			generate MIPS ISA III instructions
-mips4			generate MIPS ISA IV instructions
-mips5                  generate MIPS ISA V instructions
-mips32                 generate MIPS32 ISA instructions
-mips32r2               generate MIPS32 release 2 ISA instructions
-mips32r3               generate MIPS32 release 3 ISA instructions
-mips32r5               generate MIPS32 release 5 ISA instructions
-mips32r6               generate MIPS32 release 6 ISA instructions
-mips64                 generate MIPS64 ISA instructions
-mips64r2               generate MIPS64 release 2 ISA instructions
-mips64r3               generate MIPS64 release 3 ISA instructions
-mips64r5               generate MIPS64 release 5 ISA instructions
-mips64r6               generate MIPS64 release 6 ISA instructions
-march=CPU/-mtune=CPU	generate code/schedule for CPU, where CPU is one of:
-mips16			generate mips16 instructions
-no-mips16		do not generate mips16 instructions
-mips16 cannot be used with -micromips-mlibrary-pic   Mark generated file as using position indepedent code for libraries
-mmcu			generate MCU instructions
-mno-mcu		do not generate MCU instructions
-mmedia         Mark generated file as using media insns
-mmicromips		generate microMIPS instructions
-mno-micromips		do not generate microMIPS instructions
-mmicromips cannot be used with -mips16-mmsa			generate MSA instructions
-mno-msa		do not generate MSA instructions
-mmt			generate MT instructions
-mno-mt			do not generate MT instructions
-mmuladd        Mark generated file as using multiply add/subtract insns
-mno-dword      Mark generated file as using a 4-byte stack alignment
-mno-pack       Do not allow instructions to be packed
-mnopic         Disable -mpic, -mPIC, -mlibrary-pic and -mfdpic
-mpack          Allow instructions to be packed
-mpic           Mark generated file as using small position independent code
-mppc64, -m620          generate code for PowerPC 620/625/630
-mppc64bridge           generate code for PowerPC 64, including bridge insns
-mbooke                 generate code for 32-bit PowerPC BookE
-ma2                    generate code for A2 architecture
-mpower4, -mpwr4        generate code for Power4 architecture
-mpower5, -mpwr5, -mpwr5x
                        generate code for Power5 architecture
-mpower6, -mpwr6        generate code for Power6 architecture
-mpower7, -mpwr7        generate code for Power7 architecture
-mpower8, -mpwr8        generate code for Power8 architecture
-mcell                  generate code for Cell Broadband Engine architecture
-mcom                   generate code Power/PowerPC common instructions
-many                   generate code for any architecture (PWR/PWRX/PPC)
-mrelocatable           support for GCC's -mrelocatble option
-mrelocatable-lib       support for GCC's -mrelocatble-lib option
-memb                   set PPC_EMB bit in ELF flags
-mlittle, -mlittle-endian, -le
                        generate code for a little endian machine
-mbig, -mbig-endian, -be
                        generate code for a big endian machine
-msolaris               generate code for Solaris
-mno-solaris            do not generate code for Solaris
-K PIC                  set EF_PPC_RELOCATABLE_LIB in ELF flags
-V                      print assembler version number
-Qy, -Qn                ignored
-msmartmips		generate smartmips instructions
-mno-smartmips		do not generate smartmips instructions
-msoft-float    Mark generated file as using software FP
-mtomcat-debug  Debug tomcat workarounds
-mtomcat-stats  Print out stats for tomcat workarounds
-mvirt			generate Virtualization instructions
-mno-virt		do not generate Virtualization instructions
-mxpa			generate eXtended Physical Address (XPA) instructions
-mno-xpa		do not generate eXtended Physical Address (XPA) instructions
-no-expand only valid with SHcompact or SHmedia-no-mix is invalid without specifying SHcompact or SHmedia-nops=count             when aligning, more than COUNT nops uses a branch
-ppc476-workaround      warn if emitting data to code sections
-shcompact-const-crange is invalid without SHcompact.%s outside of %s....COMMon length (%d.) < 0! Ignored..COMMon length (%ld.) <0! Ignored..COMMon length (%lu) out of range ignored.EQU must use a label.EXIT must appear within a procedure.REG expression must be a register.REG must use a label.SCOMMon length (%ld.) <0! Ignored..abiversion expression does not evaluate to a constant.abort detected.  Abandoning ship..arch <arch> requires a matching --march=... option.asmfunc pseudo-op only available with -mccs flag..asmfunc repeated..asmfunc without function..begin [no-]density is ignored.begin directive with no matching .end directive.begin directive without a preceding .ent directive.begin directive without a preceding .file directive.begin literal is deprecated; use .literal instead.begin/.bend in different segments.bend directive names unknown symbol.bend directive without a preceding .ent directive.bend directive without a preceding .file directive.bss size %d < 0!.bss size %ld < 0!.bss size argument missing
.bundle_align_mode alignment too large (maximum %u).bundle_lock is meaningless without .bundle_align_mode.bundle_lock sequence at %u bytes but .bundle_align_mode limit is %u bytes.bundle_lock sequence is %u bytes, but bundle size only %u.bundle_lock with no matching .bundle_unlock.bundle_unlock without preceding .bundle_lock.callinfo is not within a procedure definition.cfi_endproc without corresponding .cfi_startproc.cfi_lsda requires encoding and symbol arguments.cfi_personality requires encoding and symbol arguments.compiler directive missing language and version.compiler directive missing version.cpload not in noreorder section.def pseudo-op only available with -mccs flag..def pseudo-op used inside of .def/.endef: ignored..def pseudo-op used inside of .def/.endef; ignored.dim pseudo-op used outside of .def/.endef: ignored..dim pseudo-op used outside of .def/.endef; ignored.ef with no preceding .function.end [no-]density is ignored.end directive has no name.end directive missing or unknown symbol.end directive names different symbol than .ent.end directive names unknown symbol.end directive without a preceding .ent directive.end directive without a preceding .ent directive..end directive without a preceding .file directive.end directive without matching .ent.end not in text section.end symbol does not match .ent symbol.end symbol does not match .ent symbol..end%c encountered without preceding %s.end%s without preceding .%s.endasmfunc pseudo-op only available with -mccs flag..endasmfunc without a .asmfunc..endasmfunc without function..endef pseudo-op used before .def; ignored.endef pseudo-op used outside of .def/.endef: ignored..endfunc missing for previous .func.endfunc missing for previous .proc.ent directive has no name.ent directive has no symbol.ent directive without matching .end.ent or .aent not in text section.ent or .aent not in text section..err encountered.error directive invoked in source file.es without preceding .bs.fail %ld encountered.field count '%d' out of range (1 <= X <= 32).fill size clamped to %d.fmask outside of .ent.fnend directive without .fnstart.frame outside of .ent.gnu_attribute %d,%d is incompatible with `%s'.gnu_attribute %d,%d is no longer supported.gnu_attribute %d,%d is not a recognized floating-point ABI.gnu_attribute %d,%d requires `%s'.handler directive has no name.ifeqs syntax error.incbin count zero, ignoring `%s'.inst.n operand too big. Use .inst.w instead.largecomm supported only in 64bit mode, producing .comm.linkonce is not supported for this object file format.literal not allowed inside .begin literal region.literal_position inside literal directive; ignoring.ln pseudo-op inside .def/.endef: ignored..loc before .file.loc outside of .text.loc pseudo-op inside .def/.endef: ignored..localentry expression for `%s' does not evaluate to a constant.localentry expression for `%s' is not a valid power of 2.longcall pseudo-op seen when not relaxing.longjump pseudo-op seen when not relaxing.ltorg in section %s paired to .using in section %s.ltorg without prior .using in section %s.machine stack overflow.machine stack underflow.machinemode stack overflow.machinemode stack underflow.mask outside of .ent.mask/.fmask outside of .ent.module is not permitted after generating code.module used with unrecognized symbol: %s
.name directive has no symbol.name directive not in link (.link) section.option pic%d not supported.pdesc directive has no entry symbol.pdesc directive not in link (.link) section.pdesc doesn't match with last .ent.pdesc has a bad entry symbol.popsection without corresponding .pushsection; ignored.previous without corresponding .section; ignored.profiler pseudo requires at least two operands..prologue directive without a preceding .ent directive.prologue within prologue.ref outside .csect.ref pseudo-op only available with -mccs flag..sblock may be used for initialized sections only.scl pseudo-op used outside of .def/.endef ignored..scl pseudo-op used outside of .def/.endef; ignored.sect: subsection name ignored.set pop with no .set push.set syntax invalid
.size expression for %s does not evaluate to a constant.size pseudo-op used outside of .def/.endef ignored..size pseudo-op used outside of .def/.endef; ignored.space or .fill with negative value, ignored.space repeat count is negative, ignored.space repeat count is zero, ignored.space specifies non-absolute value.space/.bes repeat count is negative, ignored.space/.bes repeat count is zero, ignored.stab%c is not supported.stab%c: description field '%x' too big, try a different debug format.stab%c: ignoring non-zero other field.stab%c: missing comma.stabx of storage class stsym must be within .bs/.es.syntax %s requires command-line option `--no-underscore'.syntax %s requires command-line option `--underscore'.tag pseudo-op used outside of .def/.endef ignored..tag pseudo-op used outside of .def/.endef; ignored.tag requires a structure tag.tag target '%s' undefined.tc not in .toc section.tc with no label.type pseudo-op used outside of .def/.endef ignored..type pseudo-op used outside of .def/.endef; ignored.unwind_save does not support this kind of register.usect: non-zero alignment flag ignored.usepv directive has no name.usepv directive has no type.uses does not refer to a local symbol in the same section.uses pseudo-op seen when not relaxing.uses target does not refer to a local symbol in the same section.using: base address expression illegal or too complex.val expression is too complex.val pseudo-op used outside of .def/.endef ignored..val pseudo-op used outside of .def/.endef; ignored.var may only be used within a macro definition.vframepsp is meaningless, assuming .vframesp was meant.vliw unavailable when VLIW is disabled..warning directive invoked in source file.word %s-%s+%s didn't fit.word case-table handling failed: table too large0x%lx out range of signed 32bit displacement0x%lx: "%s" type = %ld, class = %d, segment = %d
128-bit SIMD scalar or floating-point quad precision register expected16-bit SIMD scalar or floating-point half precision register expected16-bit extension16-bit jump out of range16-bit relocation used in 8-bit operand3-bit immediate out of range32-bit SIMD scalar or floating-point single precision register expected32-bit address isn't allowed in 64-bit MPX instructions.32-bit conditional branch generated32bit mode not supported on `%s'.32bit x86_64 is only supported for ELF5-bit field must be absolute5-bit immediate too large6-bit displacement out of range6-bit immediate out of range62-bit relocation not yet implemented64-bit SIMD scalar or floating-point double precision register expected64bit mode not supported on `%s'.68040 and 68851 specified; mmu instructions may assemble incorrectly8 byte instruction in delay slot8 byte jump instruction with delay slot8-bit SIMD scalar register expected8-bit displacement out of range8-bit immediate out of range8-bit relocation used in 16-bit operand: Immediate value in cbcond is out of range.: Instruction requires frs2 and frsd must be the same register: PC-relative operand can't be a constant: TLS operand can't be a constant: There are only 32 f registers; [0-31]: There are only 32 single precision f registers; [0-31]: There are only 64 f registers; [0-63]: asr number must be between 0 and 31: asr number must be between 16 and 31: crypto immediate must be between 0 and 31: expected register name ccr : expected register name pc : expected register name r0-r7 : expecting %asrN: expecting crypto immediate: invalid ASI expression: invalid ASI name: invalid ASI number: invalid cpreg name: invalid membar mask expression: invalid membar mask name: invalid membar mask number: invalid prefetch function expression: invalid prefetch function name: invalid prefetch function number: invalid siam mode expression: invalid siam mode number: processing macro, real opcode handle not found in hash: rd on write only ancillary state register: unrecognizable hyperprivileged register: unrecognizable privileged register: unrecognizable v9a ancillary state register: unrecognizable v9a or v9b ancillary state register:b not permitted; defaulting to :w:lower16: not allowed this instruction:operand has too many bits:operand value(%d) too big for constraint:unknown relocation constraint size:upper16: not allowed instruction:upper16: not allowed this instruction<abi name>	  specify for ABI <abi name><abi>	          Specify a abi version
			  <abi> could be v1, v2, v2fp, v2fpp<abi>	  assemble for floating point ABI <abi><abs><arch name>	  Assemble for architecture <arch name>
			  <arch name> could be
			  v3, v3j, v3m, v3f, v3s, v2, v2j, v2f, v2s<arch name>	  assemble for architecture <arch name><baseline>	  Assemble for baseline <baseline>
			  <baseline> could be v2, v3, v3m<cpu name>	  assemble for CPU <cpu name><dsp name>	  assemble for DSP architecture <dsp name><fpu name>	  assemble for FPU architecture <fpu name><freg>	  Specify a FPU configuration
			  <freg>
			  0:     8 SP /  4 DP registers
			  1:    16 SP /  8 DP registers
			  2:    32 SP / 16 DP registers
			  3:    32 SP / 32 DP registers<imm8>,X<label><mode>	  controls implicit insertion of IT instructions<unknown><ver>		  assemble for eabi version <ver>? section flag ignored with G present@%s reloc is not supported with %d-bit output format@tls may not be used with "%s" operands@tls may only be used in last operandA bignum/flonum may not be a displacement: 0x%lx usedA branch offset requires 0 MOD 4 alignmentA parameter named `%s' already exists for macro `%s'A status register or status bit name is requiredA0.2,A0.3,A1.2,A1.3 required for QUICKRoT registerAAARG -> unhandled constant reloc: %dADD/SUB sp, sp #immADRADRL used for a symbol not defined in the same fileAR %d can only be accessed by %c-unitAR register not found in indirect referenceARM register expectedAUDIO ISA extensionAVR Assembler options:
  -mmcu=[avr-name] select microcontroller variant
                   [avr-name] can be:
                   avr1  - classic AVR core without data RAM
                   avr2  - classic AVR core with up to 8K program memory
                   avr25 - classic AVR core with up to 8K program memory
                           plus the MOVW instruction
                   avr3  - classic AVR core with up to 64K program memory
                   avr31 - classic AVR core with up to 128K program memory
                   avr35 - classic AVR core with up to 64K program memory
                           plus the MOVW instruction
                   avr4  - enhanced AVR core with up to 8K program memory
                   avr5  - enhanced AVR core with up to 64K program memory
                   avr51 - enhanced AVR core with up to 128K program memory
                   avr6  - enhanced AVR core with up to 256K program memory
                   avrxmega2 - XMEGA, > 8K, < 64K FLASH, < 64K RAM
                   avrxmega3 - XMEGA, > 8K, <= 64K FLASH, > 64K RAM
                   avrxmega4 - XMEGA, > 64K, <= 128K FLASH, <= 64K RAM
                   avrxmega5 - XMEGA, > 64K, <= 128K FLASH, > 64K RAM
                   avrxmega6 - XMEGA, > 128K, <= 256K FLASH, <= 64K RAM
                   avrxmega7 - XMEGA, > 128K, <= 256K FLASH, > 64K RAM
                   avrtiny   - AVR Tiny core with 16 gp registers
Aborting because statement has "%s"Absolute PC-relative value in relaxation code.  Assembler error.....Absolute value in relaxation code.  Assembler error.....Accessing `%s' as thread-local objectAccessing function `%s' as thread-local objectAddend to unresolved symbol is not on word boundary.Addend to unresolved symbol not on word boundary.Address mode *+ARx is not allowed in memory-mapped register addressing.  Resulting behavior is undefined.Address mode *+ARx is write-only. Results of reading are undefined.Address of immediate operandAddressing mode not implemented yet.Adjusted signed .word (%#lx) overflows: `switch'-statement too large.Adjusted signed .word (%ld) overflows: `switch'-statement too large.Alignment (%lu) too large: 15 assumed.Alignment must be a power of 2Alignment negative: 0 assumedAlignment too large: %d assumedAlignment too large: %d. assumedAlpha options:
-32addr			treat addresses as 32-bit values
-F			lack floating point instructions support
-mev4 | -mev45 | -mev5 | -mev56 | -mpca56 | -mev6 | -mev67 | -mev68 | -mall
			specify variant of Alpha architecture
-m21064 | -m21066 | -m21164 | -m21164a | -m21164pc | -m21264 | -m21264a | -m21264b
			these variants include PALcode opcodes
An IMM instruction should not be present in the .s fileAn instruction was expanded (%s)Architecture mismatch on "%s".Architecture variants are: Argument of .vec_size is expected 4 or 16, actual: %d.Argument of .vec_size is not a constant.Argument to .BLOCK/.BLOCKZ must be between 0 and 0x3fffffffArgument to .even ignoredAssembler does not yet support PICAssembler messages:
Assertion failure at %s line %d.
Assertion failure in %s at %s line %d.
At least one PR argument expectedAt least two PR arguments expectedAttempt to purge non-existant macro `%s'Attempt to put a common symbol into set %sAttempt to put an undefined symbol into set %sAttempt to redefine register set `%s'Attribute name not recognised: %sAuto increment/decrement offset '%ld' is out of range.Auxiliary register AR0--AR7 required for indirectBALIGN immediate not 0, 1, 2 or 3 (%lu)BFD is out of sync with GAS, unhandled well-known section type `%s'BSPEC already active.  Nesting is not supported.BSPEC without ESPEC.BSS length (%d) < 0 ignoredBSS length (%d.) <0! Ignored.BYTE expression not a pure numberBYTE expression not in the range 0..255Bad .fmask directiveBad .frame directive 1./2. paramBad .frame directive 3./4. paramBad .mask directiveBad .section directive: want a,s,w,x,M,S,G,T in stringBad COFF version '%s'Bad CPU version '%s'Bad RA (%d) register for .frameBad base register, using $%d.Bad call to MD_NTOF()Bad call to md_atof ()Bad call to md_atof () - floating point formats are not supportedBad call to md_atof()Bad direct addressing construct %sBad displacement %d (require 0--255)
Bad opcode table, broken assembler.Bad opcode-table-option, check in file ns32k-opcode.hBad operandBad operand for a load instruction: <%s>Bad operand for a store instruction: <%s>Bad operand value: %sBad parameter list for macro `%s'Bad register nameBad register name %sBad register rangeBad relocation fixup type (%d)Bad relocation type: 0x%02xBad segment (should be absolute).Bad segment in expression.Bad sequence number: !%s!%sBad suffix after ':' use {b|w|d} Defaulting to dBad suffix, defaulting to dBadly formed address expressionBanked registers are not available with this architecture.Big number is too bigBignum not permitted in short literal. Immediate mode assumed.Bignum too big for %c format; truncatedBignum too big for longBit field out of rangeBoth arguments must be substitution symbolsBoth the_insn.HI and the_insn.LO are set : %sBranch to unaligned addressBroken assembler.  No assembly attempted.Buggy opcode: `%s' "%s"
C0 - C15 expectedC54x-specific command line  options:
CFI instruction used without previous .cfi_startprocCFI is not supported for this targetCFI state restore without previous rememberCPU version has already been setCRIS-specific options:
C_EFCN symbol for %s out of scopeCalling gen_cond_branch_32 for .arch common_v10_v32
Can not do %d byte %srelocationCan not do %d byte pc-relative pic relocationCan not do %d byte pc-relative relocationCan not do %d byte pc-relative relocation for storage type %dCan not do %d byte pic relocationCan not do %d byte relocationCan not do %d byte relocation for storage type %dCan not find match relax hint. line : %dCan not represent %s relocation in this object file formatCan not set dlx_skip_hi16_flagCan't add stop bit to mark end of instruction groupCan't change spaces within a procedure definition. IgnoredCan't change subspaces within a procedure definition. IgnoredCan't deal with expression; defaulting to %ldCan't do flonum short literal: immediate mode used.Can't find opcode to match operandsCan't handle O_big in s390_exp_compareCan't hash %s: %sCan't hash `%s': %s
Can't hash instruction '%s':%sCan't redirect stderr to the file '%s'Can't relax differenceCan't relocate expressionCan't set GP valueCan't set register masksCan't use long branches on this architectureCan't work out size of operand.
Cannot allocate unwind descriptor
Cannot assemble instructionCannot define export symbol: %s
Cannot define static symbol: %s
Cannot express %s%d%s relocationCannot find relocation type for symbol %s, code %dCannot generate relocation type for symbol %s, code %sCannot handle fixupCannot make %s relocation PC relativeCannot represent %s relocation in object fileCannot represent exponent in %d bitsCannot represent relocation type %sCannot use POPM to restore the SR registerCannot use special register with this instructionCase value %ld unexpected at line %d of file "%s"
Changing of CPU version on the fly not supportedChanging processor generation on fly not supported...Chose GP value of %lx
Closing bracket missingComma and symbol expected for '.asg STRING, SYMBOL'Comma and symbol expected for '.eval EXPR, SYMBOL'Comma expectedComma expected
Comma expected after section nameCommon alignment negative; 0 assumedCommon alignment not a power of 2Complex expression not supportedComplicated LAPC target operand is not a multiple of two.  Use LAPC.DCondition "%s" does not match preceding groupCondition "%s" uses a different accumulator from a preceding conditionCondition <%c%c> in structured control directive can not be encoded correctlyConstant expression %d out of range, [%d, %d].Conversion of PC relative BSR to absolute JSRConversion of PC relative branch to absolute jumpConversion of PC relative conditional branch to absolute jumpConversion of PC relative displacement to absoluteCopyright (C) 2014 Free Software Foundation, Inc.
Could not set architecture and machineCould not set architecture and machine.Creating sections with .xdataN/.xrealN/.xstringZ is deprecated.Current section is unitialized, section name required for .clinkD register out of range for selected VFP versionD10V options:
-O                      Optimize.  Will do some operations in parallel.
--gstabs-packing        Pack adjacent short instructions together even
                        when --gstabs is specified.  On by default.
--no-gstabs-packing     If --gstabs is specified, do not pack adjacent
                        instructions together.
DSP RAM pointer in incorrect unitDangerous simultaneous use of `f%d' and `f%d'Default target `%s' is not supported.Defective assembler.  No assembly attempted.Delayed branches not available on SH1Deprecated syntax.Destination accumulator for each part of this parallel instruction must be differentDestination register must be ARnDestination register must be R0 or R1Destination register must be R2 or R3Difference of symbols in different sections is not supportedDifferent arguments of .vec_size are found, previous %d, current %dDirect value of %ld is not suitableDirective .atmp available only with -mintel-syntax optionDirective .dual available only with -mintel-syntax optionDirective .enddual available only with -mintel-syntax optionDirective invalid within a bundleDisplacement length %s ignored!Displacement too large for :dDisplacement value of %ld is too largeDivide instructions supportDon't know how to figure width of %c in md_assemble()Don't know how to handle this field. %sDon't know how to relocate plain operands of type %sDuplicate %s conditionalDuplicate equal sign (=) in instructionDuplicate predicate register ignoredDuplicated pseudo-opcode %s.EBCDIC constants are not supportedECOFF debugging is disabled.ENDLOOP without corresponding LOOPEPIPHANY specific command line options:
ESPEC without preceding BSPECEmpty argument of .endpEmpty argument of .procEpilogue count of %lu exceeds number of nested prologues (%u)Equal parallell destination registers, one result will be discardedError %s in %s
Error in argument %d.  Expecting:  "%s"Error in expressionError in relocation handlingError in statement syntaxError setting flags for "%s": %sError: Even number required. Rounded to %dExecuting %s in IU in reverse serial may not workExecuting %s in IU may not workExecuting %s in IU may not work in parallel executionExecuting %s in reverse serial with %s may not workExpanded opcode after delayed branch: `%s'Expanded opcode in dual mode: `%s'Expected '('Expected ')'Expected ':'Expected '['Expected ']'Expected comma after common lengthExpected comma after nameExpected comma after name "%s"Expected comma after symbol-nameExpected comma after symbol-name: rest of line ignored.Expected immediate expressionExpected quoted stringExpected register, got '%s'.Expected separator `='Expected simple number.Expecting a constant valueExpecting a register nameExpecting a register.Expecting character constant argumentExpecting operand after ','Expecting operand after ','; got nothingExpecting operand before ','; got nothingExpecting register D for indexed indirect mode.Expecting second argumentExplicit stops are ignored in auto modeExpression Error for operand modifier %%hi/%%lo
Expression out of range, using 0Expression too complex.Extended addressing not supported on the specified CPUExtra )Extra junk in function call, expecting ')'Extra junk on lineFATAL: Attaching compiler header %sFIRST not supported as a .SUBSPACE argumentFP branch in delay slotFP branch preceded by FP instruction; NOP insertedFPA .unwind_save does not take a register listFPA register expectedFPU DP extensionFPU SP extensionFPU fused-multiply-add instructionsFRAME parameter must be a multiple of 8: %d
FRV specific command line options:
Failed to find a valid mode for `%s'.Failed to find real start of function: %s
Fatal error: Field not properly aligned [%d] (%d).Field out of range [%d..%d] (%d).File '%s' not in macro archive formatFirst opcode is long.  Unable to mix instructions as specified.First operand to .%s must be a predicateFirst operand to .%s not a registerFirst operand to .%s not a valid registerFirst operand to .altrp not a valid branch registerFirst operand to .fframe must be a constantFirst operand to .prologue must be a positive 4-bit constantFirst operand to .restore must be stack pointer (sp)First operand to .save not a registerFirst operand to .save not a valid registerFirst operand to .save.b must be a positive 5-bit constantFirst operand to .save.g must be a positive 4-bit constantFirst operand to .save.gf must be a non-negative 4-bit constantFirst operand to .unwabi must be a constantFirst operand to .vframe must be a general registerFix data dependency: %s %s -- %s %s  (insert %d nop!/%d)Fix data dependency: %s %s -- %s %s  (insert 1 pflush/%d)Fixup of %ld too large for field width of %dFloat AC not legal as integer operandFloating point number not valid in expressionFloating point register in register listForced short literal to immediate mode. now_seg=%s to_seg=%sForcing byte displacementFound '{' after explicit switch to automatic modeFound '{' when already bundling.Found '{' when manual bundling is already turned onFound '}' when manual bundling is offFound '}' when not bundling.Found use of non-canonical register name %s; use %s instead.Freescale XGATE co-processor options:
  -mshort                 use 16-bit int ABI (default)
  -mlong                  use 32-bit int ABI
  -mshort-double          use 32-bit double ABI
  -mlong-double           use 64-bit double ABI (default)
  --mxgate                specify the processor variant[default %s]
  --print-insn-syntax     print the syntax of instruction in case of error
  --print-opcodes         print the list of instructions with syntax
  --generate-example      generate an example of each instructionFunction expects two argumentsGNU assembler %s
GNU assembler version %s (%s) using BFD version %s
GOT already in symbol tableGOT already in the symbol tableGOT bad expression with %s.GP prologue size exceeds field size, using 0 insteadGREG expression too complicatedGarbage at end of instruction: `%s'.Gas failure, reloc type #%i
Gas failure, reloc type %s
Gas failure, reloc value %d
General register not legal as float operandGroup section `%s' has no group signatureHI/LO registers should be specified togetherHI/LO registers should be specified without additional registersHardware capability "%s" not enabled for "%s".Hashing returned "%s".Hi-register ADD, MOV, CMP using pcHi-register ADD, MOV, CMP, BX, BLX using pcI don't need or use temp. file "%s".I don't use an interpass file! -V ignoredI960 options:
IA-64 options:
  --mconstant-gp	  mark output file as using the constant-GP model
			  (sets ELF header flag EF_IA_64_CONS_GP)
  --mauto-pic		  mark output file as using the constant-GP model
			  without function descriptors (sets ELF header flag
			  EF_IA_64_NOFUNCDESC_CONS_GP)
  -milp32|-milp64|-mlp64|-mp64	select data model (default -mlp64)
  -mle | -mbe		  select little- or big-endian byte order (default -mle)
  -mtune=[itanium1|itanium2]
			  tune for a specific CPU (default -mtune=itanium2)
  -munwind-check=[warning|error]
			  unwind directive check (default -munwind-check=warning)
  -mhint.b=[ok|warning|error]
			  hint.b check (default -mhint.b=error)
  -x | -xexplicit	  turn on dependency violation checking
IP2K specific command line options:
IT blocks containing 16-bit Thumb instructions of the following class are deprecated in ARMv8: %sIT blocks containing 32-bit Thumb instructions are deprecated in ARMv8IT blocks containing more than one conditional instruction are deprecated in ARMv8IT falling in the range of a previous IT blockIU instruction may not be in the left containerIgnoring attempt to re-define symbolIgnoring attempt to re-define symbol %sIgnoring attempt to re-define symbol `%s'.Ignoring attempt to spill beyond end of regionIgnoring changed section attributes for %sIgnoring statement due to "%s"Illegal 32 bit - processor register (`%s') in Instruction: `%s'Illegal AR register in indirect referenceIllegal Co-processor register in Instruction `%s' Illegal Co-processor special register in Instruction `%s' Illegal Scale - `%d'Illegal `cinv' parameter: `%c'Illegal `mask16' operand, operation is undefined - `%s'Illegal combination of relocation functionsIllegal emulated instruction Illegal index register pair (`%s') in Instruction: `%s'Illegal instruction or not implemented opcode.Illegal operand (arg %d)Illegal operand separator `%c'Illegal operand.Illegal operandsIllegal operands (whitespace): `%s'Illegal operands for %sIllegal operands%sIllegal operands: %%%s can be only used with call __tls_get_addrIllegal operands: %%%s cannot be used together with other relocs in the insn ()Illegal operands: %%%s requires arguments in ()Illegal operands: %%r_%s%d requires arguments in ()Illegal operands: %%r_plt in %d-byte data fieldIllegal operands: %%r_tls_dtpoff in %d-byte data fieldIllegal operands: %%tls_ldo in %d-byte data fieldIllegal operands: %%tls_ldo requires arguments in ()Illegal operands: Can't add non-constant expression to %%%s()Illegal operands: Can't do arithmetics involving %%%s() of a relocatable symbolIllegal operands: Can't do arithmetics other than + and - involving %%%s()Illegal operands: Only %%r_%s%d allowed in %d-byte data fieldsIllegal operands: garbage after %%r_%s%d()Illegal operands: garbage after %%tls_ldo()Illegal processor register (`%s') in Instruction: `%s'Illegal register (`%s') in Instruction: `%s'Illegal register `%s' in Instruction `%s'Illegal register `%s' in cop-register listIllegal register `%s' in cop-special-register listIllegal register `%s' in register listIllegal register `%s' in user register listIllegal register pair (`%s') in Instruction: `%s'Illegal register pair `%s' in Instruction `%s'Illegal section name `%s' (causes unwind section name clash)Illegal type of operand (arg %d)Immediate operand is not allowed for operand %d.Immediate value %ld too largeImmediate value for mbar > 32. using <value %% 32>Immediate value not in 16 bit range: %ldImmediate value not in 16 bit signed range: %ldImmediate value not in 16 bit unsigned range: %ldImmediate value not in 4 bit unsigned range: %ldImmediate value not in 5 bit unsigned range: %ldImmediate value not in 6 bit range: %ldImmediate value not in 6 bit unsigned range: %ldImmediate value not in 8 bit range: %ldImmediate value not in 8 bit signed range: %ldImmediate value not in 8 bit unsigned range: %ldImmediate value of %ld is too largeImmediate value of %ld is too large for ldfImmediates %d and %d will give undefined behavior.Incompatible first and second operands in instructionIncorrect fr_opcode value in frag.  Internal error.....Incorrect number of operandsIncorrect number of operands givenIncorrect syntax, %s.Increment/decrement value is out of range: `%ld'.Index can only be applied to rotating or indirect registersIndex must be a general registerIndex out of range 0..%uIndex register IR0,IR1 required for displacementIndexed indirect mode is not allowed for movb/movw.Indirect indexed addressing is not valid for 68HC11.Indirect register index must be a general registerInfinite loop encountered whilst attempting to compute the addresses of symbols in section %sInfinities are not supported by this target
Info: Initial .body should precede any instructionsInitial .prologue should precede any instructionsInserting "%s" into constant hash table failed: %sInserting "%s" into entry hint table failed: %sInserting "%s" into structure table failed: %sInstruction %s not allowed in a delay slot.Instruction '%s' requires an LP cpu versionInstruction '%s' requires far mode addressingInstruction `%s' is not recognized.Instruction does not fit in available delay slots (%d-word insn, %d slots left)Instruction does not fit in available delay slots (%d-word insn, %d slots left). Resulting behavior is undefined.Instruction does not support =N addressesInstruction form not available on this architecture.Instruction formats for `%s':Instruction in R container is squashed by flow control instruction in L container.Instruction must be executed in parallelInstruction must be executed in parallel with another instruction.Instruction not supported by this architectureInstruction uses long version, so it cannot be mixed as specifiedInstructions do not use parallel execution pipelines.Instructions may not be executed in parallelInstructions share the same execution pipelineInstructions using long offset modifiers or absolute addresses are not repeatable. Resulting behavior is undefined.Instructions which cause PC discontinuity are not allowed in a delay slot. Resulting behavior is undefined.Intel K1OM is 64bit ELF onlyIntel K1OM is 64bit onlyIntel L1OM is 64bit ELF onlyIntel L1OM is 64bit onlyInternal Error:  Can't allocate m68k_sorted_opcodes of size %dInternal Error:  Can't hash %s: %sInternal Error: Can't find %s in hash tableInternal Error: Can't hash %s: %sInternal Error: bad instruction lengthInternal assembler error for instruction %sInternal assembler error for instruction format %sInternal assembler error for macro %sInternal bug. Try to use 0(r%d) instead of @r%dInternal consistency error.  check ns32k-opcode.hInternal error found in md_convert_frag: offset %ld.  Please report this.Internal error!
Internal error, aborting at %s line %d
Internal error, aborting at %s line %d in %s
Internal error: Range error. %sInternal error: Relax hint error. %s: %xInternal error: Unable to find containing space for %s.Internal error: Unknown fixup type %d (`%s')Internal error: can't find opcode `%s' for `%s'
Internal error: can't hash `%s': %s
Internal error: don't know how to force %s to end of instruction groupInternal error: losing opcode: `%s' "%s"
Internal logic error in iif.iifP[].typeInternal logic error in iif.iifP[n].typeInternal logic error.  line %d, file "%s"Internal logic error. line %d, file "%s"Invalid --size-check= option: `%s'Invalid .CALL argument: %sInvalid .CALLINFO argument: %sInvalid .SPACE argumentInvalid .SUBSPACE argumentInvalid .insn format
Invalid Add Condition: %sInvalid Add and Branch ConditionInvalid Branch On Bit Condition: %cInvalid COPR identifierInvalid CST4 operand value (arg %d)Invalid Compare and Branch ConditionInvalid Compare/Subtract ConditionInvalid Compare/Subtract Condition: %sInvalid DISPU4 operand value (arg %d)Invalid DataLabel expressionInvalid FP Compare Condition: %sInvalid FP Operand Format: %3sInvalid FTEST completer: %sInvalid Floating Point Operand Format.Invalid Indexed Load Completer Syntax.Invalid Indexed Load Completer.Invalid Logical Instruction Condition.Invalid Nullification: (%c)Invalid PIC expression.Invalid Register in Register ListInvalid SFU identifierInvalid Shift/Extract/Deposit Condition.Invalid Short Load/Store Completer.Invalid Store Bytes Short CompleterInvalid Unit Instruction Condition.Invalid accumulator register.Invalid argument %d to .prologue.Invalid argument description: %dInvalid argument location: %s
Invalid argument to --abi option: %sInvalid argument to --isa option: %sInvalid argument to .abi: %sInvalid argument to .mode: %sInvalid auxiliary register (use AR0-AR7)Invalid character %s before %s operandInvalid character %s in %s operandInvalid character %s in opcodeInvalid combination of instructions for bundle.Invalid combination: --abi=32 with --abi=64Invalid combination: --abi=64 with --abi=32Invalid combination: --abi=64 with --isa=SHcompactInvalid combination: --isa=SHcompact with --abi=64Invalid combination: --isa=SHcompact with --isa=SHmediaInvalid combination: --isa=SHmedia with --isa=SHcompactInvalid default architecture, broken assembler.Invalid destination register for this instruction, use 'tfr'.Invalid destination register.Invalid directiveInvalid displacement in indirect referenceInvalid dmad syntax '%s'Invalid duplicate use of `%c%d'Invalid expression after # number
Invalid expression after %%%%
Invalid expression.Invalid field selector.  Assuming F%%.Invalid field size, must be from 1 to 32Invalid floating point numberInvalid immediate write operand.Invalid indexed indirect mode.Invalid indexed register, expecting register X.Invalid indexed register, expecting register Y.Invalid indexed register.Invalid indirect addressing modeInvalid indirect addressing mode displacement %dInvalid instruction %sInvalid instruction encountered, cannot recover. No assembly attempted.Invalid label '%s'Invalid left/right combination completerInvalid length (use 0 to %dInvalid mnemonic '%s'Invalid mode: %s
Invalid numberInvalid opcode/operandsInvalid operand (s) for parallel instruction "%s"Invalid operand (use 1, 2, or 3)Invalid operand expressionInvalid operand for `%s'Invalid operand:  immediate value used as address.Invalid operand:  immediate value used as base address.Invalid operandsInvalid operands %sInvalid operands for %sInvalid operator for operand.Invalid or illegal addressing mode combined with scaled-indexInvalid pc-relative relocationInvalid permutation completerInvalid record type for P3 format.Invalid record type for format B1Invalid record type for format P6Invalid record type for format X1Invalid record type for format X3Invalid register for dbcc/tbcc instruction.Invalid register for post/pre increment.Invalid register for single precision fmpyadd or fmpysubInvalid register list for ldm/stm
Invalid register number at '%.6s'Invalid register specification.Invalid register.Invalid register: 'r%d'Invalid register: r0 and r15 illegalInvalid relocationInvalid scaled-indexed mode, use (b,w,d,q)Invalid simultaneous use of `f%d' and `f%d'Invalid source register for this instruction, use 'tfr'.Invalid source register.Invalid status register "%s"Invalid subscript (use 1 to %d)Invalid suffix for literal pool entryInvalid syntax in External addressing modeInvalid syntax in Memory Relative addressing modeInvalid syntax in PC-relative addressing modeInvalid use of `%c%d' as output operandInvalid use of `r%d' as base update address operandInvalid use of parallelization operator.Junk after '}': '%s'Junk at end of line, %s.Known MCU names:LDP instruction needs a 24-bit operandLOC expression stepping backwards is not supportedLOC to section unknown or indeterminable at first passLR and PC should not both be in register listLabel "$%d" redefinedLabel must be first in a bundleLabel required for .tagLeading plus sign not allowed in core modeLength of .comm "%s" is already %ld. Not changed to %d.Length of .comm "%s" is already %ld. Not changed to %ld.Length of .lcomm "%s" is already %ld. Not changed to %ld.Length of .scomm "%s" is already %ld. Not changed to %ld.Length specification ignored. Address mode 9F usedLine %d: unknown relocation type: 0x%x.Line numbers must be positive integers
Literal Pool OverflowLiteral loadsLocal symbol `%s' can't be equated to common symbol `%s'Long instructions may not be combined.Looks like a proc, but can't tell what kind.
Low order bits truncated in immediate float operandM340 specific opcode used when assembling for M210MCORE specific options:
  -{no-}jsri2bsr	  {dis}able jsri to bsr transformation (def: dis)
  -{no-}sifilter	  {dis}able silicon filter behavior (def: dis)
  -cpu=[210|340]          select CPU type
  -EB                     assemble for a big endian system (default)
  -EL                     assemble for a little endian system
MCU option requires a name
MDRD value must be between 1 and 8MIPS PIC call to register other than $25MIPS options:
-EB			generate big endian output
-EL			generate little endian output
-g, -g2			do not remove unneeded NOPs or swap branches
-G NUM			allow referencing objects up to NUM bytes
			implicitly with the gp register [default 8]
MN10200 options:
none yet
MN10300 assembler options:
none yet
MOVI operand is not a 32-bit signed value: 0x%8x%08xMRI style ORG pseudo-op not supportedMSP430 options:
  -mmcu=<msp430-name>     - select microcontroller type
  -mcpu={430|430x|430xv2} - select microcontroller architecture
MT specific command line options:
MU instruction may not be in the right containerMacro `%s' was already definedMaverick DSPSC register expectedMaverick MVAX register expectedMaverick MVD register expectedMaverick MVDX register expectedMaverick MVF register expectedMaverick MVFX register expectedMaximum %d bits may be set in `mask16' operandMeP specific command line options:
  -EB                     assemble for a big endian system
  -EL                     assemble for a little endian system (default)
  -mconfig=<name>         specify a chip configuration to use
  -maverage -mno-average -mmult -mno-mult -mdiv -mno-div
  -mbitops -mno-bitops -mleadz -mno-leadz -mabsdiff -mno-absdiff
  -mminmax -mno-minmax -mclip -mno-clip -msatur -mno-satur -mcop32
                          enable/disable the given opcodes

  If -mconfig is given, the other -m options modify it.  Otherwise,
  if no -m options are given, all core opcodes are enabled;
  if any enabling -m options are given, only those are enabled;
  if only disabling -m options are given, only those are disabled.
Memory mapped register "%s" out of rangeMiscellaneous 16-bit instructionsMisplaced .entry. Ignored.Missing '(' after substitution symbol functionMissing ')'Missing ')' in subscripted substitution symbol expressionMissing ','Missing '}' at end of fileMissing '}': '%s'Missing )Missing ) in ra(rb)Missing .EXIT for a .ENTRYMissing .callinfoMissing .callinfo for this procedureMissing .callinfo.Missing .endp after previous .procMissing .exit
Missing .label_state %ldMissing .procend
Missing Branch On Bit ConditionMissing `]' to close indexed-indirect mode.Missing `]' to close register indirect operand.Missing arguments for opcode <%s>.Missing forced substitution terminator ':'Missing function name for .PROCMissing function name for .PROC (corrupted label chain)Missing label name on .LABELMissing macro nameMissing matching brackets : `%s'Missing operandMissing operand.Missing or bad .using directiveMissing parameter qualifier for `%s' in macro `%s'Missing predicate relation typeMissing second register for indexed-indirect mode.Missing second register or offset for indexed-indirect mode.Missing section nameMissing size argumentMissing symbol name in directiveMissing value for required parameter `%s' of macro `%s'Mixing of normal and extended addressing not supportedMixing register syntax, with and without '$'.More than one AR register found in indirect referenceMore than one displacement found in indirect referenceMore than one relocation op per insnMotorola 68HC11/68HC12/68HCS12 options:
  -m68hc11 | -m68hc12 |
  -m68hcs12 | -mm9s12x |
  -mm9s12xg               specify the processor [default %s]
  -mshort                 use 16-bit int ABI (default)
  -mlong                  use 32-bit int ABI
  -mshort-double          use 32-bit double ABI
  -mlong-double           use 64-bit double ABI (default)
  --force-long-branches   always turn relative branches into absolute ones
  -S,--short-branches     do not turn relative branches into absolute ones
                          when the offset is out of range
  --strict-direct-mode    do not turn the direct mode into extended mode
                          when the instruction does not support direct mode
  --print-insn-syntax     print the syntax of instruction in case of error
  --print-opcodes         print the list of instructions with syntax
  --xgate-ramoffset       offset ram addresses by 0xc000
  --generate-example      generate an example of each instruction
                          (used for testing)
Multiply instructions supportMust be in a space before changing or declaring subspaces.
NOP inserted between two instructions that change interrupt stateNS32K options:
-m32032 | -m32532	select variant of NS32K architecture
--disp-size-default=<1|2|4>
NaNs are not supported by this target
Name   # Modes  Min ops  Max ops  Modes mask  # Used
Nan, using zero.Need #1 or #2 hereNeon double or quad precision register expectedNeon quad precision register expectedNested proceduresNo !literal!%ld was foundNo !tlsgd!%ld was foundNo !tlsldm!%ld was foundNo 'bal' entry point for leafproc %sNo .ENTRY for this .EXITNo addend allowed in @fptr() relocationNo comma after .pdesc <entryname>No compiled in support for %d bit object file formatNo current frameNo instruction foundNo instruction or missing opcode.No lda !gpdisp!%ld was foundNo ldah !gpdisp!%ld was foundNo memory for symbol name.No operatorNo relocation operandNo segment info for current sectionNo such entry in list. (cpu/mmu register)No such opcodeNo symbol after .code_addressNo symbol after .linkageNon-absolute symbol: '%s'.Non-constant symbols not allowed
Non-global symbol: '%s' can't be a weak_definition.Not a defined coldfire architectureNot a symbolic expressionNot enough operandsNot in a space.
Not in a subspace.
Not support instrcution %s in the baseline.Number of elements must be positiveNumber too largeOPF immediate operand out of range (0-0x1ff)Odd numbered register used as target of multi-register instructionOffset on nested structures is ignoredOffset out of 16-bit range for movw/movb insn: %ldOffset out of 16-bit range: %ld.Offset out of 5-bit range for movw/movb insn: %ldOffset out of 5-bit range for movw/movb insn: %ld.Offset out of 9-bit range for movw/movb insn: %ldOne of these instructions may not be executed in parallel.Only constant offsets are supportedOnly constant space allocation is supportedOnly one .compiler pseudo-op per file!Only one .copyright pseudo-op per file!Only one .version pseudo-op per file!Only one comparison conditional allowedOnly one overflow conditional allowedOnly the first path encountering the conflict is reportedOpcode %s not available in this modeOpcode `%s' is not recognized.Opcode `%s' with these operand types not available in %s modeOpcode `%s' with these operand types not available in H8/300 modeOpcode `%s' with these operand types not available in H8/300H modeOpcode `%s' with these operand types not available in H8/300S modeOpcode(%d.%s): Operand "%s" out of range (use 1 or 2)Operand %d to .%s must be a constantOperand %d to .%s must be a preserved registerOperand %d to .%s must be a writable registerOperand %u of `%s' should be %sOperand '%s' out of range (%d <= x <= %d)Operand `%x' not recognized in fixup16.Operand `%x' not recognized in fixup8.Operand has odd displacement (arg %d)Operand is not a constant. `%s'Operand mismatchOperand of .vframe contradicts .prologueOperand out of 16-bit range: `%ld'.Operand out of 8-bit range: `%ld'.Operand out of range (arg %d)Operand out of range for a relative branch: `%ld'Operand out of range, %s.Operand to .copy_state must be a constantOperand to .label_state must be a constantOperand to .save.f must be a positive 20-bit constantOperand to .spill must be a constantOperand to .vframesp must be a constant (sp-relative offset)Operand value is not within upper 64 KB (arg %d)Operands to .save.gf may not be both zeroOperator may only be applied to symbols.Option -b is depreciated, please use -mbigOption -p is depreciated, please use -mmemparmOption -r is depreciated, please use -mregparmOption -s is depreciated, please use -msmallOption `%s' is not recognized.Options:
  -a[sub-option...]	  turn on listings
                      	  Sub-options [default hls]:
                      	  c      omit false conditionals
                      	  d      omit debugging directives
                      	  g      include general info
                      	  h      include high-level source
                      	  l      include assembly
                      	  m      include macro expansions
                      	  n      omit forms processing
                      	  s      include symbols
                      	  =FILE  list to FILE (must be last sub-option)
Out of memory: could not allocate new space chain entry: %s
Out of memory: could not allocate new subspace chain entry: %s
Out-of-range .word offset handling is not implemented for .arch common_v10_v32Overflow in expression, truncated to 16 bitsOverflow in expression, truncated to 8 bitsPC not allowed in register listPC part of operand unpredictablePC relative branch to label %s which is not in the instruction spacePC used as an argument to RPTPC, CT, TR and TT are treated as if they are a single unit but operands must be in different unitsPC-relative access to misaligned address (%lx)PC-relative offset not 4-byte-alignedPC-relative offset out of rangePC-relative reference to a different sectionPC-relative relocation must be trivially resolvedPIC code offset overflow (max 16 signed bits)PIC code offset overflow (max 32 signed bits)PIC relocation size does not match operand sizePJ options:
-little			generate little endian code
-big			generate big endian code
PTA operand is a SHcompact symbolPTB operand is a SHmedia symbolParallel opcode cannot contain more than two instructionsParameter named `%s' does not exist for macro `%s'Parameters of an existing subspace can't be modifiedParse failed.Performance extensionPerformance extension 2Perhaps you are missing %%tpoff()?Pipelined instruction: fsrc1 = fdestPlease report this bug.
Please use --help to see usage and options for this assembler.
Pointless default value for required parameter `%s' in macro `%s'Pointless use of p0 as first operand to .%sPointless use of zero first operand to .prologuePost-decrement mode is not valid for 68HC11.Post-increment mode is not valid for 68HC11.PowerPC options:
-a32                    generate ELF32/XCOFF32
-a64                    generate ELF64/XCOFF64
-u                      ignored
-mpwrx, -mpwr2          generate code for POWER/2 (RIOS2)
-mpwr                   generate code for POWER (RIOS1)
-m601                   generate code for PowerPC 601
-mppc, -mppc32, -m603, -m604
                        generate code for PowerPC 603/604
-m403                   generate code for PowerPC 403
-m405                   generate code for PowerPC 405
-m440                   generate code for PowerPC 440
-m464                   generate code for PowerPC 464
-m476                   generate code for PowerPC 476
-m7400, -m7410, -m7450, -m7455
                        generate code for PowerPC 7400/7410/7450/7455
-m750cl                 generate code for PowerPC 750cl
Pre-increment mode is not valid for 68HC11Predicate register expectedPredicate source and target requiredPrefix 'd.' invalid for instruction `%s'Premature end of suffix -- Defaulting to dPrevious .save incompleteProcessor variants are: Prohibited register used for reduced-register, %s.Pseudodirective .file is only valid when generating ELFPseudodirective .loc is only valid when generating ELFQUICKRoT 64-bit extension not applicable to this instructionQUICKRoT extension requires 4 registersQualifying predicate expectedRA register is saved twice.RC/SAE operand must follow immediate operandsRC/SAE operand must precede immediate operandsRDRD, (RI,#offs5)RD,RSRI, #imm4Radix `%s' unsupported or invalidRd and Rm should be different in mlaRd and Rm should be different in mulRedefining entrynum for sysproc %sRedefining leafproc %sReduced Register configuration (GPR16) optionRedundant `#' suffix operatorsReg not valid for H8/300Register at (r1) can sometimes be corrupted by assembler optimizations.
Use .set noat to turn off those optimizations (and this warning).Register must be R0--R7Register must be RnRegister must be address registerRegister must be ivtp or tvtpRegister name %s conflicts with symbol of the same nameRegister name expectedRegister number (R%ld) for double word access must be even.Register number must be EVENRegister number out of range 0..%uRegister symbol %s already defined.Register value annotation ignoredRegisters cannot be used as a prefix of indexed expression [%s]Registers cannot be used within absolute expression [%s]Registers cannot be used within immediate expression [%s]Relaxation should never occurRelaxation to long branches for .arch common_v10_v32 not implementedReloc %d not supported by object file formatRelocatable values require at least WORD storageRelocation %d is not supported by object file format.Relocation %s is not safe for %sRelocation doesn't fit. (relocation value = 0x%lx)Report bugs to %s
Reserved word `%s' used as parameter in macro `%s'Rn must not overlap other operandsRotating register index must be a non-negative constantS+core co-processor register expectedS+core register expectedS+core special-register expectedSH options:
--little		generate little endian code
--big			generate big endian code
--relax			alter jump instructions for long displacements
--renesas		disable optimization with section symbol for
			compatibility with Renesas assembler.
--small			align sections to 4 byte boundaries, not 16
--dsp			enable sh-dsp insns, and disable floating-point ISAs.
--allow-reg-prefix	allow '$' as a register name prefix.
--isa=[any		use most appropriate isa
    | dsp               same as '-dsp'
    | fpSHmedia code not allowed in same section as constants and SHcompact codeSIMD scalar or floating-point register expectedSMC is not permitted on this architectureSP and PC not permitted in .unwind_movsp directiveSP not allowed hereSP not allowed in register listSPARC options:
SPU options:
  --apuasm		  emulate behaviour of apuasm
SRS base register must be r13SSE instruction `%s' is usedSVC is not permitted on this architectureSYMBOL TABLE not implementedS^# may only read-accessS^# needs expressionSame src/dest register is used (`r%d'), result is undefinedSame src/dest register is used (`r%d'),result is undefinedScaled-indexed addressing mode combined with scaled-indexSecond operand of .save contradicts .prologueSecond operand to .%s not a constantSecond operand to .prologue must be a general registerSecond operand to .prologue must be the first of %d general registersSecond operand to .restore must be a constant >= 0Second operand to .save not a valid registerSecond operand to .save.b must be a general registerSecond operand to .save.b must be the first of %d general registersSecond operand to .save.g must be a general registerSecond operand to .save.g must be the first of %d general registersSecond operand to .save.gf must be a non-negative 20-bit constantSecond operand to .unwabi must be a constantSection switching in code is not supported.Semantics error.  This type of operand can not be relocated, it must be an assembly-time constantShift value > 32. using <value %% 32>Short branches, Undefined, SVC, LDM/STMShort literal overflow(%ld.), immediate mode assumed.Signed immediate value %ld too largeSize of frame exceeds maximum of 96 registersSize of rotating registers exceeds frame sizeSomething forgot to clean up
Source and destination register should not be equalSource registers must be in the same unitSpurious `,' or bad indirect register addressing mode.Spurious operands; (%d operands/instruction max)Standalone `#' is illegalString extensionSubstitution symbols must begin with a letterSubtype %d is not recognized.Sunplus-v2-0-0-20060510
Support for 64-bit arithmetic not compiled in.Supported ARCH values are:Swapping instruction orderSymbol %s used as immediate operand in PIC mode.Symbol '%s' could not be created.Symbol `%s' can not be both weak and commonSymbol expectedSymbol missing
Symbol missing for .set/.equSymbol used as immediate for mbar instructionSymbol used as immediate for shift instructionSymbol used as immediate value for msrset/msrclr instructionsSyntax in scaled-indexed mode, use [Rn:m] where n=[0..7] m={b,w,d,q}TLS relocation against a constantTLS relocation not allowed in FLIX bundleTLS relocation size does not match operand sizeTMS320C6000 options:
TOC section size exceeds 64kTOKEN TRACE not implementedTag must come before qualifying predicate.Tag name expectedTags on unwind pseudo-ops aren't supported, yetTarget processor does not support this instruction.The ".%s" pseudo-op is not implemented
The %s operand doesn't matchThe .BTEQU pseudo-op is not implemented.The .DEFINE pseudo-op is not implementedThe .ENTER pseudo-op is not supportedThe .LEAVE pseudo-op is not supportedThe .MACRO pseudo-op is not implementedThe 64 bit file format is used without esame instructions.The `.abi %s' directive is not valid with this architectureThe `.mode %s' directive is not valid with this architectureThe debugger will corrupt bt (r25).
If you don't need to debug this code use .set nobreak to turn off this warning.The debugger will corrupt sstatus/ba (r30).
If you don't need to debug this code use .set nobreak to turn off this warning.The option "--no-allow-flix" prohibits multi-slot flix.The trap id must be a constant.This architecture doesn't support atomic instructionThis architecture doesn't support mmuThis assembler does not support processor generation %ldThis assembler was configured for a target of `%s'.
This coprocessor register access is deprecated in ARMv8This immediate requires 0 MOD 16 alignmentThis immediate requires 0 MOD 2 alignmentThis immediate requires 0 MOD 4 alignmentThis immediate requires 0 MOD 8 alignmentThis instruction may be unpredictable if executed on M-profile cores with interrupts enabled.This is the location of the conflicting usageThis operand must be constant at assembly timeThis operator only produces two byte values.This program is free software; you may redistribute it under the terms of
the GNU General Public License version 3 or later.
This program has absolutely no warranty.
Thumb does not support NOP with hintsThumb does not support conditional executionThumb does not support negative register indexingThumb does not support register indexing with writebackThumb does not support register post-indexingThumb does not support the 2-argument form of this instructionThumb does not support this addressing modeThumb encoding does not support an immediate hereThumb encoding does not support rotationThumb load/store multiple does not support {reglist}^Thumb supports only LSL in shifted register indexingThumb-2 MUL must not set flagsThumb-2 instruction only valid in unified syntaxThumb2 branch out of rangeToo few operands to '%s'.Too many argument. `%s'Too many instructions for bundle.Too many operandsToo many operands passed to instructionToo many operands scannedToo many operands: %sToo many registers poppedTrap id `%ld' is out of range.Trap id must be within [0x30..0x39] or [0x40..0xff].Treating '%-*s' as a symbol.Tried to .set unrecognized mode `%s'Tried to convert PC relative branch to absolute jumpTrying to 'bal' to %sTwo IU instructions may not be executed in parallelTwo MU instructions may not be executed in parallelTwo instructions in the same bundle both write to register %s, which is not allowed.Unable to allocate memory for new instructions
Unable to determine default target processor from string: %sUnable to generate `%s' compliant code without mthc1Unable to mix instructions as specifiedUnable to produce reloc against symbol '%s'Unary operator %c ignored because bad operand followsUnbalanced parenthesis in %s operand.Unbalanced parenthesis in operand %dUndefined .EXPORT/.IMPORT argument (ignored): %sUndefined absolute constant: '%s'.Undefined register: '%s'.Undefined space: '%s' Assuming space number = 0.Undefined substitution symbol '%s'Unexpected branch conversion with `%x'Unexpected character '%c' after operand %d to %s.Unexpected reference to a symbol in a non-code sectionUnexpected return value [%d] from parse_toc_entry!
Unhandled dependency %s for %s (%s), note %dUnimplemented register `%s' specifiedUnknown .syntax operandUnknown CPU identifier `%s'Unknown TMS320C30 instruction: %sUnknown cpu -mcpu=%sUnknown exception: `%s'Unknown indirect addressing modeUnknown instruction '%s'Unknown opcode `%.*s'.Unknown opcode `%s'Unknown opcode `%s'.Unknown opcode: `%s'Unknown operatorUnknown processor register (32 bit) : `%d'Unknown processor register : `%d'Unknown psr option `%s'Unknown register pair - index relative mode: `%d'Unknown register pair: `%d'Unknown register: `%d'Unknown reloc in md_apply_fix: %sUnknown relocation encountered in md_apply_fix.Unknown relocation operand: !%sUnknown segment typeUnknown size of floating point registersUnknown temporary pseudo registerUnknown/unsupported address literal typeUnmatched high relocationUnmatched high/shigh relocUnrecognised option: -hiddenUnrecognized .LEVEL argument
Unrecognized .type argumentUnrecognized condition code "%s"Unrecognized dependency specifier %d
Unrecognized field type '%c'Unrecognized fix-up (0x%08lx)Unrecognized indirect address format "%s"Unrecognized instruction "%s"Unrecognized opcode format: `%s'Unrecognized opcode, %s.Unrecognized opcode: `%s'Unrecognized operand list '%s' for instruction '%s'Unrecognized operand, %s.Unrecognized option '-x%s'Unrecognized option following -KUnrecognized or unsupported floating point constantUnrecognized parallel instruction "%s"Unrecognized parallel instruction '%s'Unrecognized parallel instruction combination "%s || %s"Unrecognized predicate relation typeUnrecognized section '%s'Unrecognized status bit "%s"Unrecognized struct/union tag '%s'Unrecognized substitution symbol functionUnrecognized version '%s'Unsigned immediate value %ld too largeUnsupported broadcast: `%s'Unsupported fixup size %dUnsupported instruction set extension: %sUnsupported processor generation %dUnsupported relocation size %dUnsupported use of .gpwordUnsupported use of spUnterminated string after absolute expressionUnwind directive not followed by an instruction.Usage: %s [option...] [asmfile...]
Use of .def/.ref is deprecated.  Use .global insteadUse of PC here is UNPREDICTABLEUse of PC here is deprecatedUse of p0 is not valid in this contextUse of r%u as a source register is deprecated when r%u is the destination register.Use the .mmregs directive to use memory-mapped register names such as '%s'Used $at without ".set noat"Used FPU instructions requires enabling FPU extensionUsed more than the available 48 rotating registersUsed more than the available 96 rotating registersUsed more than the declared %d rotating registersUsing ENTRY rather than CODE in export directive for %sUsing a constant as second operand to .prologue is deprecatedUsing old style, %%hi(expr), please change to PPC style, expr@h.Using old style, %%lo(expr), please change to PPC style, expr@l.Using temp register(r1)VAX options:
-d LENGTH		ignored
-J			ignored
-S			ignored
-t FILE			ignored
-T			ignored
-V			ignored
VFP registers must be adjacentVFP single or double precision register expectedVFP single precision register expectedVFP single, double or Neon quad precision register expectedVFP system register expectedVFP/Neon double precision register expectedVIP_BEGIN error:%sVLIW packing constraint violationVLIW packing used for -mno-packVMS options:
-+			encode (don't truncate) names longer than 64 characters
-H			show new symbol after hash truncation
-replace/-noreplace	enable or disable the optimization of procedure calls
VMS options:
-+			hash encode names longer than 31 characters
-1			`const' handling compatible with gcc 1.x
-H			show new symbol after hash truncation
-h NUM			don't hash mixed-case names, and adjust case:
			0 = upper, 2 = lower, 3 = preserve case
-v"VERSION"		code being assembled was produced by compiler "VERSION"
Value %d doesn't fit in signed %d-bit fieldValue %d doesn't fit in unsigned %d-bit fieldValue %ld not aligned by 2 for 10-bit PC-relative branch.Value %ld not aligned by 2 for 9-bit PC-relative branch.Value %ld too large for 10-bit PC-relative branch.Value %ld too large for 8-bit PC-relative branch.Value %ld too large for 9-bit PC-relative branch.Value for ENTRY_FR must be in the range 12..21
Value for ENTRY_GR must be in the range 3..18
Value for ENTRY_SR must be 3
Value for parameter `%s' of macro `%s' was already specifiedValue not in 16 bit range: %ldValue not in 16 bit signed range: %ldValue not in 4 bit unsigned range: %ldValue not in 5 bit unsigned range: %ldValue not in 6 bit range: %ldValue not in 6 bit unsigned range: %ldValue not in 8 bit range: %ldValue not in 8 bit signed range: %ldValue out of 16-bit range.Value out of 3-bit range.Value out of 4-bit range.Value out of 5-bit range.Value truncated to 62 bitsVariable is accessed using small data read only anchor, but it is not in the small data read only sectionVariable is accessed using small data read write anchor, but it is not in the small data read write sectionVery short instr to option, ie you can't do it on a NULLstrVirtual memory exhaustedWarning: Warning: conditional outside an IT block for Thumb.Warning: duplicated register (r%d) in register listWarning: internal error: forgetting to set endndx of %sWarning: register range not in ascending orderWrites to register '%s' are not allowed.Wrong displacement  %dWrong number of input operandsWrong number of operandsWrong number of output operandsWrong numbers of operands in default, check ns32k-opcodes.hWrong register in floating-point reglistWrong register in register indirect mode.Wrong size pointer register for architecture.XScale accumulator register expectedXtensa absolute literals option not supported; ignored[0-9]H labels do not mix with dot-pseudos[0-9]H labels may not appear alone on a line[PC] index banned[]index same as ()+register: unpredictable[]index same as -()register: unpredictable[no-]generics is deprecated; use [no-]transform instead[no-]relax is deprecated; use [no-]transform instead[tocv] symbol is not a toc symbol`%s%s' not allowed with `%s%c'`%s' Illegal count-register combination.`%s' Illegal use of register.`%s' Illegal use of registers.`%s' and `%s' can't be undefined in `%s' - `%s'`%s' can not be used with `%s'`%s' can't be equated to common symbol '%s'`%s' can't be undefined in `%s' - `%s' {%s section}`%s' can't be undefined in `%s' {%s section} - `%s'`%s' can't be used for write mask`%s' can't go in %s of %s template`%s' cannot be predicated`%s' does not fit into %s template`%s' does not fit into bundle`%s' does not support legacy NaN`%s' has undefined result`%s' is already the alias of %s `%s'`%s' is deprecated, use `%s'`%s' is not a valid %s expression`%s' is not a valid parameter qualifier for `%s' in macro `%s'`%s' is not supported in 64-bit mode`%s' is not supported on `%s%s'`%s' is not supported on `%s'`%s' is not valid here (expected `%c%s%s%c')`%s' is only supported in 64-bit mode`%s' must be last in bundle`%s' must be last in instruction group`%s' operand %d must use `%ses' segment`%s' should be an operand to this .endp`%s' symbol without preceding function`%s' was already defined`%s' was already used as parameter (or another local) name`%s' was not defined within procedure`%s' was not specified with previous .proc`&' serial number operator is not supported`)' required`,' required`.abi 32' but command-line options do not specify 32-bit ABI`.abi 64' but command-line options do not specify 64-bit ABI`af' must appear alone`fp=32' used with a 64-bit ABI`fp=32' used with a MIPS R6 cpu`fp=64' used with a 32-bit ABI`fp=64' used with a 32-bit fpu`fp=xx' cannot be used with `singlefloat'`fp=xx' used with a cpu lacking ldc1/sdc1 instructions`gp=32' used with a 64-bit ABI`gp=64' used with a 32-bit ABI`gp=64' used with a 32-bit processor`mips16' cannot be used with `micromips'`nooddspreg` cannot be used with a 64-bit ABI`noreorder' must be set before `nomacro'a NOP might be needed here because of successive changes in interrupt statea bignum with underscores may not have more than 8 hex digits in any worda bignum with underscores must have exactly 4 wordsa destination register must be supplieda different %s was already specified, is now %sa register has no addressa reloc on this operand implies an overflowabsolute sections are not supportedaccumulator not a valid destinationaddend used with $DSBT_INDEXaddress offset must be half word alignmentaddress offset must be word alignmentaddress prohibits #address prohibits ()address prohibits ()+address prohibits -()address prohibits @address prohibits []address prohibits displacement length specifieraddress prohibits registeraddress too high for vector table jmp/jsraddress units must be one of %saddressing mode not supportedalias = %s
align value not recognized, using sizealignment is not a positive numberalignment is not a power of 2alignment must be constantalignment negative, 0 assumedalignment negative. 0 assumed.alignment negative; 0 assumedalignment not a power of 2alignment padding (%lu bytes) not a multiple of %ldalignment too large, %d assumedalignment too large: %d assumedalignment too large: %u assumedalignment too large; %d assumedalignment too large; assuming %dalignment too large; assuming %ldalignments greater than %d bytes not supported in .text sections.already assembled instructionsambiguous flags combination - '.profiler' directive ignored.ambiguous memory operand size for `%s`ambiguous operand size for `%s'an .indirect_symbol must be in a symbol pointer or stub section.architectural extension `%s' is not allowed for the current base architecturearchitectural extensions must be specified in alphabetical orderarchitecture `%s' unrecognizedarchitecture bumped from "%s" to "%s" on "%s"architecture features both enabled and disabledarchitecture of opcode conflicts with that of earlier instruction(s)assemble Thumb codeassemble for big-endianassemble for little-endianassembly 0x%08x, expected %sassembly state not set for first frag in section %sassuming %s on symbolassuming all members of group `%s' are COMDATassuming symbol alignment of zeroat most %d displacement operands are allowedat most %d immediate operands are allowedattaching copyright header %s: %sattaching version header %s: %sattempt to .org/.space backwards? (%ld)attempt to .space/.bes backwards? (%ld)attempt to add an indirect_symbol to a stub or reference section with a zero-sized element at %sattempt to allocate data in absolute sectionattempt to allocate data in common sectionattempt to branch into different segmentattempt to get value of unresolved symbol `%s'attempt to move .org backwardsattempt to override symbol: %sattempt to re-define symbol `%s'attempt to recreate an unwind entryattempt to redefine `%s' with a different lengthattempt to redefine pseudo-op `%s' ignoredattempt to redefine symbolattempt to redefine typed aliasattempt to store value in absolute sectionattempt to use an ARM instruction on a Thumb-only processor -- `%s'backward ref to unknown label "%d:"bad .common segment %sbad .fmask directivebad .frame directivebad .longcall formatbad .mask directivebad .mask/.fmask directivebad .nan directivebad .relax formatbad .reserve segment -- expected BSS segmentbad .section directive: want a,l,w,x,M,S,G,T in stringbad .section directive: want a,o,s,w,x,M,S,G,T in stringbad .section directive: want a,s,w,x,M,S,G,T in stringbad .section directive: want a,v,w,x,M,S in stringbad .section directive: want a,w,x,M,S,G,T in stringbad .uses formatbad .weakext directivebad COFF debugging informationbad alignmentbad alignment of %d bytes in literal poolbad argument to %s_check directive.bad argument to syntax directive.bad arguments to instructionbad base register: must be r0bad bitmask specified after APSRbad call to MD_ATOF()bad call to md_atofbad combined pmuls output operandbad coprocessor idbad defsym; format is --defsym name=valuebad element type for instructionbad escaped character in stringbad expressionbad expression syntaxbad floating literal: %sbad floating-point constant: exponent overflowbad floating-point constant: unknown error code=%dbad format for ifc or ifncbad format of OPT NEST=depthbad frag at %p : fix %ld addr %ld %ld 
bad functional unit for operand %u of '%.*s'bad immediate value for 8-bit offset (%ld)bad immediate value for offset (%ld)bad instruction `%s'bad instruction formatbad instruction syntaxbad list lengthbad list length for table lookupbad list type for instructionbad literal size
bad memory operand `%s'bad number of operands to '%.*s'bad offset 0x%08lX (must be an 8-bit number of words)bad offset 0x%08lX (must be word-aligned)bad offset 0x%08lX (only 12 bits available for the magnitude)bad offset 0x%08lX (only 8 bits available for the magnitude)bad opcode or operandsbad operand %u of '%.*s'bad operand combination for '%.*s'bad or irreducible absolute expressionbad or irreducible absolute expression; zero assumedbad or missing co-processor numberbad or unhandled relocation type: 0x%02xbad personality routine numberbad predicate '%s'bad range in register listbad register expressionbad register for mrsbad register for operand %u of '%.*s'bad register for post-indexbad register in []bad register listbad register list: %sbad register name `%s'bad register name: %sbad register number: %sbad register or register pair for operand %u of '%.*s'bad register pair for operand %u of '%.*s'bad register rangebad relaxation statebad reloc expressionbad relocation expression for '%s'bad relocation fixup type (%d)bad segmentbad size %d in type specifierbad size %d in vector width specifierbad starting register: r0 and r15 invalidbad string constantbad symbol suffixbad type for registerbad type for scalarbad type in Neon instructionbad value (%s) for %sbad vector arrangement typebad/missing psr specifierbadly formed .dim directivebadly formed .dim directive ignoredbadly formed .size directivebadly formed .weak directive ignoredbadly formed expression near %sbase and offset must be from the same unitbase register expectedbase register specified but zerobase register written back, and overlaps one of transfer registersbase register written back, and overlaps second transfer registerbase unit must be either A0 or A1base unit must be one of %sbfd-target = %s
bfd_set_section_flags: %sbig endian mode is not supportedbignum invalidbignum invalid; zero assumedbignum truncated to %d bytesbit-field extends past end of registerblx to '%s' an ARM ISA state function changed to blblx to Thumb func '%s' from Thumb ISA state changed to blboth insns for !gpdisp!%ld must be in the same sectionbr_gr record before region record!br_mem record before region record!bra or bsr with undefined symbol.branch %s is always truebranch address range overflow (0x%lx)branch must be last instruction in IT blockbranch offset %d out of range %d to %dbranch offset out of range
branch operand has odd offset (%lx)
branch out of rangebranch prediction invalid on this opcodebranch relaxation failed
branch relaxation is not supported in `%s'branch target frequency must be greater than 0branch target not word alignedbranch to misaligned address (%lx)branch to misaligned address (0x%lx)branching or jumping to a loop end may trigger hardware erratabreak outside of structured loopbroadcast is needed for operand of such typebroadcast not on source memory operandbroken assembler, no assembly attemptedbyte displacement out of rangebyte or halfword not valid for base registercall target address 0x%08x out of range 0x%08x to 0x%08xcall to md_convert_frag
call to md_convert_frag 
call to md_estimate_size_before_relax
call to md_estimate_size_before_relax 
call to tc_aout_fix_to_chars 
can not do %d byte pc-relative relocationcan not do %d byte relocationcan not resolve expressioncan only load two consecutive registerscan only store two consecutive registerscan only transfer two consecutive registerscan't []index a register, because it has no addresscan't change index for operandcan't close %s: %scan't close `%s'can't create %s: %scan't create group: %scan't create relocationcan't create section %scan't encode register '%s%s' in an instruction requiring REX prefix.can't extend fragcan't extend frag %lu charscan't extend frag %u charscan't find fixup pointed to by .usescan't find opcodecan't find opcode can't find previous opcode can't handle expressioncan't handle generation of literal/labels yetcan't handle non absolute segment in `%s'can't handle undefined OP TYPEcan't hash %s: %scan't have relocation for ipushcan't make global register symbol `%s'can't mix positional and keyword argumentscan't mix relocation modifier with explicit shiftcan't open %s for reading: %scan't open %s: %scan't open `%s' for writingcan't open a bfd on stdout %scan't open macro library file '%s' for reading: %scan't predecrementcan't read from %s: %scan't redefine the index of a scalar aliascan't redefine the type of a register aliascan't redefine type for operandcan't represent relocation type %scan't resolve `%s' {%s section} - `%s' {%s section}can't resolve value for symbol `%s'can't set section flags for section %scan't start writing .mdebug section: %scan't use COBR format with external labelcan't use Neon quad register herecan't use R0 herecan't use alignment with this instructioncan't use high part of register in operand %dcan't use register '%s%s' as operand %d in '%s'.can't write %s: %scannot assemble DSP instruction, DSP option not set: %scannot assemble FPU instruction, FPU option not set: %scannot assemble into a literal fragmentcannot both predecrement and postincrementcannot branch to odd addresscannot change .bundle_align_mode inside .bundle_lockcannot change section or subsection inside .bundle_lockcannot combine index with optioncannot combine pre- and post-indexingcannot compress debug sections (zlib not installed)cannot convert expression symbol %s to complex relocationcannot create 64-bit relocationcannot create floating-point numbercannot decode instruction formatcannot define symbol `%s' in absolute sectioncannot determine Thumb instruction size. Use .inst.n/.inst.w insteadcannot do %s %u byte relocationcannot do %u byte pc-relative relocationcannot do %u-byte relocationcannot emit PC relative %s relocation against %scannot emit PC relative %s relocation%s%scannot emit relocation %s against subsy symbol %scannot encode opcode "%s"cannot encode opcode "%s" in the given format "%s"cannot generate relocation type for symbol %s, code %scannot honor width suffix -- `%s'cannot make a relative jump to an absolute locationcannot mask instruction using no functional unitcannot overide zerofill section type for `%s,%s'cannot pack %s and %s togethercannot pack %s and %s together with a 16-bit insncannot pack %s into slot P1cannot pack %s with a 16-bit insncannot represent %s relocation in this object file formatcannot represent %s relocation in this object file format1cannot represent `%s' relocation in object filecannot represent relocation type %scannot represent relocation type %s in x32 modecannot resolve @slotcount parametercannot set literal_prefix inside literal fragmentcannot use `%s' in this sectioncannot use indirect addressing with the PCcannot use post-indexing with PC-relative addressingcannot use post-indexing with this instructioncannot use register index with PC-relative addressingcannot use register index with this instructioncannot use writeback with PC-relative addressingcannot use writeback with this instructioncannot write to output file '%s': %scanonical = %s
character constant too largecharacter following name is not '#'cmpu doesn't support condition code %sco-processor offset out of rangeco-processor register expectedcode is ATPCS conformantcode uses 26-bit program countercode uses 32-bit program countercomma expected between operandscomma is  expectedcomma missing in .xstabscommon alignment not a power of 2comparison must be with register or #0condition code invalid for jrcondition code register should be 0 or 4 for %s, was %dcondition code register should be even for %s, was %dcondition code value (%d) too largecondition not followed by conditionalizable insncondition requiredcondition sa cannot be used hereconditional branch follows set of flagsconditional branch or jal insn's operand references R%ld of previous arithmetic or logic insn.conditional branch out of rangeconditional branch target not word alignedconditional infixes are deprecated in unified syntaxconditional instruction cannot use B flagconditional instruction cannot use G flagconditional instruction cannot use R flagconfusing relocation expressionsconfusion in formal parametersconstant doesn't fit in 4 bitsconstant expression expectedconstant expression or register list expectedconstant expression requiredconstant expression required.constant generator destination register found in %sconstant generator source register found in %sconstant out of 8-bit range: %dconstant shift amount requiredconstant too big to fit into instructionconstant value requiredcontrol register '%s' not supported on this architecturecontrol register expected, but saw '%.6s'convert_frag
core and copro insn lengths must total 32 bits.core and copro insn lengths must total 64 bits.core register value (%d) too largecould not assemble: %scould not build transition for %s => %scould not parse INSN_PATTERN '%s'could not parse INSN_REPL '%s'could not parse template definitioncould not set architecture and machinecould not skip to %ld in file `%s'could not update architecture and machinecould not write .mdebug section: %scouldn't find a valid instruction formatcpu `%s' unrecognizedcpu-type = %s
cr%ld is a reserved control registerctoff() is not supported by the rh850 ABI. Use -mgcc-abi insteadctoff() relocation used on an instruction which does not support itcustom instruction opcode %u out of range %u to %ud0/d1 registersdangerous MULS/MULU location; give it higher alignmentdata dependency: %s %s -- %s %s  (%d/%d bubble)data in executable sectiondata item with alignment larger than locationdefault mask isn't alloweddest and source1 must be the same registerdest must overlap one source registerdestinationdestination for add/subtract can only be R2 or R3destination for multiply can only be R0 or R1destination operand must be 16 bit registerdestination operand must be 16bit absolute addressdestination operand must be 8 bit registerdestination register is same for parallel insnsdestination register modified by displacement-post-modified addressdestination register must be r1destination register same as write-back basedestination register should be even numbereddestination unit must be RDdetected global register use not covered by .register pseudo-opdifference of two symbols only supported with .long, .short, or .bytedirective %s cannot be negateddirective .big encountered when option -big requireddirective .little encountered when option -little requireddirective LOC from within a BSPEC/ESPEC pair is not supporteddirective LOCAL must be placed in code or datadirectives are not valid inside bundlesdiscriminator less than zerodisplacement is too largedisplacement must be an unsigned 8-bit numberdisplacement overflows 12-bit fielddisplacement overflows 8-bit fielddisplacement to defined symbol %s overflows 12-bit fielddisplacement to defined symbol %s overflows 8-bit fielddisplacement to undefined symbol %s overflows 12-bit fielddisplacement to undefined symbol %s overflows 8-bit field displacement too large (%d)displacement too large for this architecture; needs 68020 or higherdiv / mul are reserved instructionsdivide by zerodivision by zerodivision by zero when setting `%s'dla used to load 32-bit registerdo not output verbose error messagesdo not warn on use of deprecated featuredoes not match begin %s%s at %s:%ddon't use Rn-Rm syntax with non-unit stridedroping register %d in section %s does not match using register %ddroping register %d in section %s previously used in section %sdsp immediate shift value not constantduplicate !tlsgd!%ldduplicate !tlsldm!%ldduplicate ".else"duplicate .fnstart directiveduplicate .handlerdata directiveduplicate .personality directiveduplicate .personalityindex directiveduplicate datalabel operator ignoredduplicate instruction %sduplicate macro %sduplicated `%s'duplicated psr bit specifierelements must be smaller than reversal regionelse without matching ifemit_one_bundle: unexpected dynamic opempty label field for ISempty symbol name in .def; ignoredempty vector register listemulations not handled in this configurationend of file after a one-character quote; \0 insertedend of file in commentend of file in comment; newline insertedend of file in escape characterend of file in multiline commentend of file in string; '%c' insertedend of file inside conditionalend of file not at end of a line; newline insertedend of macro inside conditionalend of vector register list not foundend on line errorendf without forendi without matching ifending register must be r15endw without whileentity size for SHF_MERGE not specifiedentry instruction with stack decrement < 16error checking for overflow - broken assemblererror constructing %s pseudo-op table: %serror parsing element/structure listerror setting flags for "%s": %serror setting flags for ".sbss": %serror: unsupported #foo() directive used on symbolestimate size
estimate_size_before_relax calledeven register number requiredeven register requiredexcess operands to %sexcess operands: '%s'expected #constantexpected #n as first argument of %sexpected %cexpected ',' after section nameexpected ',' after symbol nameexpected ',' after symbol sizeexpected ']', not %c in %sexpected , <constant>expected .L, .W or .B for register in indexed addressing modeexpected 0 operands for generated labelexpected 0 or 1expected <Rm> or <Dm> or <Qm> operandexpected <nn>expected <offset>, <opcode>expected <reg>, <reg>expected <tag> , <value>expected @(exp, reg16)expected EP registerexpected `%s' to have already been set for .vtable_inheritexpected a %s name followed by a `,'expected address expressionexpected alignment after sizeexpected closing parenexpected commaexpected comma after "%s"expected comma after name "%s"expected comma after name `%s' in .localentry directiveexpected comma after name `%s' in .size directiveexpected comma after name in .symverexpected comma after name in .vtable_entryexpected comma after name in .vtable_inheritexpected comma after opcodeexpected comma after operand nameexpected comma after register-modeexpected comma after register-numberexpected comma after subopcodeexpected comma after suffix classexpected comma after symbol nameexpected comma after symbol-name: rest of line ignored.expected comma or colon after symbol name; rest of line ignoredexpected constant expression for first argument of %sexpected constant in the range 2..16expected constant or register name as argument to RPT insnexpected constant value as argument to RPTexpected expressionexpected fill pattern missingexpected first argument of %s to be in the range 1-4expected indexexpected numeric constantexpected one operand for generated literalexpected quoted stringexpected registerexpected register as argument of %sexpected register as second argument of %sexpected register listexpected register name or constant as first argument of %sexpected simple numberexpected symbolexpected symbol nameexpected valid addressing mode for mova: "@(disp, ea.sz),ERn"expected value of first argument of %s to fit into 20-bitsexpected }expecting %c near %sexpecting )expecting ]expecting `)' after scale factor in `%s'expecting `,' or `)' after base register in `%s'expecting `,' or `)' after index register in `%s'expecting a register for operand %dexpecting comma delimited operandsexpecting comma delimited register operandsexpecting conditional branch for relaxation
expecting control registerexpecting either ON or OFF after .listexpecting index register or scale factor after `,'; got '%c'expecting indirect register `($rA)'expecting indirect register `($rX)'expecting lockable instruction after `lock'expecting mnemonic; got nothingexpecting opcode string in self test modeexpecting operand after ','; got nothingexpecting operand before ','; got nothingexpecting prefix; got nothingexpecting registerexpecting scale factor of 1, 2, 4, or 8: got `%s'expecting valid branch instruction after `bnd'expecting {expr.c(operand): bad atof_generic return val %dexpression doesn't fit in BYTEexpression doesn't fit in WORDexpression errorexpression must be constantexpression not a constantexpression out of range: defaulting to 0expression out of range: defaulting to 1expression syntax errorexpression too complexexpression too complex code symbolextended instruction in delay slotextended operand requested but not requiredextending shift is not permittedextension `%s' unrecognizedextension does not apply to the base architectureextra .LABEL arguments ignored.extra closing braceextra colonextra commaextra opening braceextra stuff on line ignoredextraneous shift as part of operand to shift insnfailed for %d
failed general register sanity check.failed regnum sanity check.failed sanity checkfailed sanity check.failed sanity check: long_jumpfailed sanity check: short_jumpfailed special case insn sanity checkfailed to assemble instruction: "%s"failed to read instruction table %s
failed to set flags for "%s": %sfailed to set subsections by symbolsfailed to set up debugging information: %sfake .file after real onefall through frequency must be greater than 0field fx_size too small to hold %dfield size must be 16 when value is relocatablefield value "%s" too complex for a bitfieldfield value truncatedfield width "%s" too complex for a bitfieldfield width %lu too big to fit in %d bytes: truncated to %d bitsfifthfile finished with an open IT block.file not found: %sfile number %ld already allocatedfile number less than onefilename goes over one page boundaryfirstfirst and second operands shall be the same registerfirst operand is floating pointfirst operand is too large for 16-bit signed intfirst operand is too large for a 24-bit displacementfirst register must be r4first transfer register must be evenfixes not all moved from %sflag for {c}psr instruction expectedfloat register should be even, was %dfloating point args are in fp regsfloating point constant too largefloating point number invalidfloating point number invalid; zero assumedfloating point numbers are not implementedfloating-point expression requiredformat '%s' allows %d slots, but there are %d opcodesformat = %s
format names only valid inside bundlesfound %d operands for '%s':  Expected %dfound too many (%d) operands for '%s':  Expected %dfourthfr_mem record before region record!fr_var %lu < length %dfr_var (%ld) < length (%d)fraction bits value out of rangeframe reg expected, using $%d.frame size specified twicefrgr_mem record before region record!functional unit already maskedfunctional unit already masked for operand %u of '%.*s'functional unit already used in this execute packetgarbage after index spec ignoredgarbage at end of linegarbage following instructiongenerate PIC codeget_expanded_loop_offset: invalid opcodegr_gr record before region record!gr_mem record before region record!group name for SHF_GROUP not specifiedgroup section `%s' has no group signaturehandlerdata in cantunwind framehard-float conflicts with specified fpuhardware dividehaving the base register in the register list when using write back is UNPREDICTABLEhere is the "else" of the unterminated conditionalhere is the previous ".else"here is the previous ".if"here is the start of the unterminated conditionalhi() relocation used on an instruction which does not support ithi0() relocation used on an instruction which does not support ithigh bits set in register list expressionhint in B unit can't be usedhint in B unit may be treated as nophint.b may be treated as nophint.b shouldn't be usediWMMXt control register expectediWMMXt data or control register expectediWMMXt data register expectediWMMXt scalar register expectedia64.md_begin: can't hash `%s': %sidentifier+constant@%s means identifier@%s+constantidentifier+constant@got means identifier@got+constantif writeback register is in list, it must be the lowest reg in the listignoring attempt to re-define symbolignoring attempt to re-define symbol `%s'.ignoring attempt to redefine built-in register '%s'ignoring attempt to redefine symbol %signoring attempt to undefine built-in register '%s'ignoring attempt to use .unreq on fixed register name: '%s'ignoring bad alignmentignoring changed section attributes for %signoring changed section entity size for %signoring changed section type for %signoring extra '-rename-section' delimiter ':'ignoring fill value in absolute sectionignoring incorrect section type for %signoring invalid '-rename-section' specification: '%s'ignoring macro exit outside a macro definition.ignoring operands: %s ignoring redefinition of register alias '%s'ignoring unrecognized .endian type `%s'iif convert internal pcrel/binaryiif convert internal pcrel/pointerillegal %srelocation size: %dillegal .stab%c directive, bad characterillegal .stabx expression; zero assumedillegal double indirectionillegal expressionillegal immediate register operand %sillegal indirect referenceillegal literalillegal opcode %s for mcu %sillegal operandillegal operand - register name found where none expectedillegal range of target hardware versionsillegal register after @illegal register after @-illegal register included in listillegal register numberillegal resource usage in bundleillegal use of control registerillegal use of coprocessor registerimm3imm5 should >= 2immediate 0 cannot be used hereimmediate 1 or 2 expectedimmediate cannot be moved by a single instructionimmediate expression requires a # prefiximmediate has bits set outside the operand sizeimmediate is not a power of twoimmediate must be 1 or 2immediate offset not 2-byte-alignedimmediate offset not 4-byte-alignedimmediate offset out of rangeimmediate operand illegal with absolute jumpimmediate operand is not matchimmediate operand is too largeimmediate operand requiredimmediate operand requires iWMMXt2immediate operands sum to greater than 32immediate out of rangeimmediate out of range for insertimmediate out of range for narrowing operationimmediate out of range for shiftimmediate valueimmediate value %d out of range %d to %dimmediate value %u out of range %u to %uimmediate value 0x%x truncated to 0x%ximmediate value is out of rangeimmediate value not allowed when source & dest differimmediate value out of rangeimmediate value out of range immediate value out of range, expected range [0, 16]immediate value out of range, expected range [1, 32]immediate value should be a multiple of %d at operand %d -- `%s'immediate zero expectedimproper number of operands.  expecting %d, got %dinappropriate arguments for opcode `%s'incompatible flag %i in line directiveinconsistent types in Neon instructionincorrect condition in IT blockincorrect format for multiply parallel instructionincorrect number of operands given in the first instructionincorrect number of operands given in the second instructionincorrect register `%s%s' used with `%c' suffixincorrect register in reglistincorrect register number, ignoringindex and destination registers should be distinctindex not allowed inside register listindex offset  out of rangeindex register overlaps transfer registerindex register specified but zeroindex value too big for %sindexed vector register expectedindirect %s without `*'inserting "%s" into %s alias hash table failed: %sinserting "%s" into %s name hash table failed: %sinserting "%s" into string hash table: %sinserting "%s" into symbol table failed: %sinserting "%s" into tag hash table: %sinsn can't be combined with parallel processing insninsn cannot be combined with non-nopxinsn cannot be combined with non-nopyinsn cannot be combined with pmulsinstruction %s may not follow another I/O instruction.instruction %s may not follow another memory access instruction.instruction %s requires %d operand(s)instruction %s requires MSP430X mcuinstruction %s requires enabling AUDIO extensioninstruction %s requires enabling DIV & DX_REGS extensioninstruction %s requires enabling DX_REGS extensioninstruction %s requires enabling FPU extensioninstruction %s requires enabling FPU_DP extensioninstruction %s requires enabling FPU_MAC extensioninstruction %s requires enabling FPU_SP extensioninstruction %s requires enabling STRING extensioninstruction %s requires enabling performance extensioninstruction %s requires enabling performance extension IIinstruction %s.a does not existinstruction %s: result is always falseinstruction %s: result is always trueinstruction '%.*s' cannot be predicatedinstruction '%s' cannot be executed in parallel.instruction '%s' is for the M32R2 onlyinstruction '%s' is for the M32RX onlyinstruction `%s' after `xacquire' not allowedinstruction `%s' isn't supported in 16-bit mode.instruction address is not a multiple of 16instruction address is not a multiple of 2instruction address is not a multiple of 4instruction address is not a multiple of 8instruction cannot be conditionalinstruction cannot operate on pair valuesinstruction does not accept preindexed addressinginstruction does not accept scaled register indexinstruction does not accept this addressing modeinstruction does not accept unindexed addressinginstruction does not allow shifted indexinstruction does not support unindexed addressinginstruction does not support writebackinstruction implicitly accesses R31 of previous load.instruction is always unconditionalinstruction mnemonic too long: %sinstruction not allowed in IT blockinstruction not supported in Thumb16 modeinstruction requires labelinstruction requires label or value in range -511:512instruction requires label sans '$'instruction requires register indexinstruction sequence (write a0, branch, retw) may trigger hardware erratainstructions write to the same destination register.integer 32-bit register expectedinteger 64-bit register expectedinteger operand out of rangeinteger register expectedinteger register expected in the extended/shifted operand registerinteger, zero or SP register expectedinternal confusion: relocation in a section without contentsinternal error: [%s] unexpected code [%lx] in frob symbolinternal error: bad file property ID %dinternal error: bad microMIPS opcode (incorrect length: %u): %s %sinternal error: bad microMIPS opcode (opcode/length mismatch): %s %sinternal error: base section index out of rangeinternal error: broken opcode descriptor for `%s %s'
internal error: can't export reloc type %d (`%s')internal error: can't hash `%s': %s
internal error: can't hash macro `%s': %sinternal error: can't hash opcode `%s': %sinternal error: can't install fix for reloc type %d (`%s')internal error: failed to allocate %d indirectsymbol pointersinternal error: fixup not contained within fraginternal error: lookup/get operands failedinternal error: losing opcode: `%s' "%s"
internal error: reloc %d (`%s') not supported by object file formatinternal error: unknown dwarf2 formatinternal error: unknown option name '%s'internal error; cannot generate `%s' relocationinternal error? cannot generate `%s' relocationinternal error? cannot generate `%s' relocation (%d, %d)internal failure in parse_register_listinternal inconsistency in %s: bdap.w with no symbolinternal inconsistency in %s: bdapq no symbolinternal inconsistency problem in %s:  %lxinternal inconsistency problem in %s: ext. insn %04lxinternal inconsistency problem in %s: fr_subtype %dinternal inconsistency problem in %s: fr_symbol %lxinternal inconsistency problem in %s: insn %04lxinternal inconsistency problem in %s: resolved symbolinternal inconsistency problem: %s called for %d bytesinternal relocation (type: IMMEDIATE) not fixed upinternal: BFD_RELOC_MMIX_BASE_PLUS_OFFSET not resolved to sectioninternal: GREG expression not resolved to sectioninternal: bad mips opcode (bits 0x%08lx defined): %s %sinternal: bad mips opcode (bits 0x%08lx doubly defined): %s %sinternal: bad mips opcode (bits 0x%08lx undefined): %s %sinternal: bad mips opcode (mask error): %s %sinternal: can't hash `%s': %sinternal: mmix_prefix_name but empty prefixinternal: unexpected relax type %d:%dinternal: unhandled label %sinternal: unknown operand type: %s %sinternal_relocation (type: OFFSET_IMM) not fixed upinterrupt vector for trap instruction out of rangeinvalid -march= option: `%s'invalid -mavxscalar= option: `%s'invalid -mevexlig= option: `%s'invalid -mevexrcig= option: `%s'invalid -mevexwig= option: `%s'invalid -mmnemonic= option: `%s'invalid -momit-lock-prefix= option: `%s'invalid -moperand-check= option: `%s'invalid -msse-check= option: `%s'invalid -msyntax= option: `%s'invalid -mtune= option: `%s'invalid 32-bit register offsetinvalid <arch> in --march=<arch>: %sinvalid @slotcount valueinvalid BSPEC expressioninvalid FPA immediate expressioninvalid Hi register with immediateinvalid LOC expressioninvalid NaN setting -mnan=%sinvalid PC-relative operandinvalid PIC referenceinvalid VSIB addressinvalid abi -mabi=%sinvalid accumulator registerinvalid addressinvalid addressing modeinvalid architectural extensioninvalid architecture %sinvalid architecture -A%sinvalid architecture -xarch=%sinvalid architecture -z%sinvalid architecture option -m%s, ignoredinvalid argument '%s' to -fdebug-prefix-mapinvalid attempt to declare external version name as default in symbol `%s'invalid barrier typeinvalid base register for register offsetinvalid branch operandinvalid byte branch offsetinvalid cache oparation nameinvalid char %s beginning operand %d `%s'invalid character %s before operand %dinvalid character %s in mnemonicinvalid character %s in operand %dinvalid characters in inputinvalid conditioninvalid condition code '%s'invalid condition code nameinvalid configuration option '%s' in transition rule '%s'invalid constantinvalid constant (%lx) after fixupinvalid constant: %d bit expression not in range %d..%dinvalid constant: %d bit expression not in range %u..%uinvalid constant: %d is not word align integerinvalid constant: 10 bit expression not in range [-2^9, 2^9-1]invalid constant: 20 bit expression not in range -2^19..2^19invalid constant: 25 bit expression not in range [-16777216, 16777215]invalid constant: 32 bit expression not in range [-0x80000000, 0x7fffffff]invalid constant: 32 bit expression not in range [0, 0xffffffff]invalid constant: 32 bit expression not word aligninvalid constant: bit expression not definedinvalid control register nameinvalid default displacement size "%s". Defaulting to %d.invalid destination memory operandinvalid destination registerinvalid destination register listinvalid destination unitinvalid element selectorinvalid element size %d and vector size combination %cinvalid empty loopinvalid expression evaluation type %dinvalid expression for operand %i of '%s'invalid expression in load/store multipleinvalid expression in operandinvalid expression in the addressinvalid flag '%s'invalid floating point register pair.  Valid fp register pair operands are 0, 1, 4, 5, 8, 9, 12 or 13.invalid floating-point constantinvalid fourth registerinvalid frame sizeinvalid hvc expressioninvalid identifier for ".ifdef"invalid identifier for ".option"invalid immediateinvalid immediate field positioninvalid immediate for address calculation (value = 0x%08lX)invalid immediate for stack address calculationinvalid immediate sizeinvalid immediate valueinvalid immediate: %ld is out of rangeinvalid index registerinvalid index size for coldfireinvalid indirect register sizeinvalid instruction `%s' after `%s'invalid instruction for this architecture; needs invalid instruction shapeinvalid instruction size selected (%d)invalid instruction suffixinvalid last instruction for a zero-overhead loopinvalid length for .scomm directiveinvalid listing option `%c'invalid literal constant: pool needs to be closerinvalid lrlive '%lu'invalid machine `%s'invalid memory operandinvalid merge entity sizeinvalid modeinvalid movx address registerinvalid movx dsp registerinvalid movy address registerinvalid movy dsp registerinvalid neon suffix for non neon instructioninvalid numberinvalid number of registers in the list; %d registers are expected at operand %d -- `%s'invalid number of registers in the list; only 1 register is expected at operand %d -- `%s'invalid offset expressioninvalid offset, target not word aligned (0x%08lX)invalid offset, value too big (0x%08lX)invalid opcodeinvalid opcode '%s' in transition rule '%s'invalid opcode, "%s".invalid operandinvalid operand (%s section) for `%s'invalid operand (%s section) for `%s' when setting `%s'invalid operand in ldminvalid operand in stminvalid operand mode for this architecture; needs 68020 or higherinvalid operand of ()+invalid operand of -()invalid operand of S^#invalid operand size requestedinvalid operand suffixinvalid operand to .code directive (%d) (expecting 16 or 32)invalid operand to opcode %s: `%s'invalid operand, not a 10-bit signed value: %dinvalid operand, not a 11-bit signed value: %dinvalid operand, not a 12-bit signed value: %dinvalid operand, not a 13-bit signed value: %dinvalid operand, not a 16-bit signed value: %dinvalid operand, not a 16-bit unsigned value: %dinvalid operand, not a 5-bit unsigned value: %dinvalid operand, not a 6-bit signed value: %dinvalid operand, not a 6-bit unsigned value: %dinvalid operand, not a multiple of 32: %dinvalid operand, not a multiple of 4: %dinvalid operand, not a multiple of 8: %dinvalid operand, not an even value: %dinvalid operand: expression in PT targetinvalid operandsinvalid operands (%s and %s sections) for `%s'invalid operands (%s and %s sections) for `%s' when setting `%s'invalid operands for cross-unit opinvalid operands for opcodeinvalid operands to %sinvalid operands to opcode %s: `%s'invalid opertypeinvalid or unsupported encoding in .cfi_lsdainvalid or unsupported encoding in .cfi_personalityinvalid pc-relative addressinvalid performance registerinvalid pref oparation nameinvalid priority '%lu'invalid pseudo operationinvalid quickrot register specifiedinvalid quickrot unit specifiedinvalid range in vector register listinvalid registerinvalid register %sinvalid register '%s' for '%s' instructioninvalid register for memory accessinvalid register listinvalid register list to push/pop instructioninvalid register maskinvalid register nameinvalid register number (%ld) for '%s'invalid register number (%ld) for '%s' instructioninvalid register number: %d is not in [r0--r7]invalid register operandinvalid register operand #1invalid register operand #2invalid register operand #3invalid register operand #4invalid register operand: %sinvalid register rangeinvalid register type %dinvalid register: r15 illegalinvalid relaxation fragment resultinvalid reloc expressioninvalid relocationinvalid relocation expressioninvalid relocation for '%s' instructioninvalid relocation for fieldinvalid relocation for instructioninvalid relocation for operand %d of '%s'invalid relocation for operand %i of '%s'invalid relocation in instruction slot %iinvalid rotationinvalid rounding modeinvalid scalar register in listinvalid scale factorinvalid segment "%s"invalid shiftinvalid shift for the register offset addressing modeinvalid shift operatorinvalid shift value: %ldinvalid short form floating point immediate operandinvalid smc expressioninvalid source memory operandinvalid source registerinvalid source register listinvalid source unitinvalid subopcode %dinvalid suffix after register.invalid suffix classinvalid swi expressioninvalid switch -m%sinvalid symbolic operandinvalid syntax classinvalid syntax for .dn directiveinvalid syntax for .qn directiveinvalid syntax for .req directiveinvalid syntax for .unreq directiveinvalid system register nameinvalid target hardware versioninvalid type for literal poolinvalid unextended operand valueinvalid unwind opcodeinvalid use of "=immediate"invalid use of %s relocationinvalid use of 'MSL'invalid use of 32-bit register offsetinvalid use of 64-bit register offsetinvalid use of operator "%s"invalid use of vector registerinvalid value for special purpose registerinvalid vector register in listinvalid vector register nameinvalid write mask `%s'invalid zeroing-masking `%s'is_stmt value not 0 or 1isa number less than zerojump not 3..10 bytes away (is %d)jump target out of rangejump target out of range; no usable trampoline foundjump to misaligned address (0x%lx)junk `%s' after expressionjunk `%s' after registerjunk after operand %u of '%.*s'junk at end of line, first unrecognized character is `%c'junk at end of line, first unrecognized character valued 0x%xjunk at end of line: "%s"junk at end of line: `%s'junk found after instruction: %s.%sla used to load 64-bit addresslabel "$%d" redefinedlabel "%d$" redefinedlabel %s was not defined in this dwarf sectionlabel after '||'label after predicatelabel not at start of execute packetlabels are not valid inside bundleslacking labellacking label  last register must be r7ldr to register 15 must be 4-byte allignedldrd/strd requires even:odd register pairleft operand is a bignum; integer 0 assumedleft operand is a float; integer 0 assumedlength not neededlength of .comm "%s" is already %ld. Not changed to %ld.length of .lcomm "%s" is already %ld. Not changed to %ld.length of symbol "%s" already %ld, ignoring %dli rd label isn't correct instruction formline %d: rep or repi must include at least 4 instructionsline %d: unable to place address of symbol '%s' into a byteline %d: unable to place address of symbol '%s' into a quadline %d: unable to place address of symbol '%s' into a shortline %d: unable to place value %lx into a byteline %d: unable to place value %lx into a shortline %d: unknown relocation type: 0x%xline number (%d) for .stab%c directive cannot fit in index field (20 bits)line numbers must be positive; line number %d rejectedlink register must be in a low numbered registerlink register unit must be one of %sliteral pool insertion failedliteral pool location required for text-section-literals; specify with .literal_positionliteral pool overflowliteral referenced across section boundarylk addressing modes are invalid for memory-mapped register addressinglmi pseudo instruction should not use a label in imm fieldlo register requiredlo() relocation used on an instruction which does not support itloading the same register in parallel operationlocal label `%s' is not definedlong jump requiredloop containing less than three instructions may trigger hardware errataloop end too close to another loop end may trigger hardware errataloop target does not follow loop instruction in sectionloop too long for LOOP instructionloop: 32-bit displacement not supportedlow register(r0-r15)expected, not '%.100s'lower 16 bits of mask ignoredm68k and cf features both selectedmacro %s not implemented yetmacro instruction expanded into a wrong size instruction in a 16-bit branch delay slotmacro instruction expanded into a wrong size instruction in a 32-bit branch delay slotmacro instruction expanded into multiple instructionsmacro instruction expanded into multiple instructions in a branch delay slotmacro requires $at register while noat in effectmacro requires $at while $at in usemacro used $at after ".set noat"macros nested too deeplymajor opcode is not sorted for %smalformed reglist in push/popmask not on destination operandmask trims opcode bits for %smask, index, and destination registers must be distinctmask, index, and destination registers should be distinctmatching operands to opcode md_apply_fix: unknown r_type 0x%x
md_estimate_size_before_relax
memory destination needed for instruction `%s' after `xrelease'misaligned branch destinationmisaligned datamisaligned offsetmismatch between opcode size and operand sizemismatch between register and suffixmismatched .ebmismatched element/structure types in listmismatched parenthesesmisplaced .procendmisplaced PIC operandmissing '%c'missing ')'missing ')' in %%-opmissing ']'missing +missing .endmissing .end at end of assemblymissing .end or .bend at end of filemissing .endp before .cfi_startprocmissing .fnstart before unwinding directivemissing .funcmissing .procmissing =missing CPS flagsmissing DSP name `%s'missing [missing ]missing `)'missing `)' after formals in macro definition `%s'missing `.end'missing `]'missing `lock' with `%s'missing `}'missing `}' in `%s'missing abi name `%s'missing alignmentmissing architectural extensionmissing architecture name `%s'missing argumentmissing argument for %s_check directivemissing argument separator ',' for .cpsetupmissing classmissing close quote; (assumed)missing closing `%c'missing closing bracemissing closing parenthesismissing commamissing comma after insn constant
missing comma or colonmissing condition code in structured control directivemissing cpu architecturemissing cpu name `%s'missing domissing element sizemissing emulation mode namemissing end-quotemissing expressionmissing expression in .abiversion directivemissing expression in .localentry directivemissing expression in .size directivemissing flags: one of 'P', 'N' or 'Z' requiredmissing fpu name `%s'missing frame sizemissing immediate expressionmissing labelmissing local expressionmissing model parametermissing namemissing offset in the pre-indexed addressmissing opcodemissing operandmissing operand after commamissing operand; zero assumedmissing or bad offset expressionmissing or invalid displacement expression `%s'missing or invalid displacement expression `%s' taken as 0missing or invalid expression `%s'missing or invalid immediate expression `%s'missing real symbol namemissing reloc typemissing rename stringmissing rotation field after commamissing separatormissing shift amountmissing sizemissing size expressionmissing sizeof_stub expressionmissing stringmissing symbol namemissing thenmissing to or downtomissing typemissing valuemissing version name in `%s' for symbol `%s'more than 65K literal poolsmov cannot use RD port as destinationmultiple '||' on same linemultiple branches or jumps in the same bundlemultiple condition specificationsmultiple emulation names specifiedmultiple formats specified for one bundle; using '%s'multiple literals in expansionmultiple movx specificationsmultiple movy specificationsmultiple parallel processing specificationsmultiple predicates on same linemultiple sections remapped to output section %smultiple versions [`%s'|`%s'] for symbol `%s'multiple writes to the same registermust be @(r0,...)must specify extensions to add before specifying those to removeneed PIC qualifier with symbol.need PIC qualifier with symbol. '%s'needs @GOT or @GOTOFF. %snegative alignmentnegative offsetnegative operand number %dnegative sizenegative subopcode %dnegative symbol lengthnegative value ignored in %sneither Power nor PowerPC opcodes were selected.nested .bs blocksnested .ent directivesnested software pipelined loopnew line in titlenew section '%s' defined without attributes - this might cause problemsnext outside of structured loopno %d-byte relocations availableno '(' to match ')'no '[' to match ']'no .cprestore pseudo-op used in PIC codeno .frame pseudo-op used in PIC codeno compiled in support for 32bit x86_64no compiled in support for 64 bit object file formatno compiled in support for x86_64no current file pointerno entry symbol for global function '%s'no file name following -t optionno filename following .INCLUDE pseudo-opno floating point unit specifiedno hppa_fixup entry for fixup type 0x%xno instruction mnemonic suffix given and no register operands; can't size instructionno instruction mnemonic suffix given; can't determine immediate sizeno known dwarf XCOFF section for flag 0x%08x
no previous section to return to, ignored.no registered fragment for literalno sequence number after !%sno size modifier after period, .w assumedno such architecture modifier: `%s'no such architecture: `%s'no such instruction: `%s'no such sfr in this architectureno suitable GREG definition for operandsno tag specified for %sno way to handle .file within .ent/.end sectionnon-PIC jump used in PIC librarynon-absolute expression in constant fieldnon-absolute value used with .space/.besnon-constant byte countnon-constant expression in ".elseif" statementnon-constant expression in ".if" statementnon-contiguous register rangenon-immediate OPF operand, ignorednon-pc-relative relocation for pc-relative fieldnot a 16 bit instruction '%s'not enough operands (%d) for '%s'; expected %dnot using any base registernumber (0x%s) larger than 32 bitsnumber larger than 64 bitsnumber must be positive and less than %dnumber of literal tokens != 1number of operands mismatchnumber of registers must be in the range [1:4]odd address operand: %ldodd displacement at %xodd distance branch (0x%lx bytes)odd number cannot be used hereodd number of bytes in operand descriptionodd numbered general purpose register specified as register pairodd register cannot be used hereoffset and base must be from the same unitoffset in operand %u of '%.*s' not divisible by %uoffset in operand %u of '%.*s' out of rangeoffset must be a multiple of %doffset must be zero in ARM encodingoffset not a multiple of 4offset out of rangeoffset to unaligned destinationoffset too largeoffset value out of rangeonly 'LSL' shift is permittedonly D registers may be indexedonly LSL shift allowed in thumb modeonly SUBS PC, LR, #const allowedonly constant expression allowedonly constant offsets supported in absolute sectiononly floating point zero is allowed as immediate valueonly lo regs allowed with immediateonly lower 16-bits of first operand are usedonly one type should be specified for operandonly r15 allowed hereonly supported with old gcconly two consecutive VFP SP registers allowed hereopcode %s not found in opcode hash tableopcode %s: could not parse operand '%s' in '%s'opcode %s: unidentified operand '%s' in '%s'opcode '%s': cannot find literal definitionopcode '%s': no bound opname '%s' for precondition in %sopcode '%s': no bound opname '%s' for precondition in '%s'opcode '%s': precondition only contains constants in '%s'opcode '%s': replacement does not have %d opsopcode 'NOP.N' unavailable in this configurationopcode 0x3 and SYNTAX_3OP invalidopcode `%s' not supported for target %sopcode has no effectopcode missing or not found on input lineopcode not supported in the `insn32' modeopcode not supported in the `insn32' mode `%s'opcode not supported on this processor: %s (%s)opcode not valid for this cpu variantopcode-specific %s relocation used outside an instructionopcodes '%s' (slot %d) and '%s' (slot %d) both have volatile port accessesopcodes '%s' (slot %d) and '%s' (slot %d) write the same portopcodes '%s' (slot %d) and '%s' (slot %d) write the same registeropcodes '%s' (slot %d) and '%s' (slot %d) write the same stateopen CFI at the end of file; missing .cfi_endproc directiveoperandoperand %d must be an immediateoperand %d must be an immediate expressionoperand %d must be constantoperand %d must be scalaroperand %d of '%s' has invalid value '%u'operand %d of '%s' has out of range value '%u'operand %d out of rangeoperand %d overlap in %soperand %d should be %s -- `%s'operand %d: illegal use expression: `%s`operand %s0x%lx out of range.operand %u of '%.*s' is read-onlyoperand %u of '%.*s' is write-onlyoperand %u of '%.*s' not a valid base address registeroperand %u of '%.*s' not a valid memory referenceoperand %u of '%.*s' not a valid return address registeroperand %u of '%.*s' not constantoperand %u of '%.*s' on wrong sideoperand %u of '%.*s' out of rangeoperand 1 must be FPSCRoperand index error for %soperand is not an absolute constantoperand is not an immediateoperand mask overflowoperand mismatch -- `%s'operand must be a constantoperand must be a constant or a labeloperand must be a multiple of 2operand must be a multiple of 4operand must be absolute in range %d..%d, not %doperand must be absolute in range %u..%u, not %ldoperand not a multiple of 4 for PT, PTA or PTB: %doperand number mismatchoperand out of rangeoperand out of range (%d is not between %d and %d)operand out of range (%s not between %ld and %ld)operand out of range for PT, PTA and PTBoperand out of range, instruction expandedoperand out of range: %ldoperand out of range: %luoperand out of range: 0x%lxoperand overflowoperand references R%ld of instruction before previous.operand references R%ld of previous instruction.operand references R%ld of previous load.operand size mismatchoperand size must be specified for immediate VMOVoperand size must match register widthoperand type mismatchoperand types can't be inferredoperand value out of range for instructionoperand/size mis-matchoperands 0 and 1 must be the same registeroperands for opcode `%s' do not match any valid formatoperands mismatchoperands were not reducible at assembly-timeoperation combines symbols in different segmentsoption --link-relax is only supported in b.out formatoption `%s' may not be negatedoption `%s' not recognizedoption `-%c%s' is deprecated: %soption `-A%s' is deprecated: use `-%s'or higherout of memoryout of rangeoutput verbose error messagesoverflowoverflow in branch to %s; converted into longer instruction sequenceoverflow in immediate argumentoverflow in literal (.lit8) tableoverflow in literal (.lita) tablep2align not supported on this targetpacking conflict: %s must dispatch sequentiallypadding addedparallelparallel instruction not following another instructionparentheses ignoredparse errorpartial line at end of file ignoredpc may not be used with write-backpc-relativepc-relative pc-relative address offset out of rangepc-relative load offset not word alignedpc-relative load offset out of rangepce instruction error (16 bit || 16 bit)'pcrel for branch to %s too far (0x%lx)pcrel for branch to %s too far (0x%x)pcrel for loopt too far (0x%lx)pcrel for lrw/jmpi/jsri to %s too far (0x%lx)pcrel relocation not allowed in an instructionpcrel too farpcrel too far BFD_RELOC_BFIN_10pcrel too far BFD_RELOC_BFIN_11_PCRELpcrel too far BFD_RELOC_BFIN_12pcrel too far BFD_RELOC_BFIN_24pcrel too far BFD_RELOC_BFIN_5pcrel too far BFD_RELOC_MOXIE_10personality routine required before .handlerdata directivepersonality routine specified for cantunwind framepointer register (X, Y or Z) requiredpointer register (Y or Z) requiredpointer register Z requiredpolymorphs are not enabled. Use -mP option to enable.post-index must be a registerpost-indexed expression used in preload instructionpostincrement not supportedpowerpc_operands[%d] duplicates powerpc_operands[%d]powerpc_operands[%d].bitm invalidpre-indexed expression expectedpredicate not followed by instructionpredication on A0 not supported on this architectureprefer-const16 conflicts with prefer-l32rprefer-l32r conflicts with prefer-const16premature end of floating point prefixprevious .ent not closed by a .endprevious CFI entry not closed (missing .cfi_endproc)previous movx requires nopyprevious movy requires nopxprofiling in absolute section?pseudo-op illegal within .struct/.unionpush/pop do not support {reglist}^qualifying predicate not followed by instructionr12 not allowed herer13 not allowed herer14 not allowed as first register when second register is omittedr14 not allowed herer15 based store not allowedr15 not allowed herer2 should not be used in indexed addressing moderd must be even number.rdhi and rdlo must be differentrdhi, rdlo and rm must all be differentre-entrant coderecord type is not validrecord_type_not_validredefined symbol cannot be used on relocredefinition of global registerredefinition of mcu type `%s' to `%s'redundant %s prefixreg should <= 31reg-reg expectedregister expectedregister expected, but saw '%.6s'register expected, not '%.100s'register is out of orderregister is wrong size for a word %sregister is wrong size for address %sregister list must be even numberedregister list must be from the same unitregister list must contain at least 1 and at most 16 registersregister list must not contain duplicatesregister list not in ascending orderregister must be either sp or set by a previousunwind_movsp directiveregister name or number from 0 to 31 requiredregister name or number from 16 to 31 requiredregister number %u not supported on this architectureregister number above 15 requiredregister number out of rangeregister number too large for push/popregister offset not allowed in pre-indexed addressing moderegister operand expected, but got scalarregister out of range in listregister pair for operand %u of '%.*s' not a valid even/odd pairregister r%d out of rangeregister r0 cannot be used hereregister r16-r23 requiredregister r24, r26, r28 or r30 requiredregister range not in ascending orderregister rh%d out of rangeregister rl%d out of rangeregister rq%d does not existregister rq%d out of rangeregister rr%d does not existregister rr%d out of rangeregister same as write-back baseregister save offset not a multiple of %uregister section has contents
register stride must be 1 or 2register syntax is .register %%g[2367],{#scratch|symbolname|#ignore}register type mismatchregister unit must be one of %sregister value used as expressionregisters may not be the samerel too far BFD_RELOC_16rel too far BFD_RELOC_8rel31 relocation overflowrelative address out of rangerelative call out of rangerelative jump out of rangerelax hint unrecognized instruction: line %d.relaxation not supported
relaxed out-of-range branch into a jumpreloc %d not supported by object file formatreloc not within (fixed part of) sectionrelocated field and relocation type differ in signednessrelocation %s isn't supported by the current ABIrelocation cannot be done when using -mrelocatablerelocation is not supportedrelocation not allowedrelocation not applicablerelocation out of rangerelocation overflowrepeat < 0; .fill ignoredrepeat count cannot be used with %srepeat instruction used with non-register mode instructionrequired displacement wasn't given in indirect referenceresource conflict (A%d)resource conflict (C flag)resource conflict (F flag)resource conflict (PSW)resource conflict (R%d)rest of line ignored; first ignored character is `%c'restore without savereturned from mips_ip(%s) insn_opcode = 0x%x
right operand is a bignum; integer 0 assumedright operand is a float; integer 0 assumedror #imm not supportedrotation can only be 0, 8, 16, or 24rounding down first operand float to signed introunding down first operand float to unsigned intrva without symbols suffix on comparison instruction is deprecateds3_PIC code offset overflow (max 16 signed bits)same type of prefix used twicescalar index must be constantscalar index out of rangescalar must have an indexscalar out of range for multiply instructionscale factor invalid on this architecture; needs cpu32 or 68020 or higherscale factor of %d without an index registerscore3d instruction.sdaoff() relocation used on an instruction which does not support itsecondsecond .ent directive found before .end directivesecond operand missingsecond operand must be 1second operand of .insn not a constant
second register should be greater than first registersecond register should follow dash in register listsection %s renamed multiple timessection '%s' finished with an open IT block.section `%s' aliased to `%s' is not usedsection alignment must be >= 4 bytes to check MULS/MULU safenesssection change from within a BSPEC/ESPEC pair is not supportedsection symbols are already globalseek to end of .incbin file failed `%s'segment override on `%s' is ineffectualselected FPU does not support instructionselected processor does not have all features of selected architectureselected processor does not support 'A' form of this instructionselected processor does not support ARM mode `%s'selected processor does not support ARM opcodesselected processor does not support DSP extensionselected processor does not support THUMB opcodesselected processor does not support Thumb mode `%s'selected processor does not support Thumb-2 mode `%s'selected processor does not support `%s'selected processor does not support requested special purpose registerselected target format '%s' unknownsequence number in use for !tlsgd!%ldsequence number in use for !tlsldm!%ldsequentialset can only use RD port as sourceset: number not in -2147483648..4294967295 rangeset: number not in 0..4294967295 rangesetend use is deprecated for ARMv8setsw: number not in -2147483648..4294967295 rangesetting incorrect section attributes for %ssetting incorrect section type for %ssetx: illegal temporary register g0setx: temporary register same as destination registershift amount out of range 0 to 63shift by register not allowed in thumb modeshift countshift expression expectedshift expression is too largeshift must be constantshift not allowed for bitmask immediateshift operator expectedshift out of rangeshift value over 3 not allowed in thumb modeshifts in CMP/MOV instructions are only supported in unified syntaxshort branch with zero offset: use :wshortcut designator invalidshould have 1 or 2 operandsshould have two operandssigned .word overflow; switch may be too large; %ld at 0x%lxsigned value out of rangesimd instructions operate on pair values (L prefix)single instruction is %u bytes long but .bundle_align_mode limit is %usize (%ld) out of range, ignoredsize is not 4 or 6size negative; .fill ignoredsize of "%s" is already %ld; not changing to %ldskip (%ld) or count (%ld) invalid for file size (%ld)skipping prefixes on this instructionskipping two-word instructionsmi pseudo instruction should not use a label in imm fieldsome symbol undefined; zero assumedsourcesource and address units must not be shared for this addressing modesource and destination increment mode must agreesource and destination must be differentsource and destination register must be in different unitssource operand must be 16bit absolute addresssource operand must be 8 bit registersource register must be in the trigger unitsource register must be r1source register same as write-back basesource register should be even numberedsource registers should be even numberedsource1 and dest must be same registerspace allocation too complex in absolute sectionspace allocation too complex in common sectionsparc convert_frag
special left instruction `%s' kills instruction `%s' in right containerspecified location wasn't TETRA-alignedspill_mask record unimplemented.spu convert_frag
spurious operands; (%d operands/instruction max)st/ld offset 23 instruction was disabled .stack frame layout does not match personality routinestack frame layout too complex for unwinderstack increment must be multiple of 4stack pointer offset too large for personality routinestand-alone `%s' prefixstart address not supportedstrange paper height, set to no formstray `\'stride must be a multiple of 64; lower 6 bits ignoredstride of 2 unavailable when element size is 8string too big (%lu bytes)strings must be placed into a sectionsubcode value found when opcode not equal 0x03support ARM/Thumb interworkingswp{b} use is deprecated for ARMv6 and ARMv7swp{b} use is obsoleted for ARMv8 and latersymbol "%s" undefined; zero assumedsymbol %s is in a different sectionsymbol %s is weak and may be overridden latersymbol '%s' is already definedsymbol `%s' aliased to `%s' is not usedsymbol `%s' already definedsymbol `%s' can not be both weak and commonsymbol `%s' is already definedsymbol `%s' is already defined as "%s"/%s%ldsymbol as destination registersymbol definition loop encountered at `%s'symbol in .toc does not match any .tcsymbol name not recognised in the current localesymbol size computation overflowsymbol type "%s" is supported only by GNU and FreeBSD targetssymbol type "%s" is supported only by GNU targetssymbol%dsymbol+offset not supported for got tlssymbolic operand not allowedsymbols assigned with .asg must begin with a lettersymbols assigned with .eval must begin with a lettersyntax errorsyntax error in .startof. or .sizeof.syntax error in @(disp,[Rn, gbr, pc])syntax error in @(r0,...)syntax error in @(r0...)syntax error in structured control directivesyntax error: condition code not expectedsyntax error: expected `]', found  `%c'syntax error: invalid toc specifier `%s'syntax error: register not expectedsyntax error: system register not expectedsyntax error: value is missing before the register namesyntax error: vector register not expectedsyntax error; ')' not allowed heresyntax error; end of line, expected `%c'syntax error; expected ,syntax error; found `%c', expected `%c'syntax error; missing '(' after displacementsyntax error; missing ')' after base registersystem register name '%s' is deprecated and may be removed in a future releasesystem registers cannot be included in listtag not found for .tag %starget of %s instruction must be a labeltarget out of rangetdaoff() relocation used on an instruction which does not support ittemporary switch for dumpingtext label `%s' aligned to odd boundarythe %d-bit %s architecture does not support the `%s' extensionthe %s name '%s' is too long (maximum 16 characters)the XCOFF file format does not support arbitrary sectionsthe `%s' extension requires %s%d revision %d or greaterthe `%s' extension requires 64-bit FPRsthe `%s' extension was removed in %s%d revision %dthe first operand of `%s' must be `%s%s'the last operand of `%s' must be `%s%s'the number of .indirect_symbols defined in section %s does not match the number expected (%d defined, %d expected)the offset 0x%08lX is not representablethe only valid suffixes here are '(plt)' and '(tlscall)'the optional immediate offset can only be 0the source register must not be $0the source register must not be $31the specified option is not accepted in ISBthe specified relocation type is not allowed for 32-bit registerthe specified relocation type is not allowed for MOVKthe top half of a 128-bit FP/SIMD register is expectedthe type of %s is too complex; it will be simplifiedthe use of -mvle requires -a32.the use of -mvle requires big endian.the yielding instruction %s may not be in a delay slot.there are no pc-relative size relocationsthere are no unsigned pc-relative relocationsthirdthis DS form not yet supportedthis addressing mode is not applicable for destination operandthis addressing mode requires base-register writebackthis group relocation is not allowed on this instructionthis instruction does not accept an accumulatorthis instruction does not accept an immediatethis instruction does not support indexingthis instruction requires a post-indexed addressthis instruction will not write back the base registerthis instruction will write back the base registerthis relocation modifier is not allowed on this instructionthis string may not contain '\0'this type of register can't be indexedthumb conditional instruction should be in IT blocktoo few operandstoo many !literal!%ld for %stoo many .dim entriestoo many .size entriestoo many GREG registers allocated (max %d)too many IVC2 insns to pack togethertoo many IVC2 insns to pack with a 16-bit core insntoo many IVC2 insns to pack with a 32-bit core insntoo many argumentstoo many fixupstoo many instructions in execute packettoo many lda insns for !gpdisp!%ldtoo many ldah insns for !gpdisp!%ldtoo many lituse insns for !lituse_tlsgd!%ldtoo many lituse insns for !lituse_tlsldm!%ldtoo many memory references for `%s'too many operandstoo many operands (%d) for '%s'; expected %dtoo many operands in instructiontoo many operands to '%.*s'too many positional argumentstoo many registers in vector register listtoo many st_End'stoo many suffixestoo many unwind opcodestoo many unwind opcodes for personality routine 0too many unwinding instructionstranslating bgeni to movitranslating bmaski to movitranslating mgeni to movitranslating to `%s %s%s'translating to `%s %s%s,%s%s'translating to `%sp'trap exception not supported at ISA 1tried to set unrecognized symbol: %s
truncated file `%s', %ld of %ld bytes readtwo .function pseudo-ops with no intervening .eftype %d reloc done?
type mismatch in vector register listtype specifier has the wrong number of partstypes specified in both the mnemonic and operandsunable to compute ADRL instructions for PC offset of 0x%lxunable to generate unwinding opcode for frame pointer offsetunable to generate unwinding opcode for frame pointer reg %dunable to generate unwinding opcode for reg %dunable to locate include file: %sunable to pack %s by itself?unable to rebuffer file: %s
unable to repeat %s insnunable to resolve expressionunable to restore return address from previously restored regunable to widen instructionunaligned branch target: %d bytes at 0x%lxunaligned data at an absolute location is not supportedunaligned entry instructionunaligned loop: %d bytes at 0x%lxunaligned registerunassigned file number %ldunbalanced brackets in operand %d.unbalanced parenthesis in operand %d.unclosed '('undecodable fixundecodable instruction in instruction fragundefined combination of operandsundefined local label `%s'undefined symbol %s in PCR relocationundefined symbol %s used as an immediate valueundefined symbol for opcode "%s"unexpected %s fixupunexpected .cantunwind directiveunexpected .handlerdata directiveunexpected .unwind_movsp directiveunexpected 12-bit reloc typeunexpected 18-bit reloc typeunexpected TLS relocationunexpected `"' in expressionunexpected addressing mode for %sunexpected bit specified after APSRunexpected character `%c' in element sizeunexpected character `%c' in type specifierunexpected characters following instructionunexpected comma after the mnemonic name `%s' -- `%s'unexpected comma before the omitted optional operandunexpected end of file in irp or irpcunexpected end of file in macro `%s' definitionunexpected end of lineunexpected fixunexpected register in the immediate operandunexpected section size informationunexpected shift operatorunexpected storage class %dunhandled %d
unhandled CFA insn for unwinding (%d)unhandled local relocation fix %sunhandled operand code %dunhandled relocation type %sunhandled: .proc %s,%dunimplemented opcode "%s"unimplemented relocation suffixunimplemented segment %s in operandunimplemented toc32 expression modifierunimplemented toc64 expression modifierunindexed addressing used in preload instructionunknownunknown -mpid= argument '%s'unknown .loc sub-directive `%s'unknown ABI version`%s'
unknown DSP `%s'unknown DSP prefix character %c %sunknown EABI `%s'
unknown FPU configuration `%s'
unknown ISA level %sunknown ISA or architecture %sunknown MCU: %s
unknown abi `%s'
unknown addressing mode %sunknown addressing mode for operand %sunknown arch name `%s'
unknown architectural extension `%s'unknown architectureunknown architecture %sunknown architecture '%s'unknown architecture `%s'
unknown architecture extension `%s'
unknown argument for .usepvunknown baseline `%s'
unknown condition code: %sunknown constraint `%c'unknown cpu `%s'unknown default cpu = %s, os = %sunknown directiveunknown escape '\%c' in string; ignoredunknown execution type passed to write_2_short()unknown expression in operand %sunknown expression in operand %s. use #llo() #lhi() #hlo() #hhi() unknown floating point abi `%s'
unknown floating point format `%s'
unknown floating point mnemonic: "%s"unknown floating point prefix characterunknown floating type type '%c'unknown fpu `%s'unknown group relocationunknown implicit IT mode `%s', should be arm, thumb, always, or never.unknown instruction '%s'unknown interrupt %sunknown mnemonic `%s' -- `%s'unknown mnemonic: "%s"unknown opcodeunknown opcode "%s"unknown opcode %sunknown opcode '%s'unknown opcode `%s'unknown opcode or format name '%s'unknown opcode: %sunknown opcode: `%s'unknown operand %sunknown operand countunknown operand shift: %x
unknown operand to .archunknown operator %s. Did you mean X(Rn) or #[hl][hl][oi](CONST) ?unknown or invalid section attribute '%s'unknown or invalid section type '%s'unknown or missing PSTATE field nameunknown or missing operation nameunknown or missing system register nameunknown parameter following .SECTION directive: %sunknown procedure kindunknown profiling flag - ignored.unknown pseudo-op: `%s'unknown register %sunknown register '%s' -- .req ignoredunknown register alias '%s'unknown relocation (%u)unknown relocation modifierunknown section attribute %sunknown section attribute '%c'unknown suffix classunknown syntax format character `%c'unknown user-defined function %sunknown vector operation: `%s'unknown/incorrect operandunmatched '['unmatched end directiveunrecognised RX CPU type %sunrecognised alignment value in .SECTION directive: %sunrecognised argument to -mcpu option '%s'unrecognised cpu type '%s'unrecognised instruction %sunrecognised instruction size modifier .%cunrecognized %d-bit version of microMIPS opcodeunrecognized .linkonce type `%s'unrecognized .section attribute: want a,e,w,x,M,S,G,Tunrecognized CPS flagunrecognized characters at end of parallel processing insnunrecognized default cpu `%s'unrecognized emulation name `%s'unrecognized fopt optionunrecognized opcodeunrecognized opcode: `%s'unrecognized option "%s"unrecognized option -%c%sunrecognized pseudo-instruction %sunrecognized register name `%s'unrecognized reloc typeunrecognized relocation suffixunrecognized section attributeunrecognized section command `%s'unrecognized section typeunrecognized section type `%s'unrecognized stab type '%c'unrecognized symbol suffixunrecognized symbol type "%s"unrecognized syntax mode "%s"unresolvable or nonpositive repeat count; using 1unresolved expression that must be resolvedunresolved loop target symbol: %sunshifted register requiredunsigned value out of rangeunsupported BFD relocation size %dunsupported BFD relocation size %uunsupported DC typeunsupported PC relative reference to different sectionunsupported alignmentunsupported alignment for instructionunsupported broadcastunsupported byte value; use a different suffixunsupported constant in relocationunsupported constant size %d
unsupported fixup size %dunsupported flag %i in line directiveunsupported fptr fixupunsupported fptr fixup size %dunsupported instruction `%s'unsupported maskingunsupported relocationunsupported relocation against %sunsupported relocation for DS offset fieldunsupported relocation typeunsupported section attribute '%c'unsupported section attribute -- 'a'unsupported static rounding/saeunsupported syntaxunsupported use of %sunsupported use of .ehwordunsupported use of .gpdwordunsupported use of .gpwordunsupported variable size or fill valueunsupported vector index registerunsupported with Intel mnemonicunterminated stringunterminated string; newline inserteduntil without repeatunwind opcode too longunwound frame has negative sizeunwound stack pointer not doubleword aligneduse -march=armv2use -march=armv2ause -march=armv3use -march=armv3muse -march=armv4use -march=armv4tuse -march=armv5use -march=armv5tuse -march=armv5teuse -mcpu=alluse -mcpu=arm1use -mcpu=arm2use -mcpu=arm250use -mcpu=arm3use -mcpu=arm6use -mcpu=arm600use -mcpu=arm610use -mcpu=arm620use -mcpu=arm7use -mcpu=arm70use -mcpu=arm700use -mcpu=arm700iuse -mcpu=arm710use -mcpu=arm7100use -mcpu=arm710cuse -mcpu=arm710tuse -mcpu=arm720use -mcpu=arm720tuse -mcpu=arm740tuse -mcpu=arm7500use -mcpu=arm7500feuse -mcpu=arm7duse -mcpu=arm7diuse -mcpu=arm7dmuse -mcpu=arm7dmiuse -mcpu=arm7muse -mcpu=arm7tdmiuse -mcpu=arm8use -mcpu=arm810use -mcpu=arm9use -mcpu=arm920use -mcpu=arm940use -mcpu=arm9tdmiuse -mcpu=iwmmxtuse -mcpu=strongarmuse -mcpu=strongarm110use -mcpu=strongarm1100use -mcpu=strongarm1110use -mcpu=xscaleuse -mfpu=fpa10use -mfpu=fpa11use -mfpu=fpeuse .code16 to ensure correct addressing modeuse either -mfpu=softfpa or -mfpu=softvfpuse frame pointeruse of .indirect_symbols requires `-dynamic'use of PC in this instruction is deprecateduse of old and new-style options to set CPU typeuse of old and new-style options to set FPU typeuse of r13 is deprecateduse of r15 in blx in ARM mode is not really usefuluse of r15 in bx in ARM mode is not really usefuluse of r15 in bxj is not really usefuluse stack size checkingused $%u with ".set at=$%u"used $at without ".set noat"using using `%s%s' instead of `%s%s' due to `%c' suffixusing a bit field width of zerovalid endian specifiers are be or levalue %d out of range. Use #lo() or #hi()value %ld out of rangevalue 0x%I64x truncated to 0x%I64xvalue 0x%llx truncated to 0x%llxvalue 0x%lx truncated to 0x%lxvalue 0x%x out of extended range.value not in range [-0xffffffff, 0xffffffff]value not in range [0, 0x7fffffff]value not in range [0, 0xffffffff]value of %ld out of byte displacement range.value of %ld out of double word displacement range.value of %ld out of word displacement range.value of %ld too large for 16-bit branchvalue of %ld too large for 8-bit branchvalue of %s too large for field of %d bytes at %svalue out of rangevalue out of range: 0x%xvalue stored for r%d is UNKNOWNvalue too large for 1-byte fieldvalue too large for 2-byte fieldvalue too large to fit in %d bitsvector element must be constantvector register expectedvector type expectedvirtual memory exhaustedvliw group must consist of 1 core and 1 copro insn.warning: symbol %s has no csectwidth suffixes are invalid in ARM modewidth suffixes are invalid in ARM mode -- `%s'word of NOPs added between word multiply and 16-bit multiplyword of NOPs added between word multiply and loadwriteback (!) must be used for VLDMDB and VSTMDBwriteback of base register is UNPREDICTABLEwriteback of base register when in register list is UNPREDICTABLEwriteback used in preload instructionwriteback value should be an immediate constantwriting or modifying # is unpredictablewriting to APSR without specifying a bitmask is deprecatedwrong number of operandswrong number of operands for '%s'wrong register in floating-point reglistwrong second argument to .cfi_lsdawrong second argument to .cfi_personalitywrong size instruction in a %u-bit branch delay slotwrong third argument to .cfi_val_encoded_addrxtensa-isa failure: %syou can't `pop %scs'you must specify a single type onlyyou must use a hi/lo directive or 16-bit macro to load a 16-bit value.zdaoff() relocation used on an instruction which does not support itzero assumed for missing expressionzero flag is not valid for this instructionzero used as immediate value{standard input}Project-Id-Version: gas-2.26.51
Report-Msgid-Bugs-To: bug-binutils@gnu.org
POT-Creation-Date: 2014-11-04 15:27+1030
PO-Revision-Date: 2015-11-14 21:51+0100
Last-Translator: Frédéric Marchal <fmarchal@perso.be>
Language-Team: French <traduc@traduc.org>
Language: fr
MIME-Version: 1.0
Content-Type: text/plain; charset=UTF-8
Content-Transfer-Encoding: 8bit
Plural-Forms:  nplurals=2; plural=(n > 1);
			  mode de compatibilité avec la syntaxe TI CodeComposer Studio                          [défaut est %d]
                          [défaut est %s]


                          spécifier la variante d'architecture 960
-b                        ajouter du code pour la cueillette de statistiques au sujet des branchements utilisés
-link-relax               préserver les directives individuelles pour que l'éditeur de lien
                          puisse faire la relaxe (format b.out seulement)
-no-relax                 ne pas altérer les instructions comparer-et-aiguiller pour
                          les longs déplacements

                          spécifier la variante d'architecture SPARC
-bump                     avertir lorsque l'assembleur change d'architecture
-sparc                    ignoré
--enforce-aligned-data    forcer .long, etc., à être alignés correctement
-relax                    relaxer les jump et les branchements (par défaut)
-no-relax                 éviter les modifications des jump et des branchements

	%s 
 Options assembleur spécifiques NDS32 :

 fichier d'entrée 	: %s
 options passées	: 
 fichier de sortie	: %s
 cible         	: %s
 horodatage   	: %s


Option D30V:
-O                      Rendre le instructions adjacentes courtes parallèles
                        si possible.
-n                      Avertir de tous les NOP insérés par l'assembleur.
-N                      Avertir de tous les NOP insérés après des mots multiples
-c                      Avertir de tous les symboles ayant des noms identiques
                        aux noms de registres
-C                      Inverse de -c.  -c est le défaut.

Options TIC4X:
  -mcpu=CPU  -mCPU        sélectionner la variante d'architecture. CPU peut valoir:
                            30 - TMS320C30
                            31 - TMS320C31, TMS320LC31
                            32 - TMS320C32
                            33 - TMS320VC33
                            40 - TMS320C40
                            44 - TMS320C44
  -mrev=REV               sélectionner la révision hardware du cpu (nombres entiers).
                          Combinaisons de -mcpu et -mrev vont activer/désactiver
                          les options appropriées (-midle2, -mlowpower et
                          -menhanced) en fonction du type sélectionné
  -mbig                   sélectionner le grand modèle mémoire
  -msmall                 sélectionner le petit modèle mémoire(par défaut)
  -mregparm               sélectionner les paramètres via registres (par défaut)
  -mmemparm               sélectionner les paramètres via mémoire
  -midle2                 activer le support IDLE2
  -mlowpower              activer le support LOPOWER et MAXSPEED
  -menhanced              activer le support des opcodes étendus
                                         des violations de contraintes
                                         pour des violations de contraintes
                                         parallèles pourraient violer les contraintes
                                         pourraient violer les contraintes
                          EXTENSION est une combinaison de:
                          Registres n'ont pas besoin de préfixe
                          Registres auront besoin du préfixe « $ »
                          émuler la sortie (par défaut %s)
                Enregistrer le type de cpu
        -EB		assembler le code pour un système de poids fort
        -EL		assembler le code pour un système de poids faible
        -FIXDD		assembler le code pour corriger la dépendance des données
        -G gpnum	assembler le code pour le paramètre gpsize et le défaut est 8 octets
        -KPIC		assembler le code pour PIC
        -NWARN		assembler le code sans afficher d'avertissement pour des corrections de dépendance de données
        -O0		assembleur ne fait aucune optimisation
        -SCORE3		assembler le code pour une cible SCORE3
        -SCORE5		assembler le code pour une cible SCORE5
        -SCORE5U		assembler le code pour une cible SCORE5U
        -SCORE7		assembler le code pour une cible SCORE7, ceci est le paramètre par défaut
        -USE_R1		assembler le code sans avertissement lorsque le registre temporaire r1 est utilisé
        -V 		version de distribution Sunplus 
        -V                afficher la version de l'assembleur
        -Qy, -Qn          ignoré
        -march=score3	assembler le code pour une cible SCORE3
        -march=score7	assembler le code pour une cible SCORE7, ceci est le paramètre par défaut
Options S390:
        -mregnames        Permettre les noms symboliques pour les registres
        -mwarn-areg-zero  Avertir lorsque des registres de base/index à zéro
        -mno-regnames     Ne pas permettre les noms symboliques pour les registres
        -m31              Définir le format de fichier à 32 bits
        -m64              Définir le format de fichier à 64 bits
    ops était:    %s   vouliez-vous dire ceci ?   autre(s) variante(s) valide(s) :  --32/--64/--x32         générer du code 32 bits/64 bits/x32
  --MD FICHIER            écrire les information de dépendance dans le
                          FICHIER (par défaut aucun)
  --alternate             active dès le départ la syntaxe alternée des macros
  --compress-debug-sections
                          compresser les sections DWARF de débug avec zlib
  --debug-prefix-map ANCIEN=NOUVEAU
                          remplace ANCIEN par NOUVEAU dans les informations de débug
  --defsym SYMBOLE=VALEUR définir le SYMBOLE avec cette valeur
  --disp-size-default-22    déplacement de branchement sans taille connue est de 22 bits (par défaut)
  --disp-size-default-32    déplacement de branchement sans taille connue est de 32 bits
  --divide                ne traite pas « / » comme un caractère de commentaire
  --divide                ignoré
  --execstack             requiert une pile exécutable pour cet objet
  --fatal-warnings        traiter les avertissements comme des erreurs
  --fix-v4bx              Autoriser BX dans du code ARMv4
  --gdwarf-2              générer les informations de débug DWARF2
  --gdwarf-sections       générer des noms de sections par fonction pour les informations de lignes DWARF
  --gstabs                générer les informations STABS de débug
  --gstabs+               générer les infos STABS de débug avec les extensions GNU
  --hash-size=<valeur>    fixer la taille de la table de hash proche de <valeur>
  --help                  afficher l'aide-mémoire et quitter
  --itbl INSTTBL          étendre le jeu d'instructions pour inclure les
                          instructions concordants avec les spécifications
                          définies dans le fichier INSTTBL
  --listing-cont-lines    initialiser le nombre maximal de lignes de continuation à utiliser
                          pour la colonne de donnée en sortie dans le listing
  --listing-lhs-width     initialiser la largeur en mots de la colonne de données
                          en sortie sur le listing
  --listing-lhs-width2    initialiser la largeur en mots des lignes de continuation
                          de la colonne de données en sortie; ignoré si plus petit que
                          la largeur de la première ligne
  --listing-rhs-width     initialiser la largeur maximale en caractères des lignes
                          du fichier source
  --m32bit-doubles  [par défaut]
  --m32bit-doubles [par défaut]
  --m64bit-doubles
  --march=<arch>		Générer le code pour <arch>.  Choix possibles pour <arch>
				sont v0_v10, v10, v32 et common_v10_v32.
  --mbig-endian-data
  --mcpu=<rx100|rx200|rx600|rx610>
  --mg10            Activer le support pour la variante G10
  --mint-register=<valeur>
  --mlittle-endian-data [par défaut]
  --mpid
  --mrelax
  --msmall-data-limit
  --muse-conventional-section-names
  --muse-renesas-section-names [par défaut]
  --no-underscore         Les symboles utilisateurs n'ont pas de préfixe
  --nocompress-debug-sections
                          ne pas compresser les sections de débug DWARF
  --noexecstack           ne requiert pas de pile exécutable pour cet objet
  --pic			Permettre la génération de code indépendant de la position.
  --reduce-memory-overheads 
                          favoriser l'utilisation réduite de la mémoire au
                          détriment d'un temps d'assemblage accru
  --size-check=[error|warning]
			  vérifier la directive ELF .size (par défaut --size-check=error)
  --statistics            afficher diverses mesures de statistiques de l'exécution
  --strip-local-absolute  éliminer les symboles absolus locaux
  --target-help           montrer les options spécifiques de la cible
  --traditional-format    utiliser le même format que l'assembleur natif lorsque c'est possible
  --underscore            Symboles utilisateurs sont normalement préfixés avec
                          le caractère de soulignement.
  --version               afficher le numéro de la version de l'assembleur et quitter
  --warn                  ne pas supprimer les avertissements
  -D                      produire les messages de débug assembleur
  -EB                     assembler le code pour un système de poids fort
  -EB                     assembler pour un système gros boutiste (défaut)
  -EL                     assembler pour un système petit boutiste
  -EB,-big                produire du code et des données pour systèmes à octets de poids fort
  -EL                générer du code pour un système à octets de poids faible (par défaut)
  -EB                générer du code pour un système à octets de poids fort
  -mwarn-expand      avertir si des pseudo opérations sont étendues
  -mxp               activer le support pour i860XP (désactivé par défaut)
  -mintel-syntax     activer la syntaxe Intel (défaut: AT&T/SVR4)
  -EL                     assembler le code pour un système de poids faible
  -EL, -mel ou -little    Produire une sortie petit boutiste
  -EB, -meb ou -big       Produire une sortie gros boutiste
  -mpic			  Générer PIC
  -mno-fp-as-gp-relax	  Supprimer la relâche fp-as-gp pour ce fichier
  -mb2bb-relax		  Optimisation de sauts dos-à-dos
  -mno-all-relax	  Supprimer toutes les relâches pour ce fichier
  -EL,-little             produire du code et des données pour systèmes à octets de poids faible
  -I RÉPERTOIRE           ajouter le RÉPERTOIRE à la liste de recherche
des directives .include
  -Ip                     identique à -ignore-parallel-conflicts
  -J                      ne pas avertir lors d'un débordement signé
  -K                      avertir lorsque des différences sont altérées lors de longs déplacements
  -KPIC                   générer PIC
  -L,--keep-locals        conserver les symboles locaux (i.e. débutant par « L »)
  -M,--mri                assembler en mode compatibilité MRI
  -N                      Avertir lorsque l'expansion des branches est faite pour des sauts.
  -O                      essayer d'optimiser le code. Implique -parallel
  -O1,			  Optimiser pour la performance
  -Os			  Optimiser pour l'espace
  -Q                      ignoré
  -Q                      ignoré
  -V                      afficher la version de l'assembleur
  -Q                      ignoré
  -V                      afficher la version de l'assembleur
  -EB/-EL                 générer du code grand/petit boutien
  --32/--64               générer du code 32 ou 64 bits
  -Q                      ignoré
  -V                      afficher la version de l'assembleur
  -k                      ignoré
  -R                      joindre la section de données avec la section texte
  -V                 afficher la version de l'assembleur
  -Qy, -Qn           ignoré
  -W  --no-warn           supprimer les avertissements
  -Wnp                    identique à -no-warn-explicit-parallel-conflicts
  -Wnuh                   identique à -no-warn-unmatched-high
  -Wp                     identique à -warn-explicit-parallel-conflicts
  -Wuh                    identique à -warn-unmatched-high
  -X                      ignorée
  -Z                      générer le fichier objet même après des erreurs
  -c                      avertir si un commentaire est trouvé
  -f                      escamoter le prétraitement des espaces et des commentaires
  -fixed-special-register-names
                          Permettre seulement les noms originaux de registres spéciaux
  -g --gen-debug          générer les informations de débug
  -globalize-symbols      Rendre tous les symboles globaux.
  -gnu-syntax             Bloquer la compatibilité avec la syntaxe mmixal
  -h, -H                  Ne rien exécuter, afficher ce message d'aide.  Déprécié.
  -ignore-parallel-conflicts            ne vérifie pas les instructions parallèles
  -linker-allocated-gregs S'il n'y a pas de définition GREG pouvant convenir
                          pour les opérandes d'une instruction, laisser l'éditeur de liens
                          faire la résolution.
  -m%s%s
  -m32r                   désactiver le support du jeu d'instructions m32rx
  -m32r2                  supporter le jeu étendu d'instructions m32r2
  -m32rx                  supporter le jeu étendu d'instructions m32rx
  -m4byte-align             Marque le binaire comme utilisant un alignement 32 bits (défaut)
  -m8byte-align             Marque le binaire comme utilisant un alignement 64 bits
  -mN - ne pas insérer de NOP après le changement d'interruptions (défaut)
  -mQ - activer la relaxation durant l'assemblage. DANGEREUX !
  -mP - activer les instructions polymorphes
  -mY - ne pas avertir à propos de NOP manquants après le changement d'interruptions
  -m[no-]%-17s Active/désactive %s
  -madd-bnd-prefix        ajouter le préfix BND à tous les branchements valide
  -mall-ext		  Activer le support de toutes les extensions et instructions
  -mall-opcodes    accepter tous les opcodes AVR, même non supportés par MCU
  -mno-skip-bug    désactiver les avertissements pour l'escamotage des
                   instructions de 2 mots (par défaut pour avr4, avr5)
  -mno-wrap        rejeter les instructions rjmp/rcall avec un bouclage à 8K
                   (par défaut pour avr3, avr5)
  -mrmw            accepter les instruction Lecture-Modification-Écriture
  -mlink-relax     générer les réadressages pour la relaxation du lieur
  -march=ARCH             activer les instructions de l'architecture ARCH
  -march=CPU[,+EXTENSION...]
                          générer du code pour CPU et EXTENSION, CPU est l'un de ceux-ci:
  -march=ms1-16-002         autoriser les instructions ms1-16-002 (par défaut)
  -march=ms1-16-003         autoriser les instructions ms1-16-003
  -march=ms1-64-001         autoriser les instructions ms1-64-001
  -march=ms2                autoriser les instructions ms2
  -mavxscalar=[128|256]   encoder les instructions scalaires AVX avec une longueur de vecteur
                           spécifique
  -mbig-endian            générer du code pour architectures à octets de poids fort
  -mbig-obj               générer des fichiers pour gros objets
  -mcpu=<cpu[-sirevision]> spécifie le nom du CPU cible
  -md - Forcer la copie de données de la ROM vers la RAM au démarrage
  -mdsbt                  le code utilise l'adressage DSBT
  -mevexlig=[128|256|512] encoder les instructions scalaires EVEX avec une longueur de vecteur
                           spécifique
  -mevexrcig=[rne|rd|ru|rz]
                          encoder les instructions EVEX avec la valeur spécifique EVEX.RC
                           pour les instructions ignorées uniquement SAE
  -mevexwig=[0|1]         encoder les instructions EVEX avec la valeur spécifique EVEX.W
                           pour les instructions qui ignorent le bit EVEX.W
  -mextension               activer le support des opcodes étendus
  -mfdpic                 assembler pour l'ABI FDPIC
  -mgcc-abi                 Marque le binaire comme utilisant l'ancienne ABI GCC
  -mindex-reg             supporter les registres pseudo index
  -mip2022               restreindre au insns IP2022
  -mip2022ext            supporter le jeu étendu d'instructions IP2022
  -ml - activer le modèle de code large
  -mlittle-endian         générer du code pour architectures à octets de poids faibles
  -mmnemonic=[att|intel]  utiliser les mnémoniques AT&T/Intel
  -mn - insérer un NOP après le changement d'interruptions
  -mnaked-reg             n'exige pas le préfixe « %% » pour les registres
  -mno-bcond17		  désactiver l'instruction b<cond> disp17
  -mno-dsbt               le code n'utilise pas l'adressage DSBT
  -mno-fdpic/-mnopic       désactiver -mfdpic
  -mno-pic                l'adressage du code est dépendant de la position
  -mno-stld23		  désactiver les instructions st/ld offset23
  -mold-gcc               supporter les anciennes (<= 2.8.1) versions de gcc
  -momit-lock-prefix=[no|yes]
                          retirer tous les préfixes de verrous
  -moperand-check=[none|error|warning]
                          vérifier la validité des combinaisons des opérandes
  -mpic                   l'adressage du code est indépendant de la position
  -mpid=far               le code utilise un adressage des données indépendant de la position,
                            les accès GOT utilisent l'adressage DP lointain
  -mpid=near              le code utilise un adressage des données indépendant de la position,
                            les accès GOT utilisent l'adressage DP proche
  -mpid=no                le code utilise un adressage des données dépendant de la position
  -mrelax                   permettre la relâche
  -mrh850-abi               Marque le binaire comme utilisant l'ABI RH850 (défaut)
  -msse-check=[none|error|warning]
                          vérifier les instructions SSE
  -msse2avx               encoder les instructions SSE avec le préfixe VEX
  -msyntax=[att|intel]    utiliser la syntaxe AT&T/Intel
  -mtune=CPU              optimiser pour CPU, CPU est l'un de ceux-ci:
  -mv850                    le code vise le v850
  -mv850e                   le code vise le v850e
  -mv850e1                  le code vise le v850e1
  -mv850e2                  le code vise le v850e2
  -mv850e2v3                le code vise le v850e2v3
  -mv850e2v4                Alias pour -mv850e3v5
  -mv850e3v5                Le code cible le v850e3v5
  -mwarn-signed-overflow    avertir lors de débordements des valeurs signées immédiates
  -mwarn-unsigned-overflow  avertir s'il y a débordement des valeurs immédiates non signées
  -my - avertir à propos de NOP manquants après le changement d'interruptions
  -n                      ne pas optimiser l'alignement du code
  -q                      ne pas produire d'avertissement
  -nIp                    identique à -no-ignore-parallel-conflicts
  -no-bitinst             refuser les instructions de champ de bits étendues du M32R2
  -no-expand              Ne pas faire l'expansion de GETA, branchements, PUSHJ ou JUMP
                          en de multiples instructions.
  -no-ignore-parallel-conflicts         vérifie les instructions parallèles pour
  -no-merge-gregs         Ne pas faire la fusion des définitions GREG avec des valeurs proches.
  -no-parallel            désactive -parallel
  -no-predefined-syms     Ne pas fournir de constantes internes mmixal.
                          Implique -fixed-special-register-names.
  -no-warn-explicit-parallel-conflicts  ne pas avertir lorsque des instructions
  -no-warn-unmatched-high ne pas avertir lorsque des réadressages bas sont manquants
  -nocpp                  ignorée
  -nosched                  désactiver les restrictions de planification
  -o NOM                  nommer le fichier d'objets de sortie NOM
                          (par défaut a.out)
  -parallèle              essayer de combiner les instructions en parallèle
  -relax                  Créer du code relaxable pour l'éditeur de liens
  -s                      ignoré
  -w                      ignorée
  -warn-explicit-parallel-conflicts     avertir lorsque des instructions parallèles
  -warn-unmatched-high    avertir lorsqu'il y a un réadressage de type haut
                          qui ne concorde pas avec un réadressage de type bas
  -x                      Ne pas avertir quand on ne sait pas si une opérande avec GETA,
                          un branchement, PUSHJ ou JUMP n'est pas à l'intérieur de la gamme.
                          L'éditeur de liens interceptera les erreurs. Cela implique
                          -linker-allocated-gregs.  -xauto                        enlever automatiquement les violations de dépendances (par défaut)
  -xnone                        aucune vérification des violations de dépendances
  -xdebug                       passer en mode débug le vérificateur de violations de dépendances
  -xdebugn                      débug du vérificateur des violations des dépendances mais désactive
                                la vérification des violations de dépendances
  -xdebugx                      débug du vérificateur des violations des dépendances et active
  @FICHIER                lire les options dans le FICHIER
 %s; (Requiert %s; architecture requise est %s.) *input_line_pointer == « %c » 0x%02x
 Options en assembleur spécifiques à AArch64 :
Options en assembleur spécifiques ARM:
 Options en assembleur spécifiques Blackfin:
 Options spécifiques de la ligne de commande FR30:
 Version de l'assembleur GNU %s (%s)
	 utilisant la version BFD %s. Emplacement Insn pas mis dans l'enregistrement unwind. Options spécifiques M32R de la ligne de commande:
 Options spécifiques M32R de la ligne de commande:
 Options de la ligne de commande spécifiques à MMIX:
 Options de la ligne de commande spécifiques Meta :
 Options spécifiques RL78 de la ligne de commande:
 Options spécifiques RX de la ligne de commande:
 Options spécifiques de l'assembleur Score:
 Options V850:
 Options de la ligne de commande spécifiques à XC16X:
 Options de la ligne de commande spécifiques à XSTORMY16:
Options Z8K:
  -z8001                  générer le code segmenté
  -z8002                  générer le code non segmenté
  -linkrelax              créer du code de relâche pour l'édition de liens
 variante d'architecture invalide réadressage de branchement tronqué (0x%x) [-2^9 ~ 2^9] réadressage de branchement tronqué (0x%x) [-2^19 ~ 2^19] réadressage de branchement tronqué (0x%x) [-2^9 ~ 2^9]!%s n'utilise pas un numéro de séquenceréadressage !samgp vers le symbole sans .prologue: %s« %d » (instance d'un nombre %d d'une étiquette %s)« .else » sans « .if » correspondant« .elseif » après « .else »« .elseif » sans « .if » correspondant« .endif » sans « .if »la directive « .option » entre en conflit avec la définition initialela directive « .option » doit apparaître avant toute instructionla directive « .option » passe outre la valeur (par défaut) de la ligne de commande# Exemple d'instructions « %s »
	.sect .text
_start:
# registre bars# conflit de longueur#4 n'est pas valide sur H8/300.#<imm16>#<imm8>#<mask>$DPR_BYTE n'est pas supporté dans ce contexte$DPR_GOT n'est pas supporté dans ce contexte$DPR_HWORD n'est pas supporté dans ce contexte$DPR_WORD n'est pas supporté dans ce contexte$DSBT_INDEX doit être utilisé avec __c6xabi_DSBT_BASE$DSBT_INDEX n'est pas supporté dans ce contexte$GOT n'est pas supporté dans ce contexte$PCR_OFFSET n'est pas supporté dans ce contexte$dbg et $depc sont désactivés quand DEBUG est éteint$hi et $lo sont désactivés quand MUL et DIV sont éteints$mb0, $me0, $mb1 et $me1 sont désactivés quand COP est éteintopérateur % a besoin d'une expression absolue%%%s() doit être le terme le plus à l'extérieur de l'expression%%hi16/%%lo16 s'applique uniquement à .short ou .hword%%hi8 s'applique uniquement à .byte%d erreur%d erreurs%d avertissement%d avertissements%s %s -- « %s »%s -- déclaration « %s » ignorée%s NOP inséré%s « %s » a déjà un alias « %s »%s l'argument doit être une chaîne de caractères%s à l'opérande %d — « %s »%s aurait dû être %d à l'opérande %d — « %s »%s pour « %s »l'instruction %s n'accepte pas le suffixe .b%s instruction, l'opérande %d ne correspond pas%s n'est pas utilisé pour la cible sélectionnée%s ne peut pas occuper la plage de délai d'une autre instruction de branchement.%s doit avoir une valeur constante%s n'est pas supporté en mode MIPS16offset %s %d hors des limites %d à %d%s hors du domaine (%d n'est pas un multiple de %d)%s hors des limites %d à %d dans l'opérande %d — « %s »%s hors limite (%d n'est pas entre %d et %d)%s hors limite (0x%s n'est pas entre 0x%s et 0x%s)registre %s identique à la base de réécritureréadressages %s n'entre pas dans %d octetsLe réadressage %s n'entre pas dans %d octets
Le réadressage %s n'entre pas dans %u octets
%s réduit à %srécursion de symboles %s stoppée à la seconde apparition de « %s »%s n'est pas supportée%s sans %s%s, %s, génération d'un fichier objet erroné
%s, traitement des avertissements comme des erreurs%s: tentative de faire tourner le registre PC%s: taille des données %ld
%s: symboles globaux non supportés dans les sections communes%s: pas de telle section%s: la sortie de la 1ère instruction est la même que l'entrée de la 2ème instruction - est-ce intentionnel ?%s: la sortie de la 2ème instruction est la même que l'entrée de la 1ère instruction - est-ce intentionnel ?%s: temps total d'assemblage: %ld.%06ld
%s: type de fonction inattendu: %d%s: nom de processeur non reconnu%s: fermerait la boucle weakref: %s%s:%u: retour erroné de bfd_install_relocation: %xréadressage %u octets ne peut pas être appliqué sur un champ de %u octets« %.*s » instruction pas au début du paquet d'exécution« %.*s » instruction pas dans une boucle pipelinée par le logiciel« %.*s » instruction pas supportée sur cette architecture« %.*s » instruction pas supportée sur cette unité fonctionnelle« %.*s » instruction pas supportée sur cette unité fonctionnelle pour cette architecture« %s » ne peut pas être une weak_definition (actuellement uniquement supporté dans les sections de type coalescé)« %s » ne peut être une weak_definition (puisqu'il est défini)« %s » n'est pas répétable. Comportement résultant est indéfini.« %s » est uniquement disponible dans DD2.0 ou supérieur.« %s » ne peut être empaqueté avec d'autres instructions.« %s » précédemment déclaré comme « %s ».« %s »: seule l'instruction NOP peut être utilisée en parallèle sur le m32r')' requis« , » attendu« APSR », « CPSR » ou « SPSR » attendus« ASR » requismodificateur « H » uniquement valable pour des registres accumulateursle modificateur « L » n'est pas valable pour cette instruction« LSL » ou « ASR » requis« LSL » requis'MFC_RdTagMask' (canal 12) est uniquement disponible dans DD2.0 ou supérieur.les fanions « P », « N » ou « Z » ne peuvent être spécifié que lors d'une accumulationle décalage « ROR » n'est pas permis'SPU_RdEventMask' (canal 11) est uniquement disponible dans DD2.0 ou supérieur.« [ » attendu« [ » attendu après la mnémonique PLD« [ » attendu après la mnémonique PLI« ] » attendu« d.%s » doit être aligné sur 8 octets« entry_num » doit être un nombre absolu dans [0,31]« || » après le prédicat« || » n'est pas suivi par une instruction« ||^ » sans SPMASK précédent« } » attendu à la fin du champ « option »(PC)+ imprévisible(plt) est seulement valable dans des cibles de branchements(raison inconnue)*<abs8>-%s en conflit avec d'autres options d'architecture, lequel implique -%s-(PC) imprévisible-- chaîne non terminée-abi=[32|64]                 définir la taille de l'expansion des opérandes SHmedia
                             et des types de fichiers objets
-shcompact-const-crange      générer des descripteurs de gamme du code pour les
                             constantes dans les sections de code SHcompact
-no-mix                      ne pas permettre le code SHMedia dans la même section que les
                             constantes et le code SHcompact
-no-expand                   ne pas faire l'expansion des instructions MOVI, PT, PTA ou PTB
-expand-pt32                 avec -abi=64, faire l'expansion des instructions PT, PTA et PTB
                             pour le 32 bits seulement
l'option --absolute-literals n'est pas supportée dans cette configuration Xtensal'option --density est ignorée--fdpic			générer un fichier objet FDPIC
--generics est déprécié; utilisez plutôt --transform--gstabs n'est pas supporté pour ia64--hash-size requiert un argument numérique--isa=[shmedia		définir le jeu d'instructions par défaut du SH64
    | SHmedia
    | shcompact
    | SHcompact]
l'option --no-density est ignorée--no-generics est déprécié; utilisez plutôt --no-transform--no-relax est déprécié; utilisez plutôt --no-transform--no-underscore est invalide pour une format a.out--nops requiert un argument numérique--pic est invalide pour ce format d'objet--relax est déprécié; utilisez plutôt --transform-32                       créer un fichier objet de 32 bits
-64                       créer un fichier objet de 64 bits
-32                       créer un fichier objet pour l'ABI o32 (par défaut)
-n32                      créer un fichier objet pour l'ABI on32
-64                       créer un fichier objet pour l'ABI 64
-EL                       générer du code pour machine à octets de poids faible
-EB                       générer du code pour machine à octets de poids fort
--little-endian-data      générer du code pour machine ayant des instructions
                          à octets de poids fort et des données à octets de poids faible
-G ne peut pas être utilisé dans du code indépendant de la position-G ne peut être utilisé avec du code PIC SVR4-G n         Place données <= n octets dans la zone des petites données
-G n'est pas supporté dans cette configuration-KPIC                     générer PIC
-V                        afficher la version de l'assembleur
-undeclared-regs          ignorer l'utilisation d'un registre global à l'application
                          sans la directive .register (par défaut)
-no-undeclared-regs       forcer les erreurs lors de l'utilisation d'un registre global
                          à l'application sans directive .register appropriée
-q                        ignoré
-Qy, -Qn                  ignoré
-s                        ignoré
-KPIC, -call_shared	générer du code SVR4 indépendant de la position
-call_nonpic		générer du code non-PIC qui peut fonctionner avec des DSO
-mvxworks-pic		générer du code VxWorks indépendant de la position
-non_shared		ne pas générer du code qui peut fonctionner avec des DSO
-xgot			supposer une GOT 32 bits
-mpdr, -mno-pdr		activer/désactiver la création de sections .pdr
-mshared, -mno-shared   désactiver/activer l'optimisation .cpload pour du
                        code (non partagé) indépendant de la position
-mabi=ABI		créer un fichier objet conforme à l'ABI pour:
L'option -R n'est pas supportée pour cette cible.-TSO                      utiliser le Total Store Ordering
-PSO                      utiliser le Partial Store Ordering
-RMO                      utiliser le Relaxed Memory Ordering
-expand-pt32 invalid en même temps que -no-expand-expand-pt32 seulement valide avec -abi=64-k                        générer en PIC
-l                       utiliser 1 mot pour les références de symboles non définis [2 par défaut]
-pic, -k                 générer du code indépendant de la position
-S                       convertir jbsr en jsr
--pcrel                  ne jamais convertir les branchements relatifs au PC en sauts absolus
--register-prefix-optional
                         reconnaître les noms de registre sans caractère de préfixe
--bitwise-or             ne pas traiter « | » comme un caractère de commentaire
--base-size-default-16   registre de base sans taille est 16 bits
--base-size-default-32   registre de base sans taille est 32 bits (par défaut)
--disp-size-default-16   déplacement avec une taille inconnue est 16 bits
--disp-size-default-32   déplacement avec une taille inconnue est 32 bits (par défaut)
-mCPU                   équivalent à -march=CPU -mtune=CPU. Déprécié.
-no-mCPU                ne pas générer de code spécifique au CPU.
                        Pour -mCPU et -no-mCPU, CPU doit être un des suivants:
-mPIC           Marquer le fichier généré comme utilisant du grand code indépendant de la position
-m[no-]%-16s active/désactive%s l'extension de l'architecture
-maltivec               générer du code pour AltiVec
-mvsx                   générer du code pour les instructions Vector-Scalar (VSX)
-mhtm                   générer du code pour Hardware Transactional Memory
-me300                  générer du code pour la famille PowerPC e300
-me500, -me500x2        générer du code pour Motorola e500 core complex
-me500mc,               générer du code pour Freescale e500mc core complex
-me500mc64,             générer du code pour Freescale e500mc64 core complex
-me5500                 générer du code pour Freescale e5500 core complex
-me6500,                générer du code pour Freescale e6500 core complex
-mspe                   générer du code pour les instructions Motorola SPE
-mtitan                 générer du code pour AppliedMicro Titan core complex
-mregnames              autoriser des noms symboliques pour les registres
-mno-regnames           interdit les noms symboliques pour les registres
-march=%s n'est pas compatible avec l'ABI sélectionnée-march=<arch>		sélection l'architecture
-mcpu=<cpu>		sélectionne le cpu [%s par défaut]
-mcpu=<version CPU>       spécifier la version du CPU
-mcpu={fr500|fr550|fr400|fr405|fr450|fr300|frv|simple|tomcat}
-mdouble        Marque le fichier généré comme utilisant les instructions FP double précision
-mdsp                   générer des instructions DSP
-mno-dsp                ne pas générer d'instruction DSP
-mdspr2                 générer des instructions DSR R2
-mno-dspr2              ne pas générer d'instruction DSP R2
-mdword         Marquer le fichier comme utilisant un alignement de pile de 8 octets
-me <nom-de-fichier>      rediriger les erreurs vers le fichier
-merrors-to-file <nom-de-fichier>
-mfar-mode | -mf          utiliser un adressage étendu
-mfdpic         Assemble pour l'ABI FDPIC
-mfix-loongson2f-jump	correctif pour les instructions JUMP Loongson2F
-mfix-loongson2f-nop	correctif pour l'errata NOP Loongson2F
-mfix-vr4120		correctif pour certains errata VR4120
-mfix-vr4130		correctif d'errata mflo/mfhi VR4130
-mfix-24k		insérer un nop après les instructions ERET et DERET
-mfix-cn63xxp1		correctif pour l'errata PREF CN63XXP1
-mgp32			utiliser des GPR 32 bits, indépendamment de l'ISA choisi
-mfp32			utiliser des FPR 32 bits, indépendamment de l'ISA choisi
-msym32			supposer que tous les symboles on des valeurs 32 bits
-O0			supprimer les NOP superflus, n'échange pas les branchements
-O			supprimer les NOP superflus et échange les branchements
--trap, --no-break	capturer les exceptions de division par 0 et les débordement de multiplication
--break, --no-trap	interrompt les exceptions de division par 0 et les débordement de multiplication
-mfpr-32        Marque le fichier généré comme n'utilisant que 32 FPR
-mfpr-64        Marque le fichier généré comme utilisant les 64 FPR
-mgpr-32        Marque le fichier généré comme n'utilisant que 32 GPR
-mgpr-64        Marque le fichier généré comme utilisant les 64 GPR
-mhard-float		autoriser les instructions en virgule flottante
-msoft-float		ne pas autoriser les instructions en virgule flottante
-msingle-float		autoriser uniquement les opérations en virgule flottante 32 bits
-mdouble-float		autoriser les opérations en virgule flottante 32 bits et 64 bits
--[no-]construct-floats autorise [ou non] la construction de valeurs en virgule flottante
--[no-]relax-branch	autoriser [ou non] la relâche des sauts hors limite
-mnan=ENCODAGE		choisir une convention d'encodage NaN IEEE 754 parmi :
-minsn32		ne générer que des instructions microMIPS 32 bits
-mno-insn32		générer toutes les instruction microMIPS
-mips1                  générer des instructions MIPS ISA I
-mips2                  générer des instructions MIPS ISA II
-mips3                  générer des instructions MIPS ISA III
-mips4                  générer des instructions MIPS ISA IV
-mips5                  générer des instructions MIPS ISA V
-mips32                 générer des instructions MIPS32 ISA
-mips32r2               générer des instructions MIPS32 version 2 ISA
-mips32r3               générer des instructions MIPS32 version 3 ISA
-mips32r5               générer des instructions MIPS32 version 5 ISA
-mips32r6               générer des instructions MIPS32 version 6 ISA
-mips64                 générer des instructions MIPS64 ISA
-mips64r2               générer des instructions MIPS64 version 2 ISA
-mips64r3               générer des instructions MIPS64 version 3 ISA
-mips64r5               générer des instructions MIPS64 version 5 ISA
-mips64r6               générer des instructions MIPS64 version 6 ISA
-march=CPU/-mtune=CPU   générer du code/planification pour le CPU, où CPU prend être:
-mips16                 générer des instructions mips16
-no-mips16              ne pas générer d'instruction mips16
-mips16 ne peut être combiné avec -micromips-mlibrary-pic   Marquer le fichier généré comme utilisant du code indépendant de la position pour des librairies
-mmcu			générer des instructions MCU
-mno-mcu		ne pas générer d'instruction MCU
-mmedia         Marque le fichier généré comme utilisant les instructions media
-mmicromips		générer des instructions microMIPS
-mno-micromips	ne pas générer d'instruction microMIPS
-mmicromips ne peut être combiné avec -mips16-mmsa			générer des instruction MSA
-mno-msa		ne pas générer d'instruction MSA
-mmt                    générer des instructions MT
-mno-mt                 ne pas générer d'instruction MT
-mmuladd        Marquer le fichier généré comme utilisant des instructions add/subtract multiples
-mno-dword      Marquer le fichier comme utilisant un alignement de pile de 4 octets
-mno-pack       Ne pas autoriser le compactage des instructions
-mnopic         Désactive -mpic, -mPIC, -mlibrary-pic et -mfdpic
-mpack          Autorise le compactage des instructions
-mpic           Marquer le fichier généré comme utilisant du petit code indépendant de la position
-mppc64, -m620           générer le code pour PowerPC 620/625/630
-mppc64bridge            générer le code pour PowerPC 64, incluant le pont insns
-mbooke                  générer le code pour 32-bit PowerPC BookE
-ma2                     générer le code pour l'architecture A2
-mpower4, -mpwr4         générer le code pour l'architecture Power4
-mpower5, -mpwr5, -mpwr5x
                         générer le code pour l'architecture Power5
-mpower6, -mpwr6         générer le code pour l'architecture Power6
-mpower7, -mpwr7         générer le code pour l'architecture Power7
-mpower8, -mpwr8         générer le code pour l'architecture Power8
-mcell                   générer le code pour l'architecture Cell Broadband Engine
-mcom                    générer le code pour les instructions communes Power/PowerPC
-many                    générer le code pour n'importe quelle architecture (PWR/PWRX/PPC)
-mrelocatable            support pour l'option GCC -mrelocatble
-mrelocatable-lib        support pour l'option GCC -mrelocatble-lib
-memb                    initialiser le bit PPC_EMB dans les fanions ELF
-mlittle, -mlittle-endian, -le
                         générer le code pour système à octets de poids faible
-mbig, -mbig-endian, -be
                         générer le code pour système à octets de poids fort
-msolaris                générer le code pour Solaris
-mno-solaris             ne pas générer le code pour Solaris
-K PIC                   activer EF_PPC_RELOCATABLE_LIB dans les fanions ELF
-V                       afficher la version de l'assembleur
-Qy, -Qn                 ignoré
-msmartmips             générer des instructions smartmips
-mno-smartmips          ne pas générer d'instruction smartmips
-msoft-float    Marque le fichier généré comme utilisant la virgule flottante logicielle
-mtomcat-debug Arrangements de débug pour tomcat
-mtomcat-stats Afficher les statistiques pour les arrangements pour tomcat
-mvirt			générer des instructions de virtualisation
-mno-virt		ne pas générer des instructions de virtualisation
-mxpa			générer des instructions eXtended Physical Address (XPA)
-mno-xpa		ne pas générer d'instructions eXtended Physical Address (XPA)
-no-expand valide seulement avec SHcompact ou SHmedia-no-mix est invalide sans spécification de SHcompact ou SHmedia-nops=num               si plus que num nops sont nécessaires pour un alignement, utiliser un branchement
-ppc476-workaround      avertir si émet des données vers des sections de code
-shcompact-const-crange est invalide sans SHcompact.%s en dehors de %s...longueur de .COMMon (%d.) < 0 ! Ignoré.longueur de .COMMon (%ld.) <0! Ignoré.longueur de .COMMon (%lu) hors limite, ignoré.EQU doit utiliser une étiquette.EXIT doit apparaître à l'intérieur d'une procédureExpression .REG doit être un registre.REG doit utiliser une étiquettelongueur .SCOMMon (%ld.) <0! Ignoré.l'expression .abiversion n'est pas évaluée en une constante.abort détecté.  Abandon..arch <arch> requiert une option --march=... correspondantele pseudo-op .asmfunc n'est disponible qu'avec le fanion -mccs..asmfunc répété..asmfunc sans fonction..begin [no-]density est ignoréDirective .begin sans concordance de directive .endDirective .begin sans directive .ent précédenteDirective .begin sans directive .file précédentele littéral .begin est déprécié; utilisez plutôt .literal.begin/.bend dans différents segmentsla directive .bend nomme un symbole inconnuDirective .bend sans directive .ent précédenteDirective .bend sans directive .file précédentetaille .bss %d < 0 !taille .bss %ld < 0 !argument taille manquant dans .bss
alignement de .bundle_align_mode trop grand (%u au maximum).bundle_lock n'a pas de sens sans .bundle_align_modela séquence .bundle_lock à %u octets mais la limite de .bundle_align_mode est %u octetsla séquence .bundle_lock occupe %u octets mais la taille du paquet est seulement %u.bundle_lock sans .bundle_unlock correspondant.bundle_unlock sans .bundle_lock précédent.callinfo n'est pas à l'intérieur de la définition de procédure.cfi_endproc sans directive correspondante .cfi_startproc.cfi_lsda exige des arguments d'encodage et de symbole.cfi_personality exige des arguments d'encodage et de symboleil manque le langage et la version dans la directive .compileril manque la version dans la directive .compiler.cpload n'est pas dans la section « noreorder »le pseudo-op .def n'est disponible qu'avec le fanion -mccs..def pseudo opérateur utilisé à l'intérieur de .def/.endef: ignoré.pseudo-op .def utilisé en dehors de .def/.endef; ignoré.dim pseudo opérateur utilisé à l'extérieur de .def/.endef: ignoré.pseudo-op .dim utilisé en dehors de .def/.endef; ignoré.ef n'est pas précédé de .function.end [no-]density est ignoréDirective .end n'a pas de nomDirective .end manquante ou symbole inconnuDirective .end ne nomme pas le même symbole que .entdirective .end nomme un symbole inconnudirective .end sans directive .ent précédentedirective .end n'est pas précédée de la directive .ent.directive .end sans directive .file précédentedirective .end sans concordance avec une directive .ent.end n'est pas dans la section de textesymbole .end n'a pas de correspondance avec le symbole .entsymbole .end n'a pas de correspondance avec le symbole .ent..end%c n'est pas précédé de %s.end%s n'est pas précédé de .%sle pseudo-op .endasmfunc n'est disponible qu'avec le fanion -mccs..endasmfunc sans .asmfunc..endasmfunc sans fonction.pseudo-op .endef utilisé avant .def; ignoré.endef pseudo opérateur utilisé à l'extérieur de .def/.endef: ignoré..endfunc manquant pour la déclaration .func précédente.endfunc manquant pour la déclaration .proc précédenteLa directive .ent n'a pas de nomDirective .ent sans symboledirective .ent sans concordance avec une directive .end.ent ou .aent n'est pas dans la section texte.ent ou .aent n'est pas dans la section texte..err rencontrédirective .error invoquée dans le fichier source.es n'est pas précédé de .bs.fail %ld rencontrécompte .field « %d » hors limite (1 <= X <= 32)taille de .fill limitée à %d.fmask en dehors de .entdirective .fnend sans .fnstart.frame à l'extérieur de .ent.gnu_attribute %d,%d est incompatible avec « %s ».gnu_attribute %d,%d n'est plus supporté.gnu_attribute %d,%d n'est pas reconnu par l'ABI en virgule flottante.gnu_attribute %d,%d requiert « %s »Directive .handler sans nom.ifeqs erreur de syntaxe.incbin a un compte à zéro, « %s » est ignoréopérande .inst.n trop grand. Utilisez plutôt .inst.w.largecomm supporté uniquement en mode 64 bits, .comm produit.linkonce n'est pas supporté pour ce format de fichier objet.literal n'est pas permis à l'intérieur de la région .begin literal.literal_position à l'intérieur de la directive literal; ignoré.ln pseudo opérateur à l'intérieur de .def/.endef: ignoré..loc avant .file.loc à l'extérieur de .text.loc pseudo opérateur à l'intérieur de .def/.endef: ignoré.l'expression .localentry de « %s » n'est pas une constantel'expression .localentry de « %s » n'est pas une puissance de 2 valablepseudo-op .longcall a été vu en dehors d'une relaxationpseudo-op .longjump a été en dehors d'une relaxation.ltorg dans la section %s est associé à .using dans la section %s.ltorg sans .using précédent dans la section %sdébordement de pile .machinedépassement négatif de la pile .machinedébordement de pile .machinemodedépassement négatif de la pile .machinemode.mask en dehors de .ent.mask/.fmask à l'extérieur de .ent.module n'est pas permis après la génération du code.module utilisé avec un symbole non reconnu : %s
Directive .name sans symboleDirective .name n'est pas dans la section .link.option pic%d n'est pas supportéeDirective .pdesc n'a pas de symbole d'entréeDirective .pdesc n'est pas dans la section .link.pdesc ne correspond pas au dernier .ent.pdesc a un mauvais symbole d'entrée.popsection sans .pushsection correspondant; ignoré.previous sans .section correspondante; ignoréle pseudo .profiler requiert au moins deux opérandes.directive .prologue sans directive .ent précédente.prologue à l'intérieur d'un prologue.ref à l'extérieur de .csectle pseudo-op .ref n'est disponible qu'avec le fanion -mccs..sblock peut uniquement être utilisé avec des sections initialisées.scl pseudo opérateur utilisé à l'extérieur de .def/.endef ignoré.pseudo-op .scl utilisé en dehors de .def/.endef; ignoré.sect: nom de sous-section ignoré.set pop sans .set pushsyntaxe erronée pour .set
l'expression .size de %s n'est pas une constante.size pseudo opérateur utilisé à l'extérieur de .def/.endef ignoré.pseudo-op .size utilisé en dehors de .def/.endef; ignoré.space ou .fill avec une valeur négative, ignoré.space compteur de répétition est négatif, ignoré.space compteur de répétition est zéro, ignoré.space spécifie une valeur non absoluenombre de répétitions .space/.bes est négatif, ignorénombre de répétitions .space/.bes est zéro, ignoré.stab%c n'est pas supporté.stab%c: champ de description '%x' trop grand, essayez un format de débug différent.stab%c: ignore les autres champs non nuls.stab%c: virgule manquante.stabx de la classe de stockage stsym doit être à l'intérieur de .bs/.es.syntax %s requiert  l'option « --no-underscore ».syntax %s requiert l'option « --underscore ».tag pseudo opérateur utilisé à l'extérieur de .def/.endef ignoré.pseudo-op .tag utilisé en dehors de .def/.endef; ignoré.tag requiert une étiquette de structure.tag cible « %s » qui est indéfini.tc n'est pas dans la section .toc.tc sans étiquette.type pseudo opérateur utilisé à l'extérieur de .def/.endef ignoré.pseudo-op .type utilisé en dehors de .def/.endef; ignoré.unwind_save ne supporte pas ce type de registre.usect: fanion d'alignement non nul ignoréDirective .usepv sans nomDirective .usepv sans type.uses ne réfère pas à un symbole local dans la même sectionpseudo-op .uses a été vu hors de la relaxationla cible .uses ne réfère pas à un symbole local dans la même section.using: expression de l'adresse de base illégale ou trop complexeexpression .val est trop complexe.val pseudo opérateur utilisé à l'extérieur de .def/.endef ignoré.pseudo-op .val utilisé en dehors de .def/.endef; ignoré.var ne peut être utilisé qu'avec une définition de macro.vframepsp n'a pas de sens, je suppose que c'est .vframesp qui était prévu.vliw n'est pas disponible quand VLIW est désactivé.directive .warning invoquée dans le fichier source.word %s-%s+%s n'avait pas la bonne tailletraitement de la table des cas .word a échoué: table trop grande0x%lx hors limite pour un déplacement signé de 32 bits0x%lx: « %s » type = %ld, classe = %d, segment = %d
registre scalaire SIMD 128 bits ou quadruple précision flottant attenduregistre scalaire SIMD 16 bits ou demi précision flottant attenduexpression 16 bitssaut de 16 bits hors limiteRéadressage 16 bits utilisé sur un opérande 8 bitsvaleur immédiate 3 bits hors limiteregistre scalaire SIMD 32 bits ou simple précision flottant attenduadresse 32 bits pas permise dans des instructions MPX 64 bits.Branchement conditionnel 32 bits a été générémode 32 bits pas supporté sur « %s »x86_64 32 bits est uniquement supporté avec ELFchamp de 5 bits doit être absoluimmédiate de 5 bits trop grandeDéplacement 6 bits hors limitevaleur immédiate 6 bit hors limiteRéadressage 62 bits n'est pas encore implémentéregistre scalaire SIMD 64 bits ou double précision flottant attendumode 64 bits pas supporté sur « %s »68040 et 68851 spécifiés; instructions mmu peuvent être assemblées incorrectementinstruction 8 byte dans la plage de délaiinstruction de saut 8 byte avec une plage de délairegistre scalaire SIMD 8 bits attenduDéplacement 8 bits hors limitevaleur immédiate 8 bits hors limiteRéadressage 8 bits utilisé sur un opérande 16 bits: Valeur immédiate dans cbcond est hors limite.: L'instruction requiert que frs2 et frsd soient dans le même registre: l'opérande relatif au PC ne peut être une constante: l'opérande TLS ne peut être une constante: Il n'y a que 32 registres F; [0-31]: Il n'y a que 32 registres F simple précision; [0-31]: Il n'y a que 64 registres F; [0-63]: nombre asr doit être entre 0 et 31: nombre asr doit être entre 16 et 31: immédiat crypto doit être entre 0 et 31: nom de registre ccr attendu : nom de registre pc attendu : nom de registre r0-r7 attendu: %asrN attendu: immédiat crypto attendu: expression ASI invalide: nom ASI invalide: numéro ASI invalide: nom cpreg invalide: masque d'expression membar invalide: masque de nom membar invalide: masque du numéro membar invalide: expression de fonction de prérecherche invalide: nom de fonction de prérecherche invalide: numéro de fonction de prérecherche invalide: mode siam invalide pour l'expression: numéro du mode siam invalide: traitement de la macro, l'indicateur de l'opcode réel n'a pas été trouvé dans la table de hachage: rd sur registre d'état auxiliaire en écriture seule: registre hyper privilégié non reconnaissable: registre privilégié non reconnaissable: registre d'état auxiliaire v9a non reconnaissable: registre d'état auxiliaire v9a ou v9b non reconnaissable:b non permis; utilise par défaut :w:lower16: pas permis dans cette instruction: l'opérande a trop de bits:valeur opérande(%d) trop grande pour la contrainte:taille de contrainte de réadressage inconnu:upper16: pas permis dans cette instruction:upper16: pas permis dans cette instruction<nom abi>	  spécifie pour ABI <nom abi><abi>	          Spécifier une version d'abi
			  <abi> peut être v1, v2, v2fp, v2fpp<abi>	  assembler pour l'ABI virgule flottante <abi><abs><nom arch>	  Assembler pour l'architecture <nom arch>
			  <nom arch> peut être
			  v3, v3j, v3m, v3f, v3s, v2, v2j, v2f, v2s<nom arch>	  assembler pour l'architecture <nom arch><lignebase>	  Assembler pour la ligne de base <lignebase>
			  <lignebase> peut être v2, v3, v3m<nom cpu>	  assembler pour le CPU <nom cpu><nom dsp>	  assembler pour l'architecture DSP <nom dsp><nom fpu>	  assembler pour l'architecture FPU <nom fpu><freg>	  Spécifier la configuration FPU
			  <freg>
			  0:    registres  8 SP /  4 DP
			  1:    registres 16 SP /  8 DP
			  2:    registres 32 SP / 16 DP
			  3:    registres 32 SP / 32 DP<imm8>,X<étiquette><mode>	  contrôle l'insertion implicite d'instructions IT<inconnu><ver>		  assembler pour la version eabi <ver>fanion ? de section ignoré quand G est présentréadressage @%s n'est pas supporté dans le format de sortie %d bits@tls ne peut pas être utilisé avec les opérandes « %s »@tls ne peut pas être utilisé dans le dernier opérandeUn nombre grand/flottant ne peut pas être utilisé comme déplacement: 0x%lx utiliséUn décalage de branchement requiert un alignement 0 MOD 4Un paramètre nommé « %s » existe déjà pour la macro « %s »Un registre d'état ou un nom de bit d'état est requisA0.2,A0.3,A1.2,A1.3 requis pour un registre QUICKRoTAAARG -> réadressage de constante non traité: %dADD/SUB sp, sp #immADRADRL utilisé pour un symbole qui n'est pas défini dans le même fichierAR %d uniquement accessible par unité %cRegistre AR pas trouvé dans une référence indirecteregistre ARM attenduExtension AUDIO ISAOptions assembleur AVR :
  -mmcu=[nom-avr] choisi la variante de microcontrôleur
                   [nom-avr] peut être :
                   avr1  - cœur AVR classique sans RAM données
                   avr2  - cœur AVR classique avec jusqu'à 8K de mémoire programme
                   avr25 - cœur AVR classique avec jusqu'à 8K de mémoire programme
                           plus l'instruction MOVW
                   avr3  - cœur AVR classique avec jusqu'à 64K de mémoire programme
                   avr31 - cœur AVR classique avec jusqu'à 128K de mémoire programme
                   avr35 - cœur AVR classique avec jusqu'à 64K de mémoire programme
                           plus l'instruction MOVW
                   avr4  - cœur AVR amélioré avec jusqu'à 8K de mémoire programme
                   avr5  - cœur AVR amélioré avec jusqu'à 64K de mémoire programme
                   avr51 - cœur AVR amélioré avec jusqu'à 128K de mémoire programme
                   avr6  - cœur AVR amélioré avec jusqu'à 256K de mémoire programme
                   avrxmega2 - XMEGA, > 8K, < 64K FLASH, < 64K RAM
                   avrxmega3 - XMEGA, > 8K, <= 64K FLASH, > 64K RAM
                   avrxmega4 - XMEGA, > 64K, <= 128K FLASH, <= 64K RAM
                   avrxmega5 - XMEGA, > 64K, <= 128K FLASH, > 64K RAM
                   avrxmega6 - XMEGA, > 128K, <= 256K FLASH, <= 64K RAM
                   avrxmega7 - XMEGA, > 128K, <= 256K FLASH, > 64K RAM
                   avrtiny   - cœur AVR Tiny avec 16 registres gp
Abandon parce que la déclaration a "%s"Valeur absolue relative au PC dans le code de relaxation. Erreur d'assembleur.....Valeur absolue dans le code de relaxation. Erreur d'assembleur.....Accès à « %s » comme un objet de thread localAccès à la fonction « %s » comme un objet thread localAjout d'un symbole non résolu n'est pas sur une frontière de mot.Ajout d'un symbole non résolu n'est pas sur une frontière de mot.Mode d'adressage *+ARx n'est pas permis pour un mode d'adressage par registre « memory-mapped ». Comportement résultant est indéfini.Mode d'adressage *+ARx est en écriture seulement. Le résultat de la lecture est indéfini.Adresse de l'opérande immédiatMode d'adressage pas encore implémenté.Débordement du .word (%#lx) signé ajusté : instruction « switch » trop grande.A ajusté le débordement signé de .word (%ld): option -statement trop grande.Alignement (%lu) trop grand: 15 assumé.Alignement doit être une puissance de 2Alignement négatif: 0 assuméAlignement trop grand: %d assuméAlignement trop grand: %d. assuméOptions pour Alpha:
-32addr                 traiter les adresses comme des valeurs de 32 bits
-F                      manque de soutien des instructions en virgule flottante
-mev4 | -mev45 | -mev5 | -mev56 | -mpca56 | -mev6 | -mev67 | -mev68 | -mall
                        spécifier la variante d'architecture Alpha
-m21064 | -m21066 | -m21164 | -m21164a | -m21164pc | -m21264 | -m 21264a | -m21264b
                        ces variantes contiennent les opcodes PALcode
Une instruction IMM ne devrait pas être présente dans le fichier .sUne instruction a été étendue (%s)L'architecture ne concorde pas sur « %s ».Les variantes d'architecture sont:Argument de .vec_size devrait être 4 ou 16, actuel: %d.Argument de .vec_size n'est pas une constante.L'argument à .BLOCK/.BLOCKZ doit être compris entre 0 et 0x3fffffffArgument pour .even ignoréAssembleur ne supporte pas encore PICMessages de l'assembleur:
Échec d'assertion à %s ligne %d.
Échec d'assertion dans %s à %s ligne %d.
Au moins un argument PR attenduAu moins deux arguments PR attendusTentative de purger la macro inexistante « %s »Tentative de placer un symbole commun dans l'ensemble %sTentative de placer le symbole indéfini dans l'ensemble %sTentative de redéfinition de l'ensemble de registres « %s »Nom d'attribut pas reconnu: %sDécalage auto incrémenté/décrémenté « %ld » est hors limite.Registre auxiliaire AR0--AR7 requis pour l'indirectionImmédiat BALIGN n'est pas 0, 1, 2 ou 3 (%lu)BFD est désynchronisé avec GAS, type de section bien connu « %s » non traitéBSPEC déjà actif. Imbrication non supportée.BSPEC sans ESPEC.longueur BSS (%d) < 0 ignoréelongueur BSS (%d.) <0! Ignoré.Expression BYTE n'est pas un nombre purexpression BYTE n'est pas dans les bornes 0..255Directive .fmask erronéeDirective .frame erronée paramètre 1./2.Directive .frame erronée paramètre 3./4.Directive .mask erronéeMauvaise directive .section: nécessite a,s,w,x,M,S,G,T dans la chaîneVersion COFF erroné « %s »Version CPU erronée « %s »Mauvais registre RA (%d) pour .fnameRegistre de base erroné, utilise $%d.Appel erroné à MD_NTOF()Appel erroné à md_atof ()Appel erroné à md_atof() - formats en virgule flottante ne sont pas supportésAppel erroné à md_atof()Construction erronée d'adressage indirect %sMauvais déplacement %d (exige 0--255)
Table de opcode erronée, bris d'assemblage.opcode-table-option erroné, vérifiez dans le fichier ns32k-opcode.hMauvais opérandeOpérande invalide pour une instruction de chargement (load): « %s »Opérande erroné pour une instruction de stockage: « %s »Mauvaise valeur de l'opérande: %sMauvaise liste de paramètres pour la macro « %s »Mauvais nom de registreMauvais nom de registre %sGamme de registre erronéeType de correctif de réadressage erroné (%d)Type de réadressage erroné: 0x%02xSegment erroné (devrait être absolu).Segment erroné dans l'expression.Numéro de séquence erroné: !%s!%sMauvais suffixe après « : » utilisez {b|w|d} où d est le choix par défautSuffixe erroné, utilise d par défautExpression d'adresse mal composéeRegistres « Banked » non disponibles pour cette architectureGrand nombre trop grandUn grand nombre n'est pas permis dans un littéral « short ». Mode immédiat assumé.Grand nombre trop grand pour le format %c; tronquéGrand nombre trop grand pour un « long »Champ de bits hors limiteLes deux arguments doivent être des symboles de substitutionÀ la fois the_insn.HI et the_insn.LO sont initialisés : %sBranchement sur une adresse non alignéeAssemblage cassé. Aucune tentative d'assemblage.Opcode erroné: « %s » « %s »
C0 - C15 attenduOptions de la ligne de commande spécifiques à C54x:
instruction CFI utilisée sans être précédé de .cfi_startprocCFI n'est pas supporté pour cette ciblerécupération de l'état CFI sans mémorisation précédenteVersion de CPU a déjà été initialiséOptions spécifiques CRIS:
symbole C_EFCN pour %s hors limiteAppel de gen_cond_branch_32 pour .arch common_v10_v32
Ne peut déplacer %d octets par réadressage%sNe peut faire un réadressage PIC relatif au PC de %d octetsNe peut faire un réadressage relatif au PC de %d octetsNe peut faire un réadressage de %d octets relatif au PC pour le stockage de type %dNe peut faire un réadressage PIC de %d octetsNe peut faire un réadressage de %d octetsNe peut faire un réadressage de %d octets pour le stockage de type %dNe peut trouver la correspondance de l'indice de relaxation. ligne : %dNe peut représenter le réadressage %s dans ce format de fichier objetNe peut initialiser dlx_skip_hi16_flagNe peut ajouter le bit de stop pour marquer la fin du groupe d'instructionsNe peut changer les espace à l'intérieur d'une définition de procédure. IgnoréNe peut modifier des sous-espaces à l'intérieur de la définition d'une procédure. IgnoréNe peut traiter l'expression; utilise %ld par défautNe peut utiliser un nombre flottant en litteral « short »: mode immédiat utilisé.Ne peut trouver l'opcode à faire concorder avec les opérandesNe peut traiter O_big dans s390_exp_compareNe peut adresser par hachage %s: %sNe peut adresser par hachage « %s »: %s
Ne peut adresser par hachage l'instruction « %s »:%sNe peut rediriger stderr vers le fichier « %s »Ne peut relaxer la différenceNe peut relocaliser l'expressionNe peut initialiser la valeur GPNe peut initialiser les masques de registresLes branchements longs ne sont pas disponibles sur cette architectureNe peut découvrir la taille de l'opérande.
Ne peut allouer un descripteur unwind
Ne peut assembler l'instructionNe peut définir un symbole d'exportation: %s
Ne peut définir le symbole statique: %s
Ne peut exprimer le réadressage %s%d%sNe peut trouver le type de réadressage pour le symbole %s, code %dNe peut générer un type de réadressage pour le symbole %s, code %sNe peut traiter le correctifNe peut faire un réadressage %s relative au PCNe peut représenter le réadressage « %s » dans le fichier objetNe peut représenter l'exposant sur %d bitsNe peut représenter le type de réadressage %sPOPM ne peut être utilisé pour rétablir le registre SRUn registre spécial ne peut pas être utilisé avec cette instructionCasse valeur %ld inattendue à la ligne %d du fichier « %s »
Changement de version de CPU à la volée n'est pas supportéLe changement à la volée de la génération du processeur n'est pas supporté...Valeur GP choisie: %lx
Accolade fermante manquanteVirgule et symbole attendus pour « .asg CHAÎNE, SYMBOLE »Virgule et symbole attendus pour '.eval EXPR, SYMBOLE'Virgule attendueVirgule attendue
Virgule attendue après le nom de sectionAlignement négative du commun; 0 est assuméAlignement du commun n'est pas une puissance de 2Expression complexe pas supportéeOpérande cible LAPC compliqué n'est pas un multiple de deux. Utilisez LAPC.DCondition « %s » ne concorde pas avec le groupe précédentCondition « %s » utilise un accumulateur différent de la condition précédenteCondition <%c%c> dans la directive de contrôle structurée ne peut être encodée correctementExpression constante %d hors des limites [%d, %d].Conversion du BSR relatif au PC en un JSR absoluConversion du branchement relatif au PC en un saut absoluConversion du branchement conditionnel relatif au PC en un saut absoluConversion du déplacement relatif au PC en absoluCopyright © 2014 Free Software Foundation, Inc.
Ne peut initialiser l'architecture et la machineN'a pu initialiser l'architecture et la machineCréation de sections avec .xdataN/.xrealN/.xstringZ est dépréciée.Section courante n'est pas initialisée, nom de section requis pour .clinkregistre D hors limite pour la version VFP choisieOptions D10V:
-O                      Optimiser.  Certaines opérations seront faites en parallèle.
--gstabs-packing        Empaqueter les instructions adjacentes short ensembles même
                        lorsque --gstabs est spécifié.  Activé par défaut.
--no-gstabs-packing     Si --gstabs est spécifié, ne pas empaqueter les instructions
                        adjacentes ensembles.
pointeur RAM DSP dans une unité incorrecteUtilisation simultanée de « f%d » et « f%d » est dangereuseCible par défaut « %s » n'est pas supportée.Assembleur défectueux. Aucune tentative d'assemblage.Branchement différé pas disponible sur SH1Syntaxe dépréciée.Accumulateur de destination pour chaque partie de l'instruction parallèle doit être différentRegistre de destination doit être ARnLe registre de destination doit être R0 ou R1Le registre de destination doit être R2 ou R3Des différences de symboles dans des sections différentes ne sont pas supportéesArguments différents trouvés pour .vec_size, précédent %d, actuel %dValeur directe de %ld n'est pas convenableDirective .atmp uniquement disponible avec l'option -mintel-syntaxDirective .dual uniquement disponible avec l'option -mintel-syntaxDirective .enddual uniquement disponible avec l'option -mintel-syntaxDirective invalide à l'intérieur d'un paquetLa longueur de déplacement %s est ignorée !Déplacement trop grand pour :dValeur de déplacement %ld est trop grandeSupport des instructions de divisionsNe sait pas comment mesurer la largeur de %c dans md_assemble()Je ne sais pas comment gérer ce champ. %sJe ne sais pas comment relocaliser un opérande simple de type %sConditionnel %s dupliquéSigne égal (=) en double dans l'instructionPrédicat de registre en double ignoréPseudo opcode %s en double.Les constantes EBCDIC ne sont pas supportées.Débug ECOFF désactivé.ENDLOOP sans LOOP correspondantoptions spécifiques EPIPHANY de la ligne de commande:
ESPEC n'est pas précédé de BSPECArgument vide dans .endpArgument vide dans .procLe décompte des épilogues de %lu dépasse le nombre de prologues imbriqués (%u)Registres de destination parallèle égaux, un résultat sera abandonnéErreur %s dans %s
Erreur dans l'argument %d. Attendu: « %s »Erreur dans l'expressionErreur dans le traitement du réadressageErreur dans la syntaxe de la ligneErreur lors de l'initialisation des fanions de « %s »: %sErreur: Nombre pair requis. Arrondi à %dExécuter %s dans IU en ordre sériel inverse peut ne pas fonctionnerExécution de %s dans IU peut ne pas fonctionnerExécution de %s dans IU peut ne pas fonctionner lors d'une exécution en parallèleExécuter %s en ordre sériel inverse avec %s peut ne pas fonctionneropcode étendu après un branchement retardé: « %s »opcode étendu en mode dual: « %s »« ( » attendu« ) » attendue« : » attendu« [ » attendu« ] » attenduVirgule attendue après la longueur du communVirgule attendue après le nomVirgule attendue après le nom « %s »Virgule attendue après un nom de symboleVirgule attendue après le nom de symbole: reste de la ligne ignoré.Expression immédiate attendueChaîne entre apostrophes attendueRegistre attendu. « %s » trouvé.Séparateur « = » attenduNombre simple attendu.Valeur constante attendueNom de registre attenduRegistre attendu.Un argument contenant une constante caractère est attenduOpérande attendu après « , »Opérande attendu après « , »; n'a rien trouvéOpérande attendu avant « , »; n'a rien trouvéRegistre D attendu en mode indexé indirect.Second argument attenduLes arrêts explicites sont ignorés en mode autoErreur d'expression pour le modificateur d'opérande %%hi/%%lo
Expression hors limite, utilise 0Expression trop complexe.Adressage étendu n'est pas supportée sur le CPU spécifié) superflueRebut superflu dans l'appel de fonction,  « ) » attenduRebut en trop sur la ligneFATAL: Attachement de l'en-tête du compilateur %sFIRST n'est pas supporté comme un argument pour .SUBSPACEbranchement FP dans une plage de délaibranchement FP précédé par une instruction FP; NOP inséréFPA .unwind_save n'accepte pas une liste de registresregistre FPA attenduExtension FPU DPExtension FPU SPinstructions FPU fused-multiply-addParamètre FRAME doit être un multiple de 8: %d
Options spécifiques FRV de la ligne de commande:
N'a pu trouver un mode valable pour « %s ».impossible de trouver le début réel de la fonction: %s
Erreur fatale: Champ incorrectement aligné [%d] (%d).Champ hors limite [%d..%d] (%d).Fichier « %s » n'est pas dans le format d'archive macroLe 1er opcode est long.  Incapable de mélanger des instructions tel que spécifié.Le premier opérande de .%s doit être un prédicatLe premier opérande de .%s n'est pas un registreLe premier opérande de .%s n'est pas un registre valideLe premier opérande de .altrp n'est pas un registre de branchement valideLe premier opérande de .fframe doit être une constanteLe premier opérande de .prologue doit être une constante positive de 4 bitsLe premier opérande de .restore doit être le pointeur de pile (sp)Le premier opérande de .save n'est pas un registreLe premier opérande de .save n'est pas un registre valideLe premier opérande de .save.b doit être une constante positive de 5 bitsLe premier opérande de .save.g doit être une constante positive de 4 bitsLe premier opérande de .save.gf doit être une constante non négative de 4 bitsLe premier opérande de .unwabi doit être une constanteLe premier opérande de .vframe doit être un registre généralCorrigez la dépendance des données: %s %s -- %s %s (insérez %d nop!/%d)Corrigez la dépendance des données: %s %s -- %s %s (insérez 1 pflush/%d)Correctif de %ld trop grand pour la largeur du champ de %dFlottant AC illégal en tant que opérande entierNombre en virgule flottante pas valable dans l'expressionRegistre en virgule flottante est dans la liste de registresForcé le littéral « short » en mode immédiat. now_seg=%s to_seg=%sA forcé un déplacement d'octet« { » trouvée après un passage explicite en mode automatique« { » trouvé alors que le paquetage est déjà commencé« { » trouvé alors que le paquetage manuel est déjà activé« } » trouvée alors que le paquetage manuel est désactivé« } » trouvé en dehors du tout paquetage.Utilisation d'un nom de registre non canonique %s; utilise %s à la place.Options coprocesseur Freescale XGATE :
  -mshort                 utiliser l'ABI int de 16 bits (par défaut)
  -mlong                  utiliser l'ABI int de 32 bits
  -mshort-double          utiliser l'ABI double de 32 bits
  -mlong-double           utiliser l'ABI double de 64 bits (par défaut)
  --mxgate                spécifier la variante du processeur[%s par défaut]
  --print-insn-syntax     afficher la syntaxe de l'instructions en cas d'erreur
  --print-opcodes         afficher la liste des instructions avec la syntaxe
  --generate-example      générer un exemple de chaque instructionLa fonction espère deux argumentsAssembleur GNU %s
Version de l'assembleur GNU %s (%s) utilisant la version BFD %s
GOT est déjà dans la table de symbolesGOT est déjà dans la table des symbolesmauvaise expression GOT avec %staille du prologue GP excède la taille du champ, utilise 0 à la placeexpression GREG trop complexeRebut à la fin de l'instruction: « %s ».Échec de GAS, type de réadressage #%i
Échec de GAS, type de réadressage %s
Échec de GAS, valeur de réadressage %d
Registre général illégal en tant que opérande flottantLa section de groupe « %s » n'a pas de signature de groupeLes registres HI/LO devraient être spécifiés ensemblesLe registre HI/LO devraient être spécifiés sans registre additionnelCapacité matérielle « %s » pas activée pour « %s »La fonction de hachage a retourné « %s ».ADD, MOV, CMP sur registre haut utilisant le PCADD, MOV, CMP, BX, BLX sur registre haut utilisant le PCJe n'ai pas besoin ni n'utilise de fichier temporaire « %s ».Je n'utilise pas de fichier inter-passe ! -V ignoréOptions I960:
Options IA-64:
  --mconstant-gp                indiquer que le fichier utilise le modèle de constantes GP
                                (initialiser le fanion d'en-tête ELF EF_IA_64_CONS_GP)
  --mauto-pic                   indiquer que le fichier utilise le modèle de constantes GP
                                sans les descripteurs de fonction (initialiser le fanion d'en-tête ELF
                                EF_IA_64_NOFUNCDESC_CONS_GP)
  -milp32|-milp64|-mlp64|-mp64  sélectionner le modèle de données (par défaut -mlp64)
  -mle | -mbe                   sélectionner le système à octet de poids faible ou fort (par défaut -mle)
  -mtune=[itanium1|itanium2]    ajuster pour un CPU spécifique (par défaut -mtune=itanium2)
  -munwind-check=[warning|error]
                                vérifie la directive unwind (par défaut -munwind-check=warning)
  -mint.b=[ok|warning|error]    vérifie hint.b (par défaut -mhint.b=error)
  -x | -xexplicit               activer la vérification des violations de dépendances
                                la vérification des violations de dépendances
options spécifiques IP2K de la ligne de commande:
Les blocs IT contenant des instructions Thumb 16 bits des classes suivantes sont dépréciés avec ARMv8 : %sLes blocs IT contenant des instructions Thumb 32 bits sont dépréciés avec ARMv8Les blocs IT contenant plus d'une instruction conditionnelle sont dépréciés dans ARMv8IT atterri dans la plage d'un bloc IT précédentL'instruction IU ne peut pas être laissée dans le conteneur de gaucheIgnore la tentative de redéfinition du symboleTentative ignorée de redéfinition du symbole « %s »Tentative ignorée de redéfinition du symbole « %s ».Ignore la tentative de déborder au delà de la fin de la régionIgnore les changements des attributs de section pour %sDéclaration ignorée en raison de « %s »Registre du processeur 32 bits illégal (« %s ») dans l'instruction: « %s »Registre AR illégal dans une référence indirecteRegistre coprocesseur illégal dans l'instruction « %s »Registre coprocesseur spécial illégal dans l'instruction « %s »Échelle illégale - « %d »Paramètre « cinv » illégal: « %c »Opérande « mask16 » illégal, l'opération est non définie - « %s »Combinaison illégale de fonctions de réadressageInstruction émulée illégale Paire de registres d'index illégale (« %s ») dans l'instruction: « %s »Instruction illégale ou opcode non implémenté.Opérande illégal (arg %d)Séparateur d'opérande « %c » illégalOpérande illégal.Opérandes illégauxOpérandes illégaux (espaces): « %s »Opérandes illégaux pour %sOpérande %s illégalOpérandes illégaux: %%%s ne peut être utilisés seulement avec call __tls_get_addrOpérandes illégaux: %%%s ne peut être utilisé ensemble avec d'autres réadressages dans insn ()Opérandes illégaux: %%%s requiert des arguments dans ()Opérandes illégaux: %%r_%s%d requiert des arguments dans ()Opérandes illégaux: %%r_plt dans %d-octet de champ de donnéesOpérandes illégaux: %%r_tls_dtpoff dans %d-octet du champ de donnéesOpérandes illégaux: %%tls_ldo dans un champ de données de %d octetsOpérandes illégaux: %%tls_ldo requiert des arguments dans ()Opérandes illégaux: ne peut ajouter des expressions qui ne sont pas des constantes à %%%s()Opérandes illégaux: ne peut faire de l'arithmétique impliquant %%%s() d'un symbole relocalisableOpérandes illégaux: ne peut faire de l'arithmétique autre que + et - impliquant %%%s()Opérandes illégaux: seulement %%r_%s%d permis dans %d-octets de champ de donnéesOpérandes illégaux: rebuts après %%r_%s%d()Opérandes illégaux: rebut après %%tls_ldo()Registre processeur illégal (« %s ») dans l'instruction: « %s »Registre illégal (« %s ») dans l'instruction: « %s »Registre illégal « %s » dans l'instruction « %s »Registre « %s » illégal dans la liste des registres copRegistre « %s » illégal dans la liste des registres cop spéciauxRegistre « %s » illégal dans la liste des registresRegistre « %s » illégal dans la liste des registres utilisateursPaire de registres inconnue (« %s ») dans l'instruction: « %s »Paire de registres illégale « %s » dans l'instruction « %s »Nom de section illégal « %s » (provoque une collision des noms des sections unwind)Type d'opérande illégal (arg %d)L'opérande immédiat n'est pas permis pour l'opérande %d.Valeur immédiate %ld est trop grandeValeur immédiate pour mbar > 32. Utilise <valeur %% 32>Valeur immédiate n'est pas dans les bornes de 16 bits: %ldValeur immédiate n'est pas dans les bornes signées de 16 bits: %ldValeur immédiate n'est pas dans les bornes non signées de 16 bits: %ldValeur immédiate n'est pas dans les bornes non signées de 4 bits: %ldValeur immédiate n'est pas dans les bornes non signées de 5 bits: %ldValeur immédiate n'est pas dans les bornes non signées de 6 bits: %ldValeur immédiate n'est pas dans les bornes non signées de 6 bits: %ldValeur immédiate n'est pas dans les bornes de 8 bits: %ldValeur immédiate n'est pas dans les bornes signées de 8 bits: %ldValeur immédiate n'est pas dans les bornes non signées de 8 bits: %ldValeur immédiate de %ld est trop grandeValeur immédiate de %ld est trop grande pour ldfLes valeurs immédiates %d et %d vont donner lieu à un comportement indéfini.Premier et second opérande incompatibles dans l'instructionValeur fr_opcode incorrecte dans frag. Erreur interne.....Nombre d'opérandes incorrectNombre d'opérandes incorrectSyntaxe incorrecte, %s.Valeur d'incrémentation/décrémentation est hors limite: « %ld ».L'index peut uniquement être appliqué aux registres rotatifs ou indirectsL'index doit être un registre généralIndex hors de la gamme 0..%uRegistre d'index IR0,IR1 requis pour un déplacementMode indexé indirect n'est pas permis pour movb/movw.L'adressage indirect indexé n'est pas valide pour 68HC11.L'index du registre indirect doit être un registre généralBoucle infinie rencontrée lors du calcul des adresses des symboles de la section %sLes nombres infinis ne sont pas supportés par cette cible
Info: Le .body initial doit précéder toute instructionLe .prologue initial doit précéder toute instructionInsertion de « %s » dans la table de hachage des constantes a échoué: %sInsertion de « %s » dans la table d'indices a échoué: %sInsertion de « %s » dans la table de structure a échoué: %sInstruction %s n'est pas permise dans la plage de délai.L'instruction « %s » requiert une version LP de CPUL'instruction « %s » requiert une mode d'adressage éloignéInstruction « %s » n'est pas reconnue.Instruction ne s'insère pas dans les positions de délais disponible (%d-mots insn, %d positions restantes)Instruction ne s'insère pas dans les positions de délai disponibles (%d-mots insn, %d positions restantes). Comportement résultant est indéfini.L'instruction ne supporte par les adresses =NForme d'instruction pas supportée par cette architecture.Formats d'instruction pour « %s »:Instruction dans le conteneur R est écrasée par une instruction de contrôle de flux du conteneur L.L'instruction doit être exécutée en parallèleL'instruction doit être exécutée en parallèle avec une autre.Instruction pas supportée par cette architectureL'instruction utilise une version avec long, aussi elle ne peut être mélangée tel que spécifiéLes instructions n'utilisent pas de pipelines parallèles durant l'exécution.Les instructions ne peuvent pas être exécutées en parallèleLes instructions partagent le même pipeline durant l'exécutionLes instructions utilisant des modificateurs de décalage long ou des adresses absolues ne sont pas répétables. Comportement résultant est indéfini.Les instructions qui causent une discontinuité du PC ne sont pas permises dans une plage de délai.
Comportement résultant est indéfini.Intel K1OM supporte uniquement ELF 64 bitsLe K10M d'Intel est 64 bits uniquementIntel L1OM supporte uniquement ELF 64 bitsLe L10M d'Intel est 64 bits uniquementErreur interne: ne peut allouer m68k_sorted_opcodes de la taille %dErreur interne: ne peut adresser par hachage %s: %sErreur interne: ne peut repérer %s dans la table de hachageErreur interne: ne peut adresser par hachage %s: %sErreur interne: mauvaise longueur d'instructionErreur interne d'assembleur pour l'instruction %sErreur interne d'assembleur pour le format d'instruction %sErreur interne d'assembleur pour la macro %sProblème interne. Essayer d'utiliser 0(r%d) au lieu de @r%dErreur de consistance interne. Vérifier ns32k-opcode.hErreur interne découverte dans md_convert_frag: offset %ld. Merci de rapporter ceci.Erreur interne!
Erreur interne, abandon à %s ligne %d
Erreur interne, abandon à %s ligne %d dans %s
Erreur interne: Erreur de plage. %sErreur interne: Erreur d'indice de relaxation. %s: %xErreur interne: incapable de repérer l'espace contenant pour %s.Erreur interne: Type de correctif %d inconnu (« %s »)Erreur interne: ne peut trouver l'opcode « %s » pour « %s »
Erreur interne: ne peut adresser par hachage « %s »: %s
Erreur interne: je ne sais pas comment forcer %s à la fin du groupe d'instructionsErreur interne: perte du opcode « %s » « %s »
Erreur de logique interne dans iif.iifP[].typeErreur de logique interne dans iif.iifP[n].typeErreur de logique interne. ligne %d, fichier « %s »Erreur de logique interne. ligne %d, fichier « %s »Option --size-check= invalide: « %s »Argument .CALL invalide: %sArgument à .CALLINFO invalide: %sArgument .SPACE invalideargument .SUBSPACE invalideFormat .insn invalide
Condition d'addition invalide: %sCondition d'addition et de branchement invalideBranchement invalide sur la condition de bit: %cIdentificateur COPR invalideValeur de l'opérande CST4 invalide (arg %d)Condition comparaison et de branchement invalideCondition comparaison/soustraction invalideCondition comparaison/soustraction invalide: %sValeur de l'opérande DISPU4 invalide (arg %d)Expression d'étiquette de données invalideCondition de comparaison FP invalide: %sFormat d'opérande FP invalide: %3sComplèteur FTEST invalide: %sFormat d'opérande en virgule flottante invalide.Syntaxe de complèteur de chargement indexé invalide.Complèteur de chargement indexé invalide.Condition d'instruction logique invalide.Nullification invalide: (%c)Expresion PIC invalideRegistre invalide dans la liste des registresIdentificateur SFU invalideCondition décalage/extraction/dépôt invalide.Complèteur Load/Store courts invalide.Complèteur Store Bytes Short invalideCondition d'instruction unaire (Unit) invalide.Registre accumulateur invalide.argument invalide %d pour .prologueDescription invalide de l'argument: %dPosition d'argument invalide: %s
Argument invalide à l'option --abi: %sArgument invalide à l'option --isa: %sArgument invalide vers .abi: %sArgument invalide pour .mode: %sRegistre auxiliaire invalide (utiliser AR0-AR7)Caractère %s invalide avant l'opérande %sCaractère %s invalide dans l'opérande %sCaractère %s invalide dans l'opcodeCombinaison invalide d'instructions dans le paquet.Combinaison invalide: --abi=32 avec --abi=64Combinaison invalide: --abi=64 avec --abi=32Combinaison invalide: --abi=64 avec --isa=SHcompactCombinaison invalide: --isa=SHcompact avec --abi=64Combinaison invalide: --isa=SHcompact avec --isa=SHmediaCombinaison invalide: --isa=SHmedia avec --isa=SHcompactArchitecture par défaut invalide, bris d'assemblage.Registre de destination invalide pour cette instruction, utiliser « tfr ».Registre de destination invalide.Directive invalideDéplacement invalide dans une référence indirecteSyntaxe dmad invalide « %s »Utilisation redondante de « %c%d » n'est pas permiseExpression invalide après # numéro
Expression invalide après %%%%
Expression invalideSélecteur de champ invalide. F%% assumé.Taille de champ invalide, doit être entre 1 et 32 inclus.Nombre en virgule flottante invalideOpérande d'écriture immédiat invalide.Mode indexé indirect invalide.Registre d'index invalide, registre X attendu.Registre d'index invalide, registre Y attendu.Registre indexé invalide.Mode d'adressage indirect invalideDéplacement %d invalide pour le mode d'adressage indirectInstruction %s erronéeInstruction invalide rencontrée, impossible de récupérer. Pas d'assemblage tenté.Étiquette invalide « %s »Complèteur de combinaisons left/right invalideLongueur invalide (utilisez 0 à %d)Mnémonique invalide « %s »Mode invalide: %s
Nombre invalideOpcode/opérande invalideOpérande invalide (s) pour une instruction parallèle « %s »Opérande invalide (utilisez 1, 2, ou 3)opérande invalide dans l'expressionOpérande invalide pour « %s »Opérande invalide: valeur immédiate utilisée comme adresse.Opérande invalide: valeur immédiate utilisée comme adresse de base.Opérandes invalidesOpérandes invalides %sOpérandes invalides pour %sOpérateur invalide pour l'opérande.Mode d'adresse invalide ou illégal combiné avec un index-échelleRéadressage relatif du PC invalideComplèteur de permutations invalideType d'enregistrement invalide pour le format P3.Type d'enregistrement invalide pour le format B1.Type d'enregistrement invalide pour le format P6.Type d'enregistrement invalide pour le format X1.Type d'enregistrement invalide pour le format X3.Registre invalide pour un instruction dbcc/tbcc.Registre invalide pour un post/pré incrémentation.Registre invalide pour la simple précision fmpyadd ou fmpysubListe de registres invalide pour ldm/stm
Numéro de registre invalide à « %.6s »Spécification de registre invalide.Registre invalide.Registre invalide: « r%d »Registre invalide: r0 et r15 illégauxRéadressage invalideMode indexé-échelle invalide, utilisez b, w, d ou qUtilisation simultanée de « f%d » et « f%d » n'est pas permiseRegistre source invalide pour cette instruction, utiliser « tfr ».Registre source invalide.Registre d'état invalide « %s »Indice invalide (utilisez 1 à %d)Suffixe invalide pour le bassin d'entrées littéralesSyntaxe invalide en mode d'adressage externeSyntaxe invalide dans le mode d'adressage relatif en mémoireSyntaxe invalide en mode d'adressage relatif au PCUtilisation invalide de « %c%d » en tant que opérande de sortieUtilisation invalide de « r%d » en tant opérande de mise à jour de base de l'adresseUtilisation invalide de l'opérateur de parallélisation.Rebus après « } » : « %s »Rebut à la fin de la ligne, %s.Noms MCU connus :l'instruction LDP a besoin d'un opérande 24 bitsexpression LOC avec pas arrière n'est pas supportéeLOC vers une section inconnue ou indéterminée lors de la première passeLR et PC ne devraient pas être tous les deux dans la liste des registresÉtiquette "$%d" redéfinieL'étiquette doit être la première dans un paquetÉtiquette requise pour .tagSigne plus pas permis au début d'une instruction coreLongueur de .comm « %s » est déjà %ld. N'a pas été changé en %d.Longueur de .comm « %s » est déjà %ld. N'a pas été changé pour %ld.Longueur de .lcomm « %s » est déjà %ld. N'a pas été changé à %ld.Longueur de .scomm « %s » est déjà %ld. N'a pas été changé à %ld.Spécification de longueur ignorée. Mode d'adressage 9F utiliséLigne %d: type de réadressage inconnu: 0x%x.Les numéros de lignes doivent être des entiers positifs
Débordement du bassin des littérauxChargements littérauxSymbole local « %s » ne peut être rendu équivalent au symbole commun « %s »Les instructions longues ne peuvent pas être combinées.Ressemble à une procédure, mais ne peut dire de quel genre.
Bits du bas tronqué dans l'opérande flottant immédiatopcode spécifique M340 utilisé lors de l'assemblage pour M210Options spécifiques MCORE:
  -{no-}jsri2bsr	   {dé}sactiver la conversion jsri en bsr (par défaut: no)
  -{no-}sifilter	   {dé}sactiver le comportement du filtre de silicon (par défaut: no)
  -cpu=[210|340]     sélectionner le type de CPU
  -EB                assembler pour un système à octets de poids fort (par défaut)
  -EL                assembler pour un système à octets de poids faible
l'option MCU requiert un nom
la valeur MDRD doit être entre 1 et 8Appel PIC MIPS à un registre autre que $25Options MIPS:
-EB                     générer du code pour système à octets de poids fort
-EL                     générer du code pour système à octets de poids faible
-g, -g2                 ne pas enlever les NOP inutiles ou les branchements de commutation (swap)
-G NOMBRE               permettre la référence des objets jusqu'à NOMBRE d'octets
                        implicitement avec le registre GP [par défaut 8]
Options MN10200:
aucune pour l'instant
Options assembleur MN10300:
aucune pour l'instant
opérande MOVI n'est pas une valeur signée de 32 bits: 0x%8x%08xpseudo-op MRI de style ORG n'est pas supportéOptions MSP430 :
  -mmcu=<nom-msp430>      - sélectionner le type de microcontrôleur
  -mcpu={430|430x|430xv2} - sélectionner l'architecture du microcontrôleur
Options spécifiques de la ligne de commande MT:
L'instruction MU ne peut pas être dans le conteneur de droiteMacro « %s » a déjà été définieregistre Maverick DSPSC attenduregistre Maverick MVAX attenduregistre Maverick MVD attenduregistre Maverick MVDX attenduregistre Maverick MVF attenduregistre Maverick MVFX attenduAu plus %d bits peuvent être mis dans l'opérande « mask16 »Options en ligne de commande spécifiques MeP:
  -EB                      assembler pour un système à poids fort
  -EL                      assembler pour un système à poids faible (défaut)
  -mconfig=<nom>           spécifier une configuration de puce à utiliser
  -maverage -mno-average -mmult -mno-mult -mdiv -mno-div
  -mbitops -mno-bitops -mleadz -mno-leadz -mabsdiff -mno-absdiff
  -mminmax -mno-minmax -mclip -mno-clip -msatur -mno-satur -mcop32
                           active/désactive les opcodes données

  Si -mconfig est donné, les autres options -m le modifie.  Autrement,
  si aucune option -m n'est spécifiée, tous les opcodes centraux sont activés;
  toutes les options -m positives données sont les seules activées;
  toutes les options -m négatives données sont les seules désactivées;
Registre de projection mémoire « %s » hors limiteInstructions 16 bits diverses.entry mal positionné. Ignoré.« ( » manquante après la fonction de substitution de symbole« ) » manquante« ) » manquant dans l'expression de symbole de substitution indicée« , » manquante« } » manquante à la fin du fichier« } » manquante : « %s ») manquante) manquant dans ra(rb).EXIT manquant pour un .ENTRY.callinfo manquant.callinfo manquant pour cette procédure.callinfo manquant..endp manquant après la déclaration .proc précédente.exit manquant
.label_state %ld manquant.procend manquant
Branchement manquant sur la condition de bit« ] » manquant pour compléter le mode indexé-indirect.« ] » manquant pour fermer l'opérande de registre indirect.Arguments manquants pour l'opcode « %s ».Terminateur de substitution forcée manquant « : »Nom de fonction manquant pour .PROCNom de fonction manquant pour .PROC (chaîne d'étiquette corrompue)Nom d'étiquette manquant pour .LABELNom de macro manquantAccolades pairées manquantes: « %s »Opérande manquantOpérande manquant.Directive .using manquante ou mauvaisequalificateur de paramètre manquant pour « %s » dans la macro « %s »Type de relation de prédicat manquantSecond registre manquant pour le mode indexé-indirect.Second registre ou décalage pour le mode indexé-indirect manquant.Nom de section manquantArgument pour la taille est manquantNom de symbole manquant dans la directiveValeur manquante pour le paramètre requis « %s » de la macro « %s »Mélange d'adressages normal et étendu n'est pas supportéMélange des syntaxes de registres avec et sans « $ ».Plus d'un registre AR trouvé dans une référence indirectePlus d'un déplacement trouvé dans une référence indirectePlus d'un opérateur de réadressage par insnOptions Motorola 68HC11/68HC12/68HCS12:
  -m68hc11 | -m68hc12 |
  -m68hcs12 | -mm9s12x |
  -mm9s12xg               spécifier le processeur [par défaut %s]
  -mshort                 utiliser l'ABI int de 16 bits (par défaut)
  -mlong                  utiliser l'ABI int de 32 bits
  -mshort-double          utiliser l'ABI double de 32 bits
  -mlong-double           utiliser l'ABI double de 64 bits (par défaut)
  --force-long-branches   toujours convertir les branchements relatifs en absolus
  -S,--short-branches     ne pas convertir les branchements relatifs en absolus
                          lorsque le décalage est hors limite
  --strict-direct-mode    ne pas convertir le mode direct en mode étendu
                          lorsque l'instruction ne supporte pas le mode direct
  --print-insn-syntax     afficher la syntaxe de l'instruction en cas d'erreur
  --print-opcodes         afficher la liste des instruction avec la syntaxe
  --xgate-ramoffset       décale les adresses RAM de 0xc000
  --generate-example      générer un exemple de chaque instruction
                          (utiliser en mode test)
Support des instructions de multiplicationsDoit être dans un espace avant de changer ou déclarer des sous-espaces.
NOP inséré entre deux instructions qui changent l'état d'interruptionOptions NS32K:
-m32032 | -m32532          sélectionner la variante d'architecture NS32K
--disp-size-default=<1|2|4>
NaNs ne sont pas supportés par cette cible
Nom    # Modes  Min ops  Max ops  Modes masq. # Utilisé
Nan, utilise zéro.A besoin de #1 ou #2 iciregistre Neon en double ou quadruple précision attenduregistre Neon en quadruple précision attenduProcédure imbriquéesAucun !literal!%ld n'a été retrouvéAucun !tlsgd!%ld n'a été trouvéAucun !tlsldm!%ld n'a été trouvéPas de point d'entrée « bal » pour la procédure leafproc %sPas de .ENTRY pour ce .EXITPas d'addende autorisé dans le réadressage @fptr()Pas de virgule après .pdesc <entryname>N'est pas compilé pour le support de format de fichier objet de %d bitsPas de cadre actifPas d'instruction trouvéePas d'instruction ou opcode manquant.Aucun lda !gpdisp!%ld n'a été trouvéAucun ldah !gpdisp!%ld n'a été trouvéPas de mémoire pour le nom de symbole.Pas d'opérateurPas d'opérande de réadressagePas d'info de segment pour la section courantePas de telle entrée dans la liste. (registre cpu/mmu)Pas de tel opcodePas de symbole après .code_addressPas de symbole après .linkageSymbole non absolu: « %s ».Symboles non constant pas permis
Symbole non global « %s » ne peut être une weak_definition.Pas une architecture coldfire définiePas une expression symboliquePas assez d'opérandesN'est pas dans un espace.
N'est pas dans un sous-espace.
L'instruction %s n'est pas supportée dans la ligne de base.Le nombre d'éléments doit être positifNombre trop grandOpérande immédiate OPF est hors limite (0-0x1ff)Registre numéroté impair utilisé comme cible d'une instruction à registres multiplesDécalage sur des structures imbriqués est ignoréDécalage hors des limites 16 bits pour movw/movb: %ldDécalage hors limite en 16 bits: %ldDécalage hors des limites 5 bits pour movw/movb: %ldDécalage hors limite en 5 bits pour movw/movb: %ld.Décalage hors des limites 9 bits pour movw/movb: %ldUne de ces instructions ne peut pas être exécutée en parallèleSeuls des offsets constants sont supportésSeules les allocations à taille constante sont supportéesUn seul pseudo opérateur .compiler par fichier !Un seul pseudo opérateur .copyright par fichier !Un seul pseudo opérateur .version par fichier !Seulement une comparaison conditionnelle est permiseSeulement un débordement conditionnel est permisSeul le premier chemin où le conflit est rencontré est rapportéOpcode %s pas disponible dans ce modeOpcode « %s » n'est pas reconnu.Opcode « %s » avec ces types d'opérandes ne sont pas disponibles en mode %sOpcode « %s » avec ces types d'opérandes n'est pas disponible en mode H8/300Opcode « %s » avec ces types d'opérandes n'est pas disponible en mode H8/300HOpcode « %s » avec ces types d'opérandes n'est pas disponible en mode H8/300SOpcode(%d.%s): Opérande « %s » est hors limite (utilisez 1 ou 2)L'opérande %d de .%s doit être une constanteL'opérande %d de .%s doit être un registre préservéL'opérande %d de .%s doit être un registre avec accès en écritureL'opérande %u de « %s » devrait être %sOpérande « %s » est hors limite (%d <= x <= %d)Opérande « %x » n'est pas reconnu dans fixup16.Opérande « %x » n'est pas reconnu dans le fixup8.L'opérande a un déplacement impair (arg %d)L'opérande n'est pas une constante. « %s »Opérandes ne concordent pasL'opérande de .vframe contredit le .prologueOpérande hors limite en 16 bits: « %ld ».Opérande hors limite en 8 bits: « %ld ».Opérande hors limite (arg %d)Opérande hors limite pour un branchement relatif: « %ld »Opérande hors limite, %s.L'opérande de .copy_state doit être une constanteL'opérande de .label_state doit être une constanteL'opérande de .save.f doit être une constante positive de 20 bitsL'opérande de .spill doit être une constanteL'opérande de .vframesp doit être une constante (offset relatif à sp)La valeur de l'opérande n'est pas dans les 64 ko supérieurs (arg %d)Les opérandes de .save.gf ne peuvent pas être tous les deux à zéroL'opérateur peut uniquement être appliqué à des symboles.Option -b est dépréciée, veuillez utiliser -mbigOption -p est dépréciée, veuillez utiliser -mmemparmOption -r est dépréciée, veuillez utiliser -mregparmOption -s est dépréciée, veuillez utiliser -msmallL'option « %s » n'est pas reconnue.Options:
  -a[sous-option...]	  activer l'affichage
                      	  Sous-options [par défaut hls]:
                      	  c      omettre les faux conditionnels
                      	  d      omettre les directives de débug
                      	  g      inclure les informations générales
                      	  h      inclure les sources de haut niveau
                      	  l      inclure l'assembleur
                      	  m      inclure l'expansion de macros
                      	  n      omettre le traitement des formulaires (forms)
                      	  s      inclure les symboles
                      	  =FICHIER  les lister dans le FICHIER (doit être la dernière sous-option)
Mémoire épuisé: ne peut allouer un nouvel espace pour une entrée de chaîne: %s
Mémoire épuisé: ne peut allouer un nouveau sous-espace pour une entrée de chaîne: %s
La gestion des offsets .word hors limite n'est pas implémentée pour .arch common_v10_v32Débordement dans l'expression, tronquée à 16 bitsDébordement dans l'expression, tronquée à 8 bitsPC pas permis dans la liste des registresla partie PC de l'opérande est imprévisibleBranchement relatif au PC vers le label %s qui n'est pas dans l'espace des instructionsPC utilisé comme argument de RPTPC, CT, TR et TT sont traités comme si ils étaient une unité unique mais les opérandes doivent être dans des unités différentesaccès relatif au PC vers une adresse mal alignée (%lx)offset relatif au PC n'est pas aligné sur 4 octetssaut relatif au PC hors limiteréférence relative au PC vers une section différenteréadressage relatif au PC doit être résolu de manière trivialeDébordement du décalage du code PIC (max 16 bits signés)Débordement du décalage du code PIC (max 32 bits signés)la taille de réadressage PIC ne concorde pas avec la taille de l'opérandeOptions PJ:
-little            générer du code pour système à octets de poids faible
-big               générer du code pour système à octets de poids fort
opérande PTA est un symbole SHcompactopérande PTB est un symbole SHmédiaUn opcode parallèle ne peut pas contenir plus de deux instructionsLe paramètre nommé « %s » n'existe pas pour la macro « %s »Paramètres de sous-espaces existants ne peuvent être modifiésL'analyse a échoué.Extension de performanceExtension de performance 2Peut-être avez-vous mal orthographié %%tpoff() ?Instruction pipelinée: fsrc1 = fdestSVP rapporter cette anomalie.
Veuillez utiliser --help pour connaître les options pour cet assembleur.
Valeur par défaut inutile pour le paramètre requis « %s » dans la macro « %s »Utilisation inutile de p0 comme premier opérande de .%sUtilisation inutile de zéro premier opérande de .prologueMode post-décrément n'est pas valide pour 68HC11.Mode post-incrément n'est pas valide pour 68HC11.Options PowerPC:
-a32                     générer le code pour ELF32/XCOFF32
-a64                     générer le code pour ELF64/XCOFF64
-u                       ignoré
-mpwrx, -mpwr2           générer le code pour POWER/2 (RIOS2)
-mpwr                    générer le code pour POWER (RIOS1)
-m601                    générer le code pour PowerPC 601
-mppc, -mppc32, -m603, -m604
                         générer le code pour PowerPC 603/604
-m403                    générer le code pour PowerPC 403
-m405                    générer le code pour PowerPC 405
-m440                    générer le code pour PowerPC 440
-m464                    générer le code pour PowerPC 464
-m476                    générer le code pour PowerPC 476
-m7400, -m7410, -m7450, -m7455
                         générer le code pour PowerPC 7400/7410/7450/7455
-m750cl                  générer le code pour PowerPC 750cl
Mode pré-incrément n'est pas valide pour 68HC11Registre de prédicat attenduPrédicat source et cible requisPréfixe « d. » invalide pour l'instruction « %s »Fin prématurée du suffixe -- Utilise d par défaut.save précédent incompletLes variantes de processeur sont:Registre interdit utilisé pour un registre réduit, %sPseudo-directive .file est valide seulement lors de la génération ELFPseudo-directive .loc est valide seulement lors de la génération ELFl'extension 64 bits QUICKRoT n'est pas applicable à cette instructionl'extension QUICKRoT requiert 4 registresPrédicat qualifiant attenduLe registre RA est sauvegardé deux fois.l'opérande RC/SAE doit suivre les opérandes immédiatsl'opérande RC/SAE doit précéder les opérandes immédiatsRDRD, (RI,#offs5)RD,RSRI, #imm4Radical « %s » non supporté ou invalideRd et Rm devraient être différents dans mlaRd et Rm devraient être différents dans mulRedéfinition de entrynum pour sysproc %sRedéfinition leafproc %sOption de configuration de Registre Réduit (GRP16)Opérateurs de suffixe « # » redondantRegistre invalide pour H8/300Le registre at (r1) peut parfois être corrompu par les optimisations de l'assembleur.
Utilisez .set noat pour désactiver ces optimisations (et cet avertissement).Le registre doit être R0--R7Le registre doit être RnLe registre doit être un registre d'adresseLe registre doit être ivtp ou tvtpNom de registre %s est en conflit avec un symbole du même nomNom de registre attenduNuméro de registre (R%ld) doit être paire pour un accès en mot double.Le numéro de registre doit être PAIRNuméro de registre hors de la gamme 0..%uSymbole du registre %s est déjà défini.Annotation de valeur de registre ignoréeLe registre ne peut pas être utilisé comme préfixe d'une expression indexée [%s]Le registre ne peut pas être utilisé dans une expression absolue [%s]Le registre ne peut pas être utilisé dans une expression immédiate [%s]La relaxe ne devrait jamais se produireRelaxations vers des branchements longs ne sont pas implémentés pour .arch common_v10_v32Réadressage %d n'est pas supporté dans le format du fichier objetValeurs relocalisables requièrent au moins un MOT de stockageRéadressage %d n'est pas supporté par le format du fichier objet.Réadressage %s n'est pas sûr pour %sLe réadressage ne tient pas dans l'espace (valeur de réadressage = 0x%lx).Rapporter toutes anomalies à %s
Mot réservé « %s » utilisé comme paramètre dans la macro « %s »Rn ne peut pas recouvrir d'autres opérandesL'index du registre rotatif doit être une constante non négativeregistre de coprocesseur S+core attenduregistre S+core attenduRegistre spécial S+core attenduOptions SH:
--little                  générer du code pour un système à octets de poids faible
--big                     générer du code pour un système à octets de poids fort
--relax                   altérer les instructions jump pour de long déplacements
--renesas                 désactiver l'optimisation des symboles de section pour
                          la compatibilité avec l'assembleur Renesas
--small                   aligner les sections sur des frontières de 4 octets, pas 16
--dsp                     activer sh-dsp insns et désactiver les virgules flottantes ISA.
--allow-reg-prefix        autoriser « $ » comme préfixe du nom de registre.
--isa=[any                utiliser l'isa la plus appropriée
    | dsp                 identique à « -dsp »
    | fpcode SHmedia n'est pas permis dans la même section que les constantes et le code SHcompactregistre scalaire SIMD ou flottant attenduSMC n'est pas permis sur cette architectureSP et PC pas permis dans la directive .unwind_movspSP n'est pas permis iciSP pas permis dans la liste des registresOptions SPARC:
Options SPU:
  --apuasm		  émuler le comportement de apuasm
le registre de base SRS doit être r13instruction SSE « %s » est utiliséeSVC pas permis sur cette architectureTABLE DE SYMBOLE non implémentéeS^# doit être uniquement accessible en lecture seuleS^# a besoin d'une expressionMême registre src/dest est utilisé (« r%d »), le résultat est indéfiniMême registre src/dest est utilisé (« r%d »), le résultat est indéfiniMode d'adressage indexé-échelle combiné avec un index-échelleLe second opérande de .save contredit le .prologueLe second opérande de .%s n'est pas une constanteLe second opérande de .prologue doit être un registre généralLe second opérande de .prologue doit être le premier des %d registres générauxLe second opérande de .restore doit être une constante >= 0Le second opérande de .save n'est pas un registre valideLe second opérande de .save.b doit être un registre généralLe second opérande de .save.b doit être le premier des %d registres générauxLe second opérande de .save.g doit être un registre généralLe second opérande de .save.g doit être le premier des %d registres générauxLe second opérande de .save.gf doit être une constante non négative de 20 bitsLe second opérande de .unwabi doit être une constanteCommutation de section dans le code n'est pas supporté.Erreur de sémantique.  Ce type d'opérande ne peut être relocalisé, il doit être une constante résolue au moment de l'assemblageValeur de décalage > 32. Utilise <valeur %% 32>Branchements courts, non définis, SVC, LDM/STMDébordement de littéral « short » (%ld.), mode immédiat assumé.Valeur immédiate signée %ld est trop grandeLa taille du cadre dépasse le maximum de 96 registresLa taille des registres de rotation dépasse la taille du cadreQuelque chose a oublié de faire le ménage
Les registres source et destination ne devraient pas être égauxLes registres sources doivent être dans la même unitéFausse « , » ou mode erroné d'adressage indirect par registre.Opérandes parasites; (%d opérandes/instructions au maximum)« # » seul est illégalExtension de chaîneSymboles de substitution doivent commencer par une lettreSous-type %d n'est pas reconnu.Sunplus-v2-0-0-20060510
Support pour l'arithmétique à 64 bits n'est pas compilé.Valeurs des ARCH supportées sont:Échange l'ordre des instructionsSymbole %s utilisé comme opérande immédiat en mode PIC.Symbole « %s » n'a pu être créé.Symbole « %s» ne peut être à la fois « weak » et « common »Symbole attenduSymbole manquant
Symbole manquant pour .set/.equSymbole utilisé comme immédiat pour une instruction mbarSymbole utilisé comme immédiat pour une instruction de décalageSymbole utilisé comme valeur immédiate pour les instructions msrset/msrclrErreur de syntaxe dans le mode indexé-échelle, utilisez [Rn:m] où n=[0..7] m={b,w,d,q}réadressage TLS par une constanteréadressage TLS pas permis dans un paquet FLIXla taille de réadressage TLS ne concorde pas avec la taille de l'opérandeOptions TMS320C6000:
la taille de la section TOC excède 64kTRACE DE JETON non implémentéeL'étiquette doit venir avant le prédicat qualifiant.Nom d'étiquette attenduLes étiquettes sur les pseudo-op unwind ne sont pas encore supportéesLe processeur cible ne supporte pas cette instructionLe pseudo-op « %s » n'est pas implémenté
L'opérande %s ne correspond pasLe pseudo-op .BTEQU n'est pas implémenté.Le pseudo-op .DEFINE n'est pas implémentéLe pseudo-op .ENTER n'est pas supportéLe pseudo-op .LEAVE n'est pas supportéLe pseudo-op .MACRO n'est pas implémentéLe format de fichier 64 bits est utilisé sans les instructions esame.La directive « .abi %s » n'est pas valide pour cet architectureLa directive « .mode %s » n'est pas valide pour cet architectureLe débogueur va corrompre bt (r25).
Si vous n'avez pas besoin de déboguer ce code, utilisez .set nobreak pour désactiver cet avertissement.Le débogueur va corrompre sstatus/ba (r30).
Si vous n'avez pas besoin de déboguer ce code, utilisez .set nobreak pour désactiver cet avertissement.L'option « --no-allow-flix » interdit le flix multi-slot.L'identificateur de trappe doit être une constante.Cette architecture ne supporte pas les instructions atomiquesCette architecture ne supporte pas le mmuCet assembleur ne supporte pas la génération %ld du processeurCet assembleur a été configuré pour la cible « %s ».
L'accès à ce registre de coprocesseur est déprécié avec ARMv8Cette valeur immédiate requiert un alignement 0 MOD 16Cette valeur immédiat requiert un alignement 0 MOD 2Cette valeur immédiate requiert un alignement 0 MOD 4Cette valeur immédiate requiert un alignement 0 MOD 8Cette instruction peut être imprévisible si elle est exécutée sur un cœur M-profile avec les interruptions activées.Voici la position de l'usage conflictuelCet opérande doit être une constante au moment de l'assemblageCet opérateur produit uniquement des valeurs sur deux octets.Ce logiciel est libre; vous pouvez le redistribuer selon les termes de la
version 3 de la licence GNU General Public License ou suivante.
Ce programme n'est couvert par AUCUNE garantie.
Thumb ne supporte pas NOP avec des indicesThumb ne supporte pas l'exécution conditionnelleThumb ne supporte pas l'indexation négative du registreThumb ne supporte pas l'indexation du registre avec réécritureThumb ne supporte pas la post-indexation du registreThumb ne supporte pas la forme de cette instruction avec 2 argumentsThumb ne supporte pas ce mode d'adressageencodage Thumb ne supporte pas un immédiat icil'encodage Thumb ne supporte pas les rotationsLoad/store multiples de Thumb ne supportent pas {reglist}Thumb supporte uniquement LSL dans l'indexation décalée du registreMUL sur Thumb-2 ne doit pas activer de fanionInstruction Thumb 2 seulement valide dans la syntaxe unifiéebranchement Thumb2 hors limiteTrop peu d'opérandes pour « %s ».Trop d'arguments. « %s »Trop d'instructions pour le paquet.Trop d'opérandesTrop d'opérandes passés à l'instructionTrop d'opérandes passés en revueTrop d'opérandes: %sTrop de registres dépilésIdentificateur de la trappe « %ld » est hors limite.Identificateur de la trappe doit être entre [0x30..0x39] ou [0x40..0xff].Traite « %-*s » comme un symbole.Essayé la directive .set pour le mode non reconnu « %s »On a essayé de convertir le branchement relatif au PC en saut absoluTentative de « bal » vers %sDeux instruction IU ne peuvent pas être exécutées en parallèleDeux instructions MU ne peuvent pas être exécutées en parallèle.Deux instructions dans le même paquet écrivent dans le registre %s ce qui n'est pas permis.incapable d'allouer de la mémoire pour de nouvelles instructions
Incapable de déterminer le processeur cible par défaut à partir de la chaîne: %sIncapable de générer du code conforme « %s » sans mthc1Incapable de mélanger les instructions tel que spécifiéIncapable de produire un réadressage vers le symboles « %s »L'opérateur unaire %c est ignoré en raison d'opérandes erronés qui le suiveParenthèses non pairées dans l'opérande %s.Parenthèses non pairées dans l'opérande %dArgument .EXPORT/.IMPORT non défini (ignoré): %sConstante absolue indéfinie: « %s ».Registre indéfini: « %s ».Espace indéfini: « %s » Numéro d'espace assumé = 0.Symbole de substitution indéfini « %s »Conversion inattendu de branchement avec « %x »Caractère « %c » inattendu après l'opérande %d de %s.Référence inattendue à un symbole dans une section qui n'est pas du codeValeur retournée inattendue [%d] à partir de parse_toc_entry !
Dépendance non traitée %s pour %s (%s), noter %dRegistre « %s » spécifié n'est pas implémentéOpérande .syntax inconnuIdentificateur de CPU inconnu « %s »Instruction TMS320C30 inconnue: %sCpu inconnu -mcpu=%sException inconnue: « %s »Mode d'adressage indirect inconnuInstruction inconnue « %s »Opcode « %.*s » inconnu.Opcode inconnu « %s »Opcode « %s » inconnu.Opcode inconnu: « %s »Opérateur inconnuRegistre processeur (32 bits) inconnu: « %d »Registre processeur inconnu: « %d »Option psr inconnue « %s »Paire de registres inconnue - mode d'indexation relatif: « %d »Paire de registres inconnue: « %d »Registre inconnu: « %d ».Réadressage inconnu dans md_apply_fix: %sRéadressage inconnu rencontré dans md_apply_fix.Opérande de réadressage inconnu: !%sType de segment inconnuTaille inconnue des registres en virgule flottantePseudo registre temporaire inconnuType d'adresse littérale inconnue ou non supportéeRéadressage haut sans correspondantRéadressage high/shigh non pairéOption non reconnue: -hiddenArgument .LEVEL non reconnu
Argument .type non reconnuCode de condition non reconnu « %s »Spécificateur de dépendance non reconnu %d
Type de champ non reconnu « %c »Forme de correctif non reconnue (0x%08lx)Format d'adresse indirecte « %s » non reconnuInstruction « %s » non reconnueFormat de opcode non reconnu: « %s »Opcode non reconnu, %s.Opcode non reconnu: « %s »Liste d'opérandes « %s » non reconnue pour l'instruction « %s »Opérande non reconnu, %s.Option non reconnue « -x%s »Option non reconnue après -KConstante décimale non reconnue ou non supportéeInstruction parallèle « %s » non reconnueInstruction parallèle non reconnue « %s »Combinaison non reconnue d'instructions parallèles « %s || %s »Type de relation de prédicat non reconnuSection non reconnue « %s »Bit d'état « %s » non reconnuÉtiquette struct/union non reconnue « %s »Fonction de substitution de symbole non reconnueVersion non reconnue « %s »Valeur immédiate non signée %ld est trop grandeDiffusion non supporté : « %s »Taille du correctif %d non supportéeExtension du jeu d'instruction non supportée: %sGénération %d du processeur n'est pas supportéeTaille de réadressage %d non supportéeUtilisation non supporté de .gpwordUtilisation non supportée de spChaîne non terminée après l'expression absoluedirective unwind n'est pas suivie d'une instruction.Usage: %s [option...] [fichier-assembleur...]
Utilisation de .def/.ref est dépréciée.  Utilisez .global à la placeL'utilisation de PC ici est IMPRÉVISIBLEL'utilisation de PC ici est dépréciéeUtilisation de p0 n'est pas valide dans ce contexteL'utilisation de r%u en tant que registre source est dépréciée quand r%u est le registre destinationUtiliser la directive .mmregs pour des noms de registres mappant la mémoire tel que « %s »Utilisation de $at sans ".set noat"Les instruction FPU utilisées requièrent l'activation de l'extension FPUA utilisé plus que les 48 registres rotatifs disponiblesA utilisé plus que les 96 registres rotatifs disponiblesA utilisé plus que les %d registres rotatifs déclarésUtilise ENTRY plutôt que CODE dans la directive d'exportation pour %sL'utilisation d'une constante comme second opérande de .prologue est dépréciéeUsage de l'ancien style %%hi(expr), veuillez utiliser le style PPC expr@h.Usage de l'ancien style %%lo(expr), veuillez utiliser le style PPC expr@l.Utilisation du registre temporaire (r1)Options VAX:
-d LONGUEUR               ignoré
-J                        ignoré
-S                        ignoré
-t FICHIER                ignoré
-T                        ignoré
-V                        ignoré
les registres VFP doivent être adjacentsregistre VFP en simple ou double précision attenduregistre VFP en simple précision attenduregistre VFP en simple, double ou Neon en quadruple précision attenduregistre système VFP attenduregistre VFP/Neon en double précision attenduErreur VIP_BEGIN:%sVLIW violation de la contrainte d'empaquetageVLIW empaquetage utilisé pour -mno-packOptions VMS:
-+			encoder (sans tronquer) les noms plus longs que 64 caractères
-H			afficher les nouveaux symboles après une troncation du hachage
-replace/-noreplace	activer ou non l'optimisation des appels de procédure
Options VMS:
-+                        hash encoder les noms plus longs que 31 caractères
-1                        traiter les « const » en mode compatible avec gcc 1.x
-H                        afficher les nouveaux symboles après le rabotage hash
-h NUM                    ne pas hacher les noms avec des casses mélangées
                          et ajuster la casse:
                          0 = majuscule, 2 = minuscule, 3 = préserver la casse
-v"VERSION"               inscrire le numéro de VERSION du code assemblé
Valeur %d n'entre pas dans un champ de %d bits signéValeur %d n'entre pas dans un champ de %d bits non signéValeur %ld pas alignée par 2 pour un branchement relatif au PC sur 10 bits.Valeur %ld pas alignée par 2 pour un branchement relatif au PC sur 9 bits.Valeur %ld trop grande pour un branchement de 10 bits relatif au PCValeur %ld trop grande pour un branchement de 8 bits relatif au PCValeur %ld trop grande pour un branchement de 9 bits relatif au PCValeur de ENTRY_FR doit être dans la plage 12..21
Valeur de ENTRY_GR doit être dans la plage 3..18
Valeur de ENTRY_SR doit être 3
La valeur du paramètre « %s » de la macro « %s » a déjà été spécifiéeValeur n'est pas dans les bornes de 16 bits: %ldValeur n'est pas dans les bornes signées de 16 bits: %ldValeur n'est pas dans les bornes non signées de 4 bits: %ldValeur n'est pas dans les bornes non signées de 5 bits: %ldValeur n'est pas dans les bornes de 6 bits: %ldValeur n'est pas dans les bornes non signées de 6 bits: %ldValeur n'est pas dans les bornes de 8 bits: %ldValeur n'est pas dans les bornes signées de 8 bits: %ldValeur hors des limites 16 bits.Valeur hors des limites 3 bits.Valeur hors des limites 4 bits.Valeur hors des limites 5 bits.Valeur tronquée à 62 bitsLa variable est atteinte via une ancre en lecture seule de petites données, mais elle n'est pas dans une section en lecture seule de petites donnéesLa variable est atteinte via une ancre en lecture/écriture de petites données, mais elle n'est pas dans une section en lecture/écriture de petites donnéesOption appliquée à une instruction très courte, càd vous ne pouvez le faire sur une chaîne NULLMémoire virtuelle épuiséeAvertissement: Attention: condition hors d'un bloc IT pour Thumb.Attention: registre en double (r%d) dans la liste des registresAttention: erreur interne: on a oublié de fixer endndx de %sAttention: gamme de registres n'est pas en ordre croissantÉcritures dans le registre « %s » pas permises.Déplacement erroné %dNombre d'opérandes d'entrée erronéNombre erroné d'opérandesNombre d'opérandes de sortie erronéNombre erroné d'opérandes dans le défaut, vérifiez ns32k-opcodes.hMauvais registre dans la liste des registres en virgule flottanteMauvais registre en mode registre indirect.Taille erronée du registre de pointeur pour l'architectureregistre accumulateur XScale invalidel'option Xtensa des littéraux absolus n'est pas supportée; ignoréeétiquettes [0-9]H ne peuvent être mélangées avec des dot-pseudosétiquettes [0-9]H ne peuvent apparaître seuls sur une ligneindexation du [PC] est bannie[]index identique à ()+registre: imprévisible[]index identique à -()registre: imprévisible[no-]generics est déprécié; utilisez plutôt [no-]transform[no-]relax est déprécié; utilisez plutôt [no-]transformsymbole [tocv] n'est pas un symbole toc« %s%s» n'est pas permis avec « %s%c »« %s » Combinaison de registres de comptage illégale.« %s » Utilisation de registre illégale.« %s » Utilisation illégale des registres.les définitions de « %s » et « %s » ne peuvent pas être supprimées dans « %s » – « %s »« %s » ne peut pas être utilisé avec « %s »« %s » ne peut être rendu équivalent au symbole commun « %s »ne peut supprimer la définition de « %s » dans « %s » – « %s » {section %s}ne peut supprimer la définition de « %s » dans « %s » {section %s} – « %s »« %s » ne peut être utilisé comme masque d'écriture« %s » ne peut pas aller dans %s du modèle %s« %s » ne peu pas être transformé en prédicat« %s » n'entre pas dans le modèle %s« %s » n'entre pas dans le paquet« %s » ne supporte pas le NaN historique« %s » a un résultat indéfini« %s » est déjà l'alias de %s « %s »« %s » est déprécié, utilisez « %s »« %s » n'est pas une expression %s valide« %s » n'est pas un qualificateur de paramètre valable pour « %s » dans la macro « %s »« %s » n'est pas supporté en mode 64 bits« %s » n'est pas supporté sur « %s%s »« %s » n'est pas supporté sur « %s »« %s » n'est pas valable ici (attendu « %c%s%s%c »)« %s » est uniquement supporté en mode 64 bits« %s » doit être le dernier dans le paquet« %s » doit être le dernier dans le groupe d'instructions« %s » opérande %d doit utiliser le segment « %ses »« %s » devrait être un opérande de ce .endp« %s » symbole sans fonction qui la précède« %s » a déjà été défini« %s » a déjà été utilisé comme nom de paramètre (ou tout autre locale)« %s » n'a pas été défini à l'intérieur d'une procédure« %s » n'a pas été spécifié avec le .proc précédentopérateur de numéro de série « & » n'est pas supporté« ) » requis« , » requis« .abi 32 » mais les options de la ligne de commande ne spécifient pas un ABI 32 bits« .abi 64 » mais les options de la ligne de commande ne spécifient pas un ABI 64 bits« af » doit apparaître seul« fp=32 » utilisé avec une ABI de 64 bits« fp=32 » utilisé avec un processeur MIPS R6« fp=64 » utilisé avec une ABI de 32 bits« fp=64 » utilisé avec un fpu de 32 bits« fp=xx » ne peut être utilisé avec « singlefloat »« fp=xx » utilisé avec un processeur sans les instructions ldc1/sdc1« gp=32 » utilisé avec une ABI de 64 bits« gp=64 » utilisé avec une ABI de 32 bits« gp=64 » utilisé avec un processeur de 32 bits« mips16 » ne peut être combiné avec « micromips »« nooddspreg » ne peut pas être utilisé avec une ABI de 64 bits« noreorder » doit être initialisé avant « nomacro »un NOP pourrait être nécessaire ici à cause de changements successifs dans l'état d'interruptionun grand nombre avec soulignés ne peut avoir plus de 8 chiffres hexadécimaux dans n'importe quel motun grand nombre avec soulignés doit avoir exactement 4 motsun registre de destination doit être fournisun %s différent a déjà été spécifié, est maintenant %sun registre n'a pas d'adresseun réadressage de cet opérande implique un débordementsections absolues ne sont pas supportéesl'accumulateur n'est pas une destination valableaddende utilisé sans $DSBT_INDEXoffset de l'adresse doit être aligné sur un demi motoffset de l'adresse doit être aligné sur un motl'adresse interdit #l'adresse interdit ()l'adresse interdit ()+l'adresse interdit -()l'adresse interdit @l'adresse interdit []adresse interdit un spécificateur de longueur de déplacementadresse interdit l'utilisation de registreadresse trop grande pour la table de vecteur jmp/jsrles unités d'adresse doivent être parmi %smode d'adressage non supportéalias = %s
valeur d'alignement non reconnue, utilisation de la taillealignment n'est pas un nombre positifalignment n'est pas une puissance de 2l'alignement doit être une constantealignement négatif, 0 utiliséalignement négatif: 0 assumé.alignement négatif; 0 assuméalignment n'est pas une puissance de 2remplissage pour alignement (%lu octets) n'est pas un multiple de %ldalignement trop grand, %d utiliséalignement trop grand: %d assuméalignement trop grand: %u assuméalignement trop grand; %d assuméalignment trop grand; %d assuméalignment trop grand; %ld assuméalignements plus grand que %d octets ne sont pas supportés dans les sections .textinstruction déjà assembléecombinaison de fanions ambiguë - directive « .profiler » ignorée.taille d'opérande mémoire ambigu pour « %s »taille d'opérande ambiguë pour « %s »un .indirect_symbol doit être dans un pointeur de symbole ou une section ébauchée.l'extension d'architecture « %s » n'est pas permise pour l'architecture de base actuelleles extensions d'architecture doivent être spécifiées dans l'ordre alphabétiquearchitecture « %s » n'est pas reconnuearchitecture bousculé de « %s » à « %s » sur « %s »fonctionalités d'architecture à la fois activées et désactivéesconflits de opcode d'architecture avec ceux d'instruction(s) déjà définie(s)assembler en code Thumbassembler pour un système à octets de poids fortassembler pour un système à octets de poids faibleassembleur 0x%08x, attendu %sl'état d'assemblage n'est pas mis pour le premier fragment de la section %ssuppose %s sur le symboleassume que tous les membres du groupe « %s » sont COMDATsuppose un alignement de symbole nulau plus %d opérandes de déplacement sont permisau plus %d opérandes immédiats sont permisattachement de l'en-tête de copyright %s: %sattachement de l'en-tête de version %s: %stentative d'utiliser .org/.space vers l'arrière ? (%ld)tentative de marche arrière avec .space/.bes ? (%ld)tentative d'ajouter un indirect_symbol à une ébauche ou une section de référence avec un élément de taille nulle à %stentative d'allouer des données dans une section absoluetentative d'allouer des données dans une section communetentative de branchement dans un segment différenttentative pour obtenir la valeur du symbole non résolu « %s »tentative de déplacement de .org vers l'arrièretentative de contourner le symbole: %stentative de redéfinir le symbole « %s »tentative de recréer une entrée unwindtentative de redéfinir « %s » avec une longueur différentetentative de redéfinition du pseudo-op « %s » ignoréetentative de redéfinition de symboletentative de redéfinition de l'alias typétentative de stockage d'une valeur dans une section absoluetentative d'utiliser une instruction ARM sur un processeur ne supportant que Thumb -- « %s »référence arrière vers une étiquette inconnue « %d: »segment .common erroné %sdirective .fmask erronéedirective .frame erronéeformat .longcall erronédirective .mask erronéedirective .mask/.fmask erronéedirective .nan erronéeformat .relax erronésegment .reserve erroné -- segment BSS attenduDirective .section erronée: nécessite a,l,w,x,M,S,G,T dans la chaînedirective .section erronée: nécessite a,o,s,w,x,M,S,G,T dans la chaînemauvaise directive .section: nécessite a,s,w,x,M,S,G,T dans la chaînedirective .section erronée: nécessite a,v,w,x,M,S dans la chaîneDirective .section erronée: nécessite a,w,x,M,S,G,T dans la chaîneformat .uses erronédirective .weakext erronéeinformation de débug COFF erronéemauvais alignementmauvais alignement de %d octets dans le bassin des littérauxmauvais argument pour la directive %s_check.mauvais argument pour la directive de syntaxe.arguments erronés pour l'instructionregistre de base erroné: doit être r0mauvais bitmask spécifié après APSRappel erroné de MD_ATOF()appel erroné à md_atofmauvais opérandes de sortie pmuls combinésidentificateur de co-processeur erronédefsym erroné; format est --defsym nom=valeurmauvais type d'élément pour l'instructionmauvais caractère d'échappement dans la chaîneexpression erronéesyntaxe de l'expression erronéelittéral de virgule flottante erroné: %sconstante en virgule flottante erronée: débordement de l'exposantconstante erronée en virgule flottante; code d'erreur inconnu=%dmauvais format pour ifc ou ifncformat erroné de OPT NEST=profondeurmauvaise fragmentation à %p: correction %ld adresse %ld %ld 
mauvaise unité fonctionnelle pour l'opérande %u de « %.*s »valeur immédiate erronée pour un offset 8 bits (%ld)valeur immédiate erronée pour l'offset (%ld)instruction « %s » erronéemauvais format d'instructionsyntaxe de l'instruction erronéemauvaise longueur de listemauvaise longueur de liste pour une recherche dans la tablemauvais type de liste pour l'instructionmauvaise taille littérale
opérande mémoire erroné « %s »mauvais nombre d'opérandes à « %.*s »mauvais offset 0x%08lX (doit être un nombre 8-bits de mots)mauvais offset 0x%08lX (doit être aligné sur un mot)mauvais offset 0x%08lX (seulement 12 bits disponibles pour grandeur)mauvais offset 0x%08lX (seulement 8 bits disponibles pour la grandeur)opcode ou opérandes erronésmauvais opérande %u de « %.*s »mauvaise combinaison d'opérandes pour « %.*s »expression absolue erronée ou irréductibleexpression absolue erronée ou irréductible; zéro assuménuméro de co-processeur erroné ou manquanttype de réadressage mauvais ou non traité: 0x%02xmauvais numéro de routine de personnalitémauvais prédicat « %s »mauvaise limite dans la liste des registresmauvaise expression de registremauvais registre pour mrsmauvais registre pour l'opérande %u de « %.*s »mauvais registre pour un post-indexmauvais registre dans []liste de registres erronéeliste de registres erronée: %smauvais nom de registre « %s »mauvais nom de registre: %snuméro de registre erroné: %smauvais registre ou paire de registres après l'opérande %u de « %.*s »mauvaise paire de registres pour l'opérande %u de « %.*s »mauvaise gamme de registremauvais état de relâcheexpression de réadressage erronéemauvaise expression de réadressage pour « %s »type erroné de correctif de réadressage (%d)segment erronémauvaise taille %d dans le spécifieur de typemauvaise taille %d dans le spécificateur de largeur de vecteurregistre de départ erroné: r0 et r15 invalidesmauvaise constante en tant que chaîne de caractèresmauvais suffixe de symbolemauvais type pour le registremauvais type pour un scalairemauvais type dans une instruction Neonvaleur invalide (%s) pour %smauvais type d'arrangement vectorielspécificateur psr erroné/manquantdirective .dim mal composéedirective .dim mal composée est ignoréedirective .size mal composéedirective .dim mal composée est ignoréeExpression mal composée près de %sbase et offset doivent provenir de la même unitéregistre de base attenduregistre de base spécifié mais est zéroregistre de base réécrit et recouvre un des registres de transfertregistre de base réécrit et recouvre le second registre de transfertunité de base doit être soit A0 ou A1l'unité de base doit être une parmi %scible-bfd = %s
bfd_set_section_flags: %ssystème à octets de poids fort n'est pas supportégrand nombre invalidegrand nombre invalide; zéro assumégrand nombre tronqué à %d octetsle champ de bits s'étend au delà de la fin du registreblx vers « %s » dans la fonction d'état ARM ISA changé en blblx vers fonction Thumb « %s » depuis l'état Thumb ISA changé en blles deux insns pour !gpdisp!%ld doivent être dans la même sectionenregistrement br_gr avant l'enregistrement de région !enregistrement br_mem avant l'enregistrement de région !bra ou bsr avec symbole non défini.branchement %s est toujours vraidébordement de la gamme de saut d'adresses (0x%lx)le branchement doit être la dernière instruction du bloc IToffset de branchement %d hors des limites %d à %doffset de branchement hors limite
opérande de branchement a un décalage impair (%lx)
branchement hors limiteprédiction de branchement invalide pour cet opcodeéchec de la relâche du branchement
la relaxation de branchement n'est pas supportée dans « %s »la fréquence de branchement cible doit être plus grande que 0cible du branchement pas alignée sur un motsaut vers une adresse mal alignée (%lx)saut vers une adresse mal alignée (0x%lx)brancher ou sauter vers la fin d'une boucle peut déclencher un errata matériel« break » en dehors de la boucle structuréeune diffusion est nécessaire pour un opérande de ce typediffusion pas sur un opérande de mémoire sourceassemblage cassé, aucune tentative d'assemblagedéplacement d'octet hors limiteoctet ou demi-mot non valide pour un registre de baseappel à l'adresse cible 0x%08x hors des limites 0x%08x à 0x%08xappel de md_convert_frag
appel de md_convert_frag 
appel de md_estimate_size_before_relax 
appel de md_estimate_size_before_relax 
appel de tc_aout_fix_to_chars 
ne peut faire un réadressage relatif au PC de %d octetsne peut relocaliser %d octetsne peut résoudre l'expressionseuls deux registres consécutifs peuvent être chargésseuls deux registres consécutifs peuvent être stockésseuls deux registres consécutifs peuvent être transférésne peut indexer[] un registre, parce qu'il n'a pas d'adressel'index de l'opérande ne peut pas être changéne peut fermer %s: %sne peut fermer « %s »ne peut créer %s: %sne peut créer le groupe: %sne peut créer le réadressagene peut créer la section %sne peut encoder le registre « %s%s » dans l'instruction nécessitant le préfixe REX.ne peut étendre la fragmentationne peut étendre la fragmentation de %lu caractèresne peut étendre la fragmentation de %u caractèresne peut repérer le correctif pointé par .usesne peut repérer l'opcodene peut repérer l'opcode ne peut repérer l'opcode précédentne peut traiter l'expressionne sait pas encore traiter la génération de littéraux/étiquettesne peut traiter un segment non absolu dans « %s »ne peut traiter un TYPE OP indéfinine peut hacher %s: %sne peut avoir de réadressage pour ipushne peut rendre global le symbol de registre « %s »ne peut mélanger des arguments positionnels et des mots clésne peut mélanger un modificateur de réadressage avec un décalage explicitene peut ouvrir %s en lecture: %sne peut ouvrir %s: %sne peut ouvrir « %s » en écriturene peut ouvrir un bfd sur stdout %sne peut ouvrir le fichier de librairie de macro « %s » pour lecture: %sne peut faire une pré-décrémentationne peut lire à partir de %s: %sl'indexe d'un alias scalaire ne peut pas être redéfinile type d'un alias de registre ne peut pas être redéfinile type ne peut pas être redéfini pour un opérandene peut représenter le type de réadressage %sne peut résoudre « %s » {section %s} - « %s » {section %s}ne peut résoudre la valeur du symbole « %s »ne peut initialiser les fanions de section pour la section %sne peut débuter l'écriture de la section .mdebug: %sne peut utiliser un format COBR avec une étiquette externeun quadruple registre Neon ne peut pas être utilisé icine peut utiliser R0 iciun alignement ne peut pas être utilisé avec cette instructionne peut utiliser la partie haute du registre dans l'opérande %dne peut utiliser le registre « %s%s » comme opérande %d dans « %s ».ne peut écrire %s: %sne peut assembler l'instruction DSP, l'option DSP n'est pas active : %sne peut assembler l'instruction FPU, l'option FPU n'est pas active : %sne peut assembler dans un fragment littéralne peut pré-décrémenter et post-incrémenter en même tempsne peut brancher vers une adresse impairene peut changer .bundle_align_mode à l'intérieur de .bundle_lockne peut changer la section ou la sous-section à l'intérieur de .bundle_lockindex ne peut pas être combiné avec optionne peut combiner pré et post indexationimpossible de compresser les sections de débug (zlib pas installé)ne peut convertir le symbole d'expression %s en réadressage complexene peut produire un réadressage 64 bitsimpossible de créer le nombre à virgule flottantene peut décoder le format de l'instructionne peut définir le symbole « %s » dans la section absolueimpossible de déterminer la taille de l'instruction Thumb. Utilisez plutôt .inst.n/.inst.wne peut faire un réadressage %s %u octetsne peut faire un réadressage relatif au PC de %u octetsne peut faire un réadressage sur %u octetsne peut produire un réadressage %s relatif au PC pour %sne peut produire le réadressage %s relatif au PC%s%sne peut produire un réadressage %s sur le symbole subsy %sl'opcode « %s » ne peut être encodéne peut encoder l'opcode « %s » dans le format « %s » demandéne peut générer un type de réadressage pour le symbole %s, code %sne peut honorer le suffixe de largeur -- « %s »impossible de faire un saut relatif vers une position absolueune instruction qui n'utilise pas d'unité fonctionnelle ne peut pas être masquéene peut outrepasser le type de section zerofill pour « %s,%s »ne peut empaqueter %s et %s ensemblesne peut empaqueter %s et %s ensembles avec une instruction 16 bitsne peut empaqueter %s dans le slot P1ne peut empaqueter %s avec une instruction 16 bitsne peut représenter le réadressage %s dans ce format de fichier objetne peut représenter le réadressage %s dans ce format1 de fichier objetne peut représenter le réadressage « %s » dans le fichier objetne peut représenter le type de réadressage %sne peut représenter le type de réadressage %s en mode x32ne peut résoudre le paramètre @slotcountne peut fixer literal_prefix à l'intérieur d'un fragment littéralne peut utiliser « %s » dans cette sectionne peut utiliser l'adressage indirect avec le PCle post-indexage ne peut pas être utilisé avec un adressage relatif au PCle post-indexage ne peut pas être utilisé avec cette instructionne peut pas utiliser un index de registre avec un adressage relatif au PCun index de registre ne peut être utilisé avec cette instructionla réécriture ne peut pas être utilisée avec un adressage relatif au PCcette instruction ne peut pas utiliser la réécriturene peut écrire dans le fichier de sortie « %s »: %scanonique = %s
constante de caractères trop grandecaractère suivant le nom n'est pas « # »cmpu ne supporte pas le code de condition %soffset du coprocesseur hors limiteregistre de coprocesseur attenducode est conforme ATPCSle code utilise un compteur de programme de 26 bitsle code utilise un compteur de programme de 32 bitsvirgule attendue entre les opérandesvirgule attenduevirgule manquante dans .xstabsalignement du commun n'est pas une puissance de 2la comparaison doit être faite avec un registre ou #0code de condition invalide pour jrregistre du code de condition devrait être 0 ou 4 pour %s, était %dregistre du code de condition devrait être pair pour %s, était %dvaleur du code de condition (%d) trop grandecondition n'est pas suivie par insn conditionnablecondition requisela condition sa ne peut être utilisée iciun branchement conditionnel suit un ensemble de fanionsle branchement conditionnel ou l'opérande de l'instruction jal référence R%ld de l'instruction arithmétique ou logique précédente.branchement conditionnel hors limitecible du branchement conditionnel pas alignée sur un motles infixes conditionnels sont dépréciés dans la syntaxe unifiéel'instruction conditionnelle ne peut utiliser le fanion Bl'instruction conditionnelle ne peut utiliser le fanion Gl'instruction conditionnelle ne peut utiliser le fanion Rexpressions confuses de réadressageconfusion dans les paramètres formelsla constante ne tient pas dans 4 bitsexpression constante attendueexpression constante ou liste de registres attendueexpression constante attendueexpression constante attendue.générateur constant pour le registre de destination dans %sgénérateur constant pour le registre source dans %sconstante hors limite pour les bornes de 8 bits: %dlongueur de décalage constante requiseconstant trop grande pour être insérée dans l'instructionvaleur constante requiseregistre de contrôle « %s » pas supporté sur cette architectureregistre de contrôle attendu, mais a eu '%.6s'convert_frag
les longueurs des instructions core et copro doivent être au total 32 bits.les longueurs des instructions core et copro doivent être au total 64 bits.valeur de registre coeur (%d) trop granden'a pu assembler: %sn'a pu construire la transition de %s => %sn'a pu analyser INSN_PATTERN « %s »n'a pu analyser INSN_REPL « %s »n'a pu analyser la définition du modèlene peut initialiser l'architecture et la machinene peut escamoter jusqu'à %ld dans le fichier « %s »ne peut mettre à jour l'architecture et la machinen'a pas pu écrire la section .mdebug: %sn'a pu trouver un format d'instruction validecpu « %s » n'est pas reconnutype de CPU = %s
cr%ld est un registre de contrôle réservéctoff() n'est pas supporté par l'ABI rh850. Utilisez plutôt -mgcc-abiréadressage ctoff() utilisé sur une instruction qui ne le supporte pasl'opcode de l'instruction custom %u est hors des limites %u à %uregistres d0/d1emplacement dangereux pour MULS/MULU; utilisez un alignement plus granddépendance des données: %s %s -- %s %s (%d/%d bulles)données dans une section exécutableélément de donnée avec un alignement plus grand que la positionle masque par défaut n'est pas permisdest et source1 doivent être le même registredest dois recouvrir un registre sourcedestinationla destination pour une addition/soustraction peut seulement être R2 ou R3la destination d'une multiplication peut seulement être R0 ou R1opérande de destination doit être un registre de 16 bitsopérande de destination doit être une adresse absolue de 16 bitsopérande de destination doit être un registre de 8 bitsregistre de destination est le même pour les insns parallèlesregistre de destination modifié par adresse déplacement-après-modificationregistre de destination doit être r1le registre de destination est le même que la base de réécriture arrièreregistre de destination devrait avoir un numéro pairunité de destination doit être RDutilisation d'un registre global détectée n'est pas couvert pas un pseudo-op .registerdifférence de deux symboles uniquement supportée avec .long, .short ou .bytedirective %s ne peut pas être inverséedirective .big rencontrée alors que l'option -big est requisedirective .little rencontrée alors que l'option -little est requisedirective LOC depuis l'intérieur de la paire BSPEC/ESPEC n'est pas supportéedirective LOCAL doit être placé dans le code ou le datadirective invalide à l'intérieur de paquetsdiscrimateur plus petit que zérodéplacement trop grandle déplacement doit être un nombre non signé de 8 bitsdéplacement provoque un débordement du champ de 12 bitsdéplacement provoque un débordement du champ de 8 bitsdéplacement pour définir le symbole %s provoque un débordement du champ de 12 bitsdéplacement pour définir le symbole %s provoque un débordement du champ de 8 bitsdéplacement pour symbole indéfini %s provoque un débordement du champ de 12 bitsdéplacement pour symbole indéfini %s provoque un débordement du champ de 8 bits déplacement trop grand (%d)déplacement trop grand pour cette architecture; a besoin de 68020 ou plusdiv / mul sont des instructions réservéesdivision par zérodivision par zérodivision par zéro lors de l'initialisation de « %s »dla utilisé pour charger un registre 32 bitsne pas afficher de messages d'erreur verbeuxne pas avertir en cas d'utilisation d'une fonctionnalité dépréciéen'est pas pairé avec le début %s%s à %s:%dn'utilisez pas la syntaxe Rn-Rm avec un pas non unitairel'abandon du registre %d dans la section %s ne correspond pas à l'utilisation du registre %dabandon du registre %d dans la section %s précédemment utilisé dans la section %sla valeur de décalage dsp immédiate n'est pas une constante!tlsgd!%ld en double!tlsldm!%ld en double« .else » en doubledirective .fnstart en doubledirective .handlerdata en doubledirective .personality en doubledirective .personalityindex en doubleignore l'opérateur d'étiquette de données dupliquéinstruction %s en doublemacro %s en double« %s » en doublespécificateur de bit psr en doubleles éléments doivent être plus petits que la région inversée« else » sans « if » correspondantemit_one_bundle: opérande dynamique inattenduétiquette de champ vide pour ISnom de symbole vide dans .def; ignoréliste de registres vectoriels videémulations non traités dans cette configurationfin du fichier après la présence d'un seul caractère apostrophe; \0 inséréfin du fichier dans le commentairefin de fichier dans le commentaire; nouvelle ligne inséréefin de fichier dans le caractère d'échappementfin de fichier dans un commentaire multilignesfin du fichier dans la chaîne; « %c » inséréfin de fichier à l'intérieur d'un conditionnelfin du fichier n'est pas à la fin de la ligne; nouvelle ligne inséréefin de macro à l'intérieur d'un conditionnelfin de la liste des registres vectoriels pas trouvéeerreur de fin de ligne« endf » sans « for »« endi » sans « if » correspondantdernier registre doit être r15« endw » sans « while »taille d'entité pour SHF_MERGE non spécifiéeinstruction d'entrée avec décrémentation de pile < 16erreur lors de la vérification du débordement – assembleur endommagéerreur de construction %s table pseudo-op: %serreur lors de l'analyse de la liste élément/structureerreur lors de l'initialisation des fanions de « %s »: %serreur lors de l'initialisation des fanions pour « .sbss »: %serreur: directive #foo() non supportée utilisée sur un symboletaille estimée
estimate_size_before_relax a été appelénuméro paire de registre requisnuméro pair de registre requisopérandes en excès vers %sexcès d'opérandes: « %s »#constante attendu#n attendu comme premier argument de %s%c attendu« , » attendue après le nom de section« , » attendue après le nom de symbole« , » attendue après la taille du symbole« ] » attendu au lieu de %c dans « %s », <constante> attendu.L, .W ou .B attendu pour le registre dans le mode d'adressage indexé0 opérande attendu pour l'étiquette générée0 ou 1 attenduopérande <Rm> ou <Dm> ou <Qm> attendu<nn> attendu<offset>, <opcode> attendu<reg>, <reg> attendu<étiquette> , <valeur> attendu@(exp, reg16) attenduregistre EP attendu«%s» aurait déjà dû être fixé pour .vtable_inheritun nom %s est attendu suivi par une « , »expression d'adresse attenduealignement attendu après la tailleparenthèses fermante attenduevirgule attenduevirgule attendue après « %s »virgule attendue après le nom « %s »virgule attendue après le nom « %s » dans la directive .localentryvirgule attendue après le nom « %s » dans la directive .sizevirgule attendue après le nom dans .symvervirgule attendue après le nom dans .vtable_entryvirgule attendue après le nom dans .vtable_inheritvirgule attendue après l'opcodevirgule attendue après le nom de l'opérandevirgule attendue après register-modevirgule attendue après register-numbervirgule attendue après le sous-opcodevirgule attendue après la classe de suffixevirgule attendue après le nom de symbolevirgule attendue après le nom de symbole: reste de la ligne ignoré.virgule ou deux points attendus après le nom de symbole: reste de la ligne ignoréexpression constante attendue comme premier argument de %sconstante dans la plage 2..16 attendueconstante ou nom de registre attendu comme argument de insn RPTvaleur constante attendue comme argument de RPTexpression attenduele patron de remplissage attendu est manquantle premier argument de %s était attendu dans la plage 1-4index attenduconstante numérique attendueun opérande attendu pour le littéral généréchaîne entre apostrophes attendueregistre attenduregistre attendu comme argument de %sregistre attendu comme second argument de %sliste de registre attenduenom de registre ou constante attendu comme premier argument de %snombre simple attendusymbole attendunom de symbole attendumode d'adressage valide attendu pour mova: "@(disp, ea.sz),ERn"la valeur du premier argument de %s aurait du tenir dans 20 bits} attendu%c attendu près de %s) attendu] attendu« ) » attendu après le facteur d'échelle dans « %s »« , » ou « ) » attendu après le registre de base dans « %s »« , » ou « ) » attendu après le registre d'index dans « %s »registre attendu pour l'opérande %dopérandes délimités par des virgules sont attendusopérandes de registres délimités par des virgules sont attendusbranchement conditionnel attendu pour la relâche
registre de contrôle attenduON ou OFF attendu après .listregistre d'index ou facteur d'échelle attendu après « , »; a obtenu « %c »registre indirect « ($rA) » attenduregistre indirect « ($rX) » attenduinstruction verrouillable attendue après l'instruction « lock »mnémonique attendue; rien de trouvéchaîne d'opcode attendu en mode auto testopérande attendu après « , »; rien de trouvéopérande attendu avant « , »; rien de trouvépréfixe attendu; rien de trouvéregistre attendufacteur d'échelle attendu de 1, 2, 4, ou 8: a obtenu « %s »instruction de branchement valide attendue après « bnd »{ attenduexpr.c(opérande): mauvaise valeur %d retournée par atof_genericexpression n'entre pas dans un OCTETexpression n'entre pas dans un MOTerreur dans l'expressionl'expression doit être une constantel'expression n'est pas une constanteexpression hors limite: utilise 0 par défautexpression hors limite: utilise 1 par défauterreur de syntaxe dans l'expressionexpression trop complexesymbole de code trop complexe dans l'expressioninstruction étendue dans la plage de délaiopérande étendu demandé mais non requiseil n'est pas permis d'étendre le décalageextension « %s » n'est pas reconnuel'extension ne s'applique pas à l'architecture de basearguments superflus pour .LABEL sont ignorés.accolade fermante superfluedeux-points supplémentairevirgule supplémentaireaccolade ouvrante superflueles trucs supplémentaires sur la ligne sont ignorésshift superflu dans l'opérande de l'instruction de shifta échoué pour %d
échec de la vérification de l'état de santé du registre général.échec de la vérification de l'état de santé du regnum.la vérification de l'état de santé a échouéla vérification de l'état de santé a échoué.la vérification de l'état de santé a échoué: long_jumpla vérification de l'état de santé a échoué: short_jumpla vérification de l'état de santé du cas spécial insn a échoué échec à l'assemblage de l'instruction : « %s »échec de lecture de la table d'instructions %s
erreur lors de l'initialisation des fanions de « %s »: %séchec de l'initialisation des sous-sections par symboleséchec d'initialisation des informations de débug: %s.file factice après un vrai fichierla fréquence de transfert implicite (fall through frequency) doit être plus grande que 0champ fx_size trop petit pour contenir %dtaille du champ doit être 16 quand la valeur est relocalisablevaleur du champ « %s » trop complexe pour un champ de bitsvaleur du champ tronquéelargeur du champ « %s » trop complexe pour un champs de bitslargeur du champ %lu trop grande pour s'insérer dans %d octets: tronqué à %d bitscinquièmele fichier s'est terminé avec un bloc IT ouvert.fichier non trouvé: %snuméro de fichier %ld est déjà allouéle numéro du fichier est plus petit que unnom de fichier passe outre une frontière de pagepremierle premier et second opérandes seront les mêmes registresle premier opérande est un nombre en virgule flottantele premier opérande est trop grand pour un entier signé de 16 bitsle premier opérande est trop grand pour un déplacement de 24 bitspremier registre doit être r4le premier registre de transfert doit être paircorrectifs n'ont pas tous été déplacés à partir de %sfanion pour instruction {c}psr attenduregistre de virgule flottante devrait être pair, était %darguments en virgule flottante sont dans les registres FPconstante en virgule flottante trop grandenombre flottant invalidenombre flottant invalide; zéro assuménombres flottants pas implémentésexpression en virgule flottante attenduele format « %s » permet %d emplacements mais il y a %d opcodesformat = %s
noms de format uniquement valable dans des paquetsrepéré %d opérandes pour « %s »: %d attendusrepéré trop (%d) d'opérandes pour « %s »: %d attendusquatrièmeenregistrement fr_mem avant l'enregistrement de région !fr_var %lu < longueur %dfr_var (%ld) < longueur (%d)valeur de bits de fraction hors limiteregistre de trame attendu, utilise $%dtaille de trame spécifiée deux foisenregistrement frgr_mem avant l'enregistrement de région !unité fonctionnelle déjà masquéel'unité fonctionelle est déjà masquée pour l'opérande %u de « %.*s »unité fonctionnelle déjà utilisée dans ce paquet d'exécutionle rebut après la spécification d'index est ignorérebut à la fin de la ligneinstruction suivie de rebutsgénérer du code PICget_expanded_loop_offset: opcode invalideenregistrement gr_gr avant l'enregistrement de région !enregistrement gr_mem avant l'enregistrement de région !nom de groupe pour SHF_GROUP non spécifiéLa section de groupe « %s » n'a pas de signature de groupehandlerdata dans un cadre cantunwindnombres flottants matériel entrent en conflit avec le fpu spécifiédivision matériellele résultat est IMPRÉVISIBLE si le registre de base est dans la liste des registres pendant une réécriturevoici le « else » du conditionnel non terminévoici le « .else » précédentvoici le « .if » précédentvoici le début du conditionnel non terminéréadressage hi() utilisé sur une instruction qui ne le supporte pasréadressage hi0() utilisé sur une instruction qui ne le supporte pasbits supérieurs initialisés dans l'expression de la liste des registreshint ne peut pas être utilisé dans une unité Bhint dans une unité B pourrait être traité comme un nophint.b pourrait être traité comme un nophint.b ne devrait pas être utiliséregistre de contrôle iWMMXt attenduregistre de donnée ou de contrôle iWMMXt attenduregistre de donnée iWMMXt attenduregistre scalaire iWMMXt attenduia64.md_begin: ne peut adresser par hachage « %s »: %sidentificateur+constante@%s signifie identificateur@%s+constanteidentificateur+constante@got signifie identificateur@got+constantesi le registre de réécriture est dans la liste, il doit être le plus bas dans la listeignore la tentative de redéfinition du symboletentative ignorée de redéfinition du symbole « %s ».ignore la tentative de redéfinir le registre intégré « %s »tentative ignorée de redéfinition du symbole %signore la tentative de supprimer la définition du registre intégré « %s »ignore la tentative d'utiliser .unreq sur un nom de registre fixe: « %s »mauvais alignement ignoréchangement d'attributs de section ignoré pour %schangement d'entité de taille de section pour %schangement de type de section ignoré pour %son ignore le délimiteur « : » supplémentaire de « -rename-section »ignore la valeur de remplissage dans la section absoluetype de section incorrect de %s a été ignoréignore la spécification invalide de '-rename-section': « %s »ignore la sortie de la macro en dehors d'une définition de macro.opérandes ignorées: %s ignore la redéfinition de l'alias du registre « %s »ignore le type .endian non reconnu « %s »iif conversion interne pcrel/binaryiif conversion interne pcrel/pointeurtaille des %sréadressages illégale: %ddirective .stab%c illégale, mauvais caractèreexpression .stabx illégale; zéro assuméindirection double illégaleexpression illégaleopérande de registre immédiat illégal %sréférence indirecte illégalelittéral illégalopcode %s illégal pour MCU %sopérande illégalopérande illégal - nom de registre repéré alors qu'aucun n'était attenduplage de versions matériel cibles illégaleregistre illégal après @registre illégal après @-registre illégal inclus dans la listenuméro de registre illégalutilisation illégale de la resource dans un paquetutilisation illégale du registre de contrôleutilisation illégale du registre du coprocesseurimm3imm5 devrait être >= 2immédiat 0 ne peut être utilisé iciimmédiat 1 ou 2 attenduune valeur immédiate ne peut pas être déplacée par une seule instructionpréfixe # attendu avec une expression immédiatela valeur immédiate à des bits mis en dehors de la taille de l'opérandeimmédiat n'est pas une puissance de deuximmédiat doit être 1 ou 2offset immédiat pas aligné sur 2 octetsoffset immédiat pas aligné sur 4 octetsoffset immédiat est hors limiteopérande immédiat illégal avec un saut absoluopérande immédiat ne correspond pasopérande immédiat est trop grandopérande immédiat requisopérande immédiat requiert iwMMXt2la somme des opérandes immédiats est plus grande que 32valeur immédiate hors limitevaleur immédiate hors limite pour une insertionvaleur immédiate hors limite pour une opération de rétrécissementvaleur immédiate hors limite pour un décalagevaleur immédiatevaleur immédiate %d hors des limites %d à %dvaleur immédiate %u hors des limites %u à %uvaleur immédiate 0x%x tronquée à 0x%xvaleur immédiate hors limitevaleur immédiate pas permise quand la source et la destination diffèrentvaleur immédiate hors limitevaleur immédiate hors limite valeur immédiate hors limite: limité à [0, 16]valeur immédiate hors limite: limité à [1, 32]la valeur immédiate devrait être un multiple de %d à l'opérande %d — « %s »zéro immédiat attendunombre incorrect d'opérandes. Attendait %d, a obtenu %darguments inappropriés pour l'opcode « %s »fanion %i incompatible dans la directive de lignetypes inconsistants dans une instruction Neoncondition incorrect dans le bloc ITformat incorrect pour une instruction de multiplication parallèlenombre d'opérandes incorrect dans la première instructionnombre d'opérandes incorrect dans la seconde instructionRegistre incorrect « %s%s » utilisé avec le suffixe « %c »registre incorrect dans la liste des registresnuméro de registre incorrect, ignoréregistres index et de destination devraient être distinctsindex pas permis dans une liste de registresoffset d'index hors limiteregistre d'index recouvre le registre de transfertregistre d'index spécifié mais est zérovaleur d'index trop grande pour %sregistre vectoriel indexé attendu%s indirect sans « * »insertion de « %s » dans la table de hachage des alias %s a échoué: %sinsertion de « %s » dans la table de hachage des noms %s a échoué: %sinsertion de « %s » dans la table de hachage des chaînes: %sinsertion de « %s » dans la table de symboles a échoué: %sinsertion de « %s » dans la table de hachage d'étiquettes: %sinsn ne peut être combiné avec un traitement parallèle insninsn ne peut être combiné avec non nopxinsn ne peut être combiné avec non nopyinsn ne peut être combiné avec pmulsl'instruction %s ne peut pas suivre une autre instruction E/S.l'instruction %s ne peut pas suivre une autre instruction qui accède à la mémoire.instruction %s requiert %d opérande(s)instruction %s requiert un mcu MSP430Xinstruction %s requiert l'activation de l'extension AUDIOinstruction %s requiert l'activation de l'extension DIV & DX_REGSinstruction %s requiert l'activation de l'extension DX_REGSinstruction %s requiert l'activation de l'extension FPUinstruction %s requiert l'activation de l'extension FPU_DPinstruction %s requiert l'activation de l'extension FPU_MACinstruction %s requiert l'activation de l'extension FPU_SPinstruction %s requiert l'activation de l'extension STRINGinstruction %s requiert l'activation de l'extension de performanceinstruction %s requiert l'activation de l'extension de performance IIl'instruction %s.a n'existe pasinstruction %s: résultat est toujours fauxinstruction %s: résultat est toujours vraiinstruction « %.*s » ne peut pas être transformée en prédicatinstruction « %s » ne peut être exécutée en parallèle.instruction « %s » est valable seulement pour le M32R2instruction « %s » est valable seulement pour le M32RXinstruction « %s » pas permise après « xacquire »l'instruction « %s » n'est pas supportée en mode 16 bits.l'adresse de l'instruction n'est pas un multiple de 16l'adresse de l'instruction n'est pas un multiple de 2l'adresse de l'instruction n'est pas un multiple de 4l'adresse de l'instruction n'est pas un multiple de 8l'instruction ne peut pas être conditionnellel'instruction n'opère pas sur des valeurs par pairesl'instruction n'accepte pas un adressage pré indexél'instruction n'accepte pas un index de registre mis à l'échellel'instruction n'accepte pas ce mode d'adressagel'instruction n'accepte pas un adressage désindexél'instruction n'autorise pas un index décalél'instruction n'accepte pas l'adressage désindexél'instruction ne supporte pas la réécriturel'instruction accède implicitement à R31 du chargement précédent.l'instruction est toujours non-conditionnellemnémonique d'instruction trop longue : %sinstruction non permise dans un bloc ITinstruction pas supportée en mode Thumb16instruction requiert une étiquetteinstruction requiert une étiquette ou une valeur dans l'étendue -511:512Instruction requiert une étiquette SANS '$'l'instruction requiert un index de registrela séquence d'instruction (write a0, branchement, retw) peu déclencher un errata matérielles instructions écrivent dans le même registre de destination.registre entier 32 bits attenduregistre entier 64 bits attenduOpérande entier hors limiteregistre entier attenduregistre entier attendu dans le registre opérande étendu/décaléregistre entier, zéro ou SP attenduconfusion interne: réadressage dans une section sans contenuerreur interne: [%s] code inattendu [%lx] dans le symbole froberreur interne: mauvais ID de propriété de fichier %derreur interne: opcode microMIPS erroné (longueur incorrecte: %u): %s %serreur interne: opcode microMIPS erroné (désaccord opcode/longueur): %s %serreur interne: index de la section de base hors limiteserreur interne: descripteur de l'opcode endommagé pour « %s %s »
erreur interne: ne peut exporter le type de réadressage %d (« %s »)erreur interne: ne peut adresser par hachage « %s »: %s
erreur interne: la macro « %s » ne peut être hashé: %serreur interne: l'opcode « %s » ne peut être hashé: %serreur interne: ne peut installer un correctif pour le type de réadressage %d (« %s »)erreur interne: échec de l'allocation de %d pointeurs indirectsymbolerreur interne: correctif non contenu à l'intérieur du fragmenterreur interne: opérande lookup/get a échouéerreur interne: perte de l'opcode: « %s» «%s »
erreur interne: réadressage %d (« %s ») n'est pas supporté dans le format du fichier objeterreur interne: format DWARF2 inconnuerreur interne: nom d'option « %s » inconnuerreur interne; ne peut générer le réadressage « %s »erreur interne ? ne peut générer le réadressage « %s »erreur interne ? ne peut générer le réadressage « %s » (%d, %d)échec interne dans parse_register_listinconsistence interne dans %s: bdap.w sans symboleinconsistence interne dans %s: bdapq pas de symboleproblème interne d'inconsistance dans %s: %lxproblème interne d'inconsistance dans %s: instruction externe %04lxproblème interne d'inconsistance dans %s: fr_subtype %dproblème interne d'inconsistance dans %s: fr_symbol %lxproblème interne d'inconsistance dans %s: instruction %04lxproblème interne d'inconsistance dans %s: symbole résoluproblème interne d'inconsistance: %s appelé pour %d octetsréadressage interne (type: IMMÉDIAT) n'est pas corrigéinterne: BFD_RELOC_MMIX_BASE_PLUS_OFFSET n'est pas résolu vers la sectioninterne: expression GREG non résolue vers la sectioninterne: mauvais opcode mips (bits 0x%08lx définis): %s %sinterne: mauvais opcode mips (bits 0x%08lx défini deux fois): %s %sinterne: mauvais opcode mips (bits 0x%08lx indéfinis): %s %sinterne: opcode mips erroné (erreur de masque): %s %serreur interne: ne peut adresser par hachage « %s »: %sinterne: mmix_prefix_name mais le préfixe est videinterne: type de relaxation inattendue %d:%dinterne: étiquette %s non traitéeinterne: type d'opérande inconnu : %s %sréadressage interne (type: OFFSET_IMM) n'est pas corrigévecteur d'interruption pour l'instruction trap est hors limiteoption -march= invalide: « %s »option -mavxscalar= invalide: « %s »option -mevexlig= invalide: « %s »option -mevexrcig= invalide: « %s »option -mevexwig= invalide: « %s »option -mmnemonic= invalide: « %s »option -momit-lock-prefix= invalide: « %s »option -moperand-check= invalide: « %s »option -msse-check= invalide: « %s »option -msyntax= invalide: « %s »option -mtune= invalide: « %s »offset de registre 32 bits invalide<arch> invalide dans --march=<arch>: %svaleur @slotcount invalideexpression BSPEC invalidemauvaise expression FPA immédiateregistre HI invalide avec une immédiatexpression LOC invalideparamètre NaN invalide -mnan=%sopérande relatif au PC est invalideréférence PIC invalideadresse VSIB invalideabi invalide -mabi=%sregistre accumulateur invalideadresse invalidemode d'adressage invalideextension d'architecture invalidearchitecture invalide %sarchitecture invalide -A%sarchitecture invalide -xarch=%sarchitecture invalide -z%soption d'architecture invalide -m%s, ignoréeargument « %s » invalide pour -fdebug-prefix-maptentative invalide de déclaration d'un nom de version externe comme nom par défaut pour le symbole « %s »type de barrière invalideregistre de base invalide pour un registre de décalageopérande de branchement invalidedécalage d'octets de branchement invalidenom d'opération de cache invalidecaractère %s invalide au début de l'opérande %d « %s »caractère %s invalide avant l'opérande %dcaractère %s invalide dans la mnémoniquecaractère invalide %s dans l'opérande %dcaractère invalide en entréecondition invalidecode de condition « %s » invalidenom du code de condition invalideoption de configuration « %s » invalide dans la règle de transition « %s »constante invalideconstante invalide (%lx) après le correctifconstante invalide: expression %d bits n'est pas dans la gamme %d..%dconstante invalide: expression %d bits n'est pas dans la gamme %u..%uconstante invalide: %d n'est pas un entier aligné sur un motconstante invalide: expression 10 bits pas dans la gamme [-2^9, 2^9-1]constante invalide: expression 20 bits pas dans la gamme -2^19..2^19constante invalide: expression 25 bits pas dans la gamme [-16777216, 16777215]constante invalide: expression 32 bits n'est pas dans la gamme [-0x80000000, 0x7fffffff]constante invalide: expression 32 bits n'est pas dans la gamme [0, 0xffffffff]constante invalide: expression 32 bits pas alignée sur un motconstante invalide: expression de bit non définienom de registre de contrôle invalidetaille de déplacement par défaut invalide « %s ». Utilisera par défaut %d.opérande de mémoire destination invalideregistre de destination invalideliste de registres destination invalideregistre de destination invalideélément de sélecteur invalidetaille d'élément %d invalide et combinaison %c de taille de vecteurboucle vide invalideexpression invalide dans l'évaluation du type %dexpression invalide pour l'opérande %i de « %s »expression invalide dans chargement/stockage multiplesexpression invalide dans l'opérandeexpression invalide dans l'adressefanion « %s » invalidepaire de registres en virgule flottante invalide. Les opérandes valables pour une paire de registres fp sont 0, 1, 4, 5, 8, 9, 12 ou 13.constante en virgule flottante erronéequatrième registre invalidetaille de cadre invalideexpression hvc invalideidentificateur invalide pour « .ifdef »identificateur invalide pour « .option »immédiat invalideposition du champ immédiat invalideimmédiat invalide pour le calcul d'adresse (valeur = 0x%08lX)immédiat invalide pour un calcul d'adresse de piletaille immédiate invalidevaleur immédiate invalideimmédiat invalide: %ld est hors limiteregistre d'index invalidetaille d'index invalide pour un « coldfire »taille de registre indirect invalidemauvaise instruction « %s » après « %s »instruction invalide pour cette architecture; a besoin de mauvaise forme d'instructiontaille d'instruction choisie invalide (%d)suffixe d'instruction invalidedernière instruction invalide pour une boucle avec zéro-overheadlongueur invalide pour la directive .scommoption de listage invalide « %c »constante littéral invalide: le bassin doit être plus prèslrlive « %lu » invalidemachine invalide « %s »opérande mémoire invalidemauvaise taille de fusion d'entitémode invalideregistre d'adresse movx invalideregistre dsp movx invalideregistre d'adresse movy invalideregistre dsp movy invalidesuffixe néon invalide pour une instruction non néonnombre invalidenombre de registres invalide dans la liste, %d registres sont attendus à l'opérande %d — « %s »nombre de registres invalide dans la liste, seulement 1 registre est attendu à l'opérande %d — « %s »expression d'offset invalideoffset invalide, cible n'est pas alignée sur une frontière de mot (0x%08lX)offset invalide, valeur trop grande (0x%08lX)opcode invalideopcode « %s » invalide dans la règle de transition « %s »opcode invalide, « %s ».opérande invalideopérande invalide (section %s) pour « %s »opérande invalide (section %s) pour « %s » en définissant « %s »opérande invalide dans ldmopérande invalide dans stmmode d'opérande invalide pour cette architecture; a besoin de 68020 ou plusopérande invalide ()+opérande invalide -()opérande invalide de S^#mauvaise taille d'opérande demandéesuffixe d'opérande invalideopérande invalide pour la directive .code (%d) (attendu 16 ou 32)opérande invalide pour l'opcode %s: « %s »opérande invalide n'est pas une valeur signée de 10 bits: %dvaleur de l'opérande n'est pas une valeur signée de 11 bits: %dopérande invalide n'est pas une valeur signée de 12 bits: %dopérande invalide n'est pas une valeur signée de 13 bits: %dopérande invalide n'est pas une valeur signée de 16 bits: %dopérande invalide n'est pas une valeur non signée de 16 bits: %dvaleur de l'opérande n'est pas une valeur non signée de 5 bits: %dvaleur de l'opérande n'est pas une valeur non signée de 6 bits: %dvaleur de l'opérande n'est pas une valeur non signée de 6 bits: %dopérande invalide, n'est pas un multiple de 32: %dopérande invalide, n'est pas un multiple de 4: %dopérande invalide, n'est pas un multiple de 8: %dopérande invalide n'est pas une valeur paire: %dopérande invalide: expression dans la cible PTopérandes invalidesopérandes invalides (sections %s et %s) pour « %s »opérandes invalides (sections %s et %s) pour « %s » en définissant « %s »opérandes invalide pour l'op cross-unitopérandes invalides pour opcodeopérandes invalides vers %sopérandes invalides pour l'opcode %s: « %s »opertype invalideencodage invalide ou non supporté dans .cfi_lsdaencodage invalide ou non supporté dans .cfi_personalityadresse relative au PC invalideregistre de performance invalidenom d'opération pref invalidepriorité « %lu » invalidepseudo opération invalidele registre quickrot spécifié est invalidel'unité quickrot spécifiée est invalidelimite invalide dans la liste des registres vectorielsregistre invalideregistre %s invalideregistre « %s » invalide pour l'instruction « %s »registre invalide pour l'accès mémoireliste de registres invalideliste de registres invalide pour les instructions push/popmasque de registre invalidenom de registre invalidenuméro de registre invalide (%ld) pour « %s »numéro de registre invalide (%ld) pour l'instruction « %s »numéro de registre invalide: %d n'est pas dans [r0--r7]opérande registre invalideopérande n°1 de registre invalideopérande n°2 de registre invalideopérande n°3 de registre invalideopérande n°4 de registre invalideopérande de registre invalide : %splage de registre invalidetype de registre %d invalideregistre invalide: r15 illégalrésultat de relâche de fragment invalideexpression de réadressage invalideréadressage invalideexpression de réadressage invalideréadressage invalide pour l'instruction « %s »réadressage invalide pour le champréadressage invalide pour l'instructionréadressage invalide pour l'opérande %d de « %s »réadressage invalide pour l'opérande %i de « %s »réadressage invalide dans la position d'instruction %irotation invalidemode d'arrondi incorrectregistre scalaire invalide dans la listefacteur d'échelle invalidesegment invalide « %s »décalage invalidedécalage invalide pour le mode d'adressage de l'offset du registreopérateur de décalage invalidevaleur de décalage illégale: %ldforme courte d'un opérande immédiat en virgule flottante invalideexpression smc invalideopérande de mémoire source invalideregistre source invalideliste de registres source invalideunité source invalidesous-opcode invalide %dsuffixe invalide après le registre.classe de suffixe invalideexpression swi invalideoption invalide -m%sopérande symbolique invalidesyntaxe de classe invalidesyntaxe invalide pour le directive .dnsyntaxe invalide pour le directive .qnsyntaxe invalide pour le directive .reqsyntaxe invalide pour le directive .unreqnom de registre système invalideversion matérielle cible invalidetype invalide pour le bassin de littéralesvaleur d'opérande non étendue invalideopcode unwind incorrectutilisation invalide de « =immediate »utilisation invalide du réadressage %sutilisation invalide de « MSL »utilisation invalide d'un décalage de registre 32 bitsutilisation invalide d'un décalage de registre 64 bitsutilisation invalide de l'opérateur « %s »mauvaise utilisation d'un registre vectorielvaleur invalide pour un registre à usage spécialregistre vectoriel invalide dans la listenom de registre vectoriel invalidemasque d'écriture « %s » invalidemasque de zérotage « %s » invalidevaleur de is_stmt n'est pas 0 ou 1le numéro isa est plus petit que unsaut pas à 3..10 octets (est %d)cible du saut hors limitecible du saut hors limite; aucun trampoline adéquat trouvésaut vers une adresse mal alignée (0x%lx)rebuts « %s » après l'expressionrebut « %s » après le registrerebut après l'opérande %u de « %.*s »rebut à la fin de la ligne, premier caractère non reconnu est « %c »rebut à la fin de la ligne, premier caractère non reconnu évalué en 0x%xrebut à la fin de la ligne: « %s »rebut à la fin de la ligne: « %s »rebut trouvé après l'instruction : %s.%sla utilisé pour charger une adresse 64 bitsétiquette « $%d » redéfinieétiquette « %d$ » redéfiniel'étiquette « %s » n'a pas été définie dans cette section dwarfétiquette après « || »étiquette après le prédicatétiquette pas au début du paquet d'exécutionles étiquettes ne sont pas valables dans des paquetsétiquette manquanteétiquette manquante  dernier registre doit être r7ldr vers le registre 15 doit être aligné sur 4 octetsldrd/strd exige une paire de registre paire:impaireopérande de gauche est un grand nombre; entier 0 assuméopérande de gauche est un nombre flottant; entier 0 assumélongueur n'est pas nécessairelongueur de .comm « %s » est déjà %ld. N'a pas été changé pour %ld.longueur de .lcomm « %s » est déjà %ld. N'a pas été changé à %ld.longueur du symbole « %s » est déjà %ld, ignore %détiquette li rd n'est pas une forme d'instruction correcteligne %d: rep ou repi doit inclure au moins 4 instructionsligne %d: incapable d'insérer l'adresse du symbole « %s » dans un octetligne %d: incapable d'insérer l'adresse du symbole « %s » dans un quadligne %d: incapable d'insérer l'adresse du symbole « %s » dans un shortligne %d: incapable d'insérer la valeur %lx dans un octetligne %d: incapable d'insérer la valeur %lx dans un shortligne %d: type de réadressage inconnu: 0x%xnuméro de ligne (%d) pour la directive .stab%c ne peut s'insérer dans le champ d'index (20 bits)numéros de lignes doivent être positifs; numéro de ligne %d rejetéle registre de lien doit être dans un registre avec un numéro basl'unité de registre de lien doit être parmi %sinsertion dans le pool littéral a échouéposition de bassin de littéraux requise avec text-section-literals; spécifié le avec .literal_positiondébordement du pool de littérauxlittéral référencé à travers une frontière de sectionmode d'adressage lk sont invalides pour un mode d'adressage par registre adressant la mémoirela pseudo instruction lmi ne devrait pas utiliser une étiquette dans le champ immregistre LO requisréadressage lo() utilisé sur une instruction qui ne le supporte paschargement du même registre dans une opération parallèleétiquette locale « %s » n'est pas définielong saut (jump) requisune boucle contenant moins de trois instructions peut déclencher un errata matériella fin d'une boucle trop proche de la fin d'une autre boucle peut déclencher un errata matérialboucle cible ne réfère pas à une instruction de boucle dans la sectionboucle trop longue pour l'instruction LOOPboucle: déplacement 32 bits non supportéregistre inférieur (r0-r15) attendu, pas '%.100s'16 bits inférieurs du masque sont ignorésfonctionnalités m68k et cf sélectionnées toutes les deuxmacro %s n'est pas encore implémentéel'instruction macro a été étendue dans une instruction de mauvaise taille dans un slot d'un branchement 16 bits différél'instruction macro a été étendue dans une instruction de mauvaise taille dans un slot d'un branchement 32 bits différéinstruction macro étendue en de multiples instructionsl'instruction macro a été étendue en de multiples instructions dans un emplacement de branchement différémacro requiert le registre $at alors qu'il n'est pas effectifmacro requiert $at alors que $at est utilisémacro utilisée $at après ".set noat"macros imbriquées trop profondémentl'opcode majeur n'est pas trié pour %sliste de registre mal formée dans push/popmasque pas sur un opérande de destinationle masque élague les bits de l'opcode pour %sregistres masque, index et de destination doivent être distinctsregistres masque, index et de destination devraient être distinctsopérandes correspondants au opcode md_apply_fix: r_type 0x%x inconnu
md_estimate_size_before_relax
destination mémoire nécessaire pour l'instruction « %s » après « xrelease »destination de branchement mal alignéedonnées mal alignéesdécalage désalignépas de concordance entre la taille du opcode et celle de l'opérandepas de concordance entre le registre et le suffixe.eb ne concorde pastypes d'élément/structure en désaccord dans la listeparenthèses non concordantes.procend mal positionnéopérande PIC mal positionné« %c » manquant« ) » manquant« ) » manquant dans %%-op« ] » manquant+ manquant.end manquant.end manquant à la fin de l'assemblage.end ou .bend manquant à la fin du fichier.endp manquant avant .cfi_startproc.fnstart manquant avant la directive de déroulement.func manquant.proc manquant= manquantfanions CPS manquantsnom de DSP manquant « %s »[ manquant] manquant« ) » manquante« ) » manquante après les paramètres formels dans la définition de la macro « %s »« .end » manquant« ] » manquant« lock » manquant avec « %s »« } » manquant« } » manquante dans « %s »nom d'abi manquant « %s »alignement manquantextension d'architecture manquantenom d'architecture manquante « %s »argument manquantargument manquant pour la directive %s_checkséparateur d'argument « , » manquant pour .cpsetupclasse manquanteapostrophe de fermeture manquant; (assumé)« %c » fermant manquantaccolade fermante manquanteparenthèses fermante manquantevirgule manquantevirgule manquante après la constante de insn
virgule ou deux-point manquantcode de condition manquant dans la directive de contrôle structuréearchitecture cpu manquantenom de cpu manquant « %s »« do » manquanttaille d'élément manquantenom du mode d'émulation manquantapostrophe de fin manquantexpression manquanteexpression manquante dans la directive .abiversionexpression manquante dans la directive .localentryexpression manquante dans la directive .sizefanions manquants: « P », « N » ou « Z » requisnom de fpu manquant « %s »taille de cadre manquanteexpression immédiate manquanteétiquette manquanteexpression locale manquanteparamètre du modèle manquantnom manquantoffset manquant dans l'adressage pré indexéopcode manquantopérande manquantopérande manquant après la virguleopérande manquant; zéro assuméexpression d'offset manquante ou erronéeexpression de déplacement manquante ou invalide « %s »expression de déplacement invalide ou manquante « %s » alors 0 est assumé à sa placeexpression manquante ou invalide « %s »expression immédiate manquante ou invalide « %s »nom de symbole réel manquanttype de réadressage manquantchaîne renommée manquantechamp de rotation manquant après la virguleséparateur manquantlongueur de décalage manquantetaille manquanteexpression de la taille manquanteexpression sizeof_stub manquantechaîne manquantenom de symbole manquant« then » manquant« to » ou « downto » manquanttype manquantvaleur manquantenom de version manquant dans « %s» pour le symbole «%s »plus de 65K de mots dans le bassinmov ne peut utiliser un port RD comme destination« || » multiples sur la même lignebranchements ou sauts multiples dans le même paquetspécifications multiples de conditionmultiples noms d'émulation spécifiésplusieurs formats spécifiés pour un paquet: utilise « %s »littéraux multiples dans l'expansionspécifications multiples movxspécifications multiples movyspécifications multiples de traitement parallèlemultiples prédicats sur la même lignemultiples sections remappés vers la section de sortie %sversions multiples [«%s»|«%s»] pour le symbole «%s»écritures multiples dans le même registredoit être @(r0,...)vous devez spécifier les extensions à ajouter avant celles à retirerun qualificatif PIC est requis avec un symbole.un qualificatif PIC est requis avec le symbole. « %s »@GOT ou @GOTOFF requis. %salignement négatifdécalage négatifnuméro d'opérande négatif %dtaille négativesous-opcode négatif %dlongueur de symbole négativevaleur négative ignorée dans %saucun opcode Power ou PowerPC n'a été sélectionné.blocs .bs imbriquésdirective .ent imbriquéesboucle pipelinée par le logiciel imbriquéesaut de ligne dans le titrenouvelle section « %s » définie sans attributs - cela pourrait causer des problèmes« next » en dehors de la boucle structuréepas de réadressage sur %d octetspas de « ( » correspondant à « ) »pas de « [ » correspondant à « ] »pas de pseudo-op .cprestore utilisé dans le code PICpas de pseudo-op .frame utilisé dans le code PICpas compilé avec le support pour x86_64 32 bitspas compilé pour le support de format de fichier objet de 64 bitspas compilé avec le support pour x86_64aucun pointeur de fichier courantpas de symbole d'entrée pour la fonction globale « %s »aucun nom de fichier après l'option -taucun nom de fichier après le pseudo-op .INCLUDEpas d'unité en virgule flottante spécifiéepas d'entrée hppa_fixup entry pour le correctif du type 0x%xaucun suffixe de mnémonique d'instruction fourni et pas d'opérande registre; ne peut déterminer la taille de l'instructionaucun suffixe de mnémonique d'instruction fourni; ne peut déterminer la taille de l'immédiataucune section dwarf XCOFF connue pour le fanion 0x%08x
pas de section précédente pour y retourner, ignorée.pas de fragment enregistré pour le littéralpas de numéro de séquence après !%spas de modificateur de taille après le point, .w assumépas de tel modificateur d'architecture: « %s »pas de telle architecture: « %s »pas de telle instruction: « %s »pas de tel « sfr » pour cette architecturepas de définition GREG satisfaisante pour les opérandespas d'étiquette spécifiée pour %spas de façon de traiter .file à l'intérieur d'une section .ent/.endsaut non PIC utilisé dans la librairie PICexpression non absolue dams le champ de constantevaleur non absolue utilisée avec .space/.bescompteur d'octet n'est pas une constanteexpression n'est pas une constante dans la déclaration « .elseif »expression n'est pas une constante dans la déclaration « .if »game de registres non contiguëopérande OPF n'est pas immédiat, ignoréréadressage non relatif au PC pour un champ relatif au PCn'est pas une instruction de 16 bits « %s »pas assez d'opérandes (%d) pour « %s »; attendu %daucun registre de base utilisénombre (0x%s) plus grand que 32 bitsnombre plus grand que 64 bitsle nombre doit être positif et plus petit que %dnombre de jetons littéraux != 1non concordance du nombre d'opérandesLe nombre de registres doit être compris dans l'intervalle [1:4]opérande d'adresse impaire: %lddéplacement impair à %xdistance impaire de branchement (0x%lx octets)nombre impaire ne peut être utilisé icinombre impair d'octets dans la description de l'opéranderegistre général impaire spécifié comme paire de registresregistre impaire ne peut être utilisé icioffset et base doivent provenir de la même unitél'offset dans l'opérande %u de « %.*s » n'est pas divisible par %ul'offset dans l'opérande %u de « %.*s » est hors limitel'offset doit être un multiple de %dl'offset doit être zéro dans l'encodage ARMl'offset n'est pas un multiple de 4offset hors limitedécalage vers une destination non alignéedécalage d'adresse trop grandvaleur d'offset hors limiteseul le décalage « LSL » est permisseulement les registres D peuvent être indexésseul le décalage LSL est permis en mode thumbseulement SUBS PC, LR, #const permisseule une expression constante est permiseseul des constantes de décalage sont supportées dans une section absolueseul le zéro en virgule flottante est autorisé comme valeur immédiateseul les registres lo sont permis avec un immédiatseuls les 16 bits inférieurs du premier opérande sont utilisésun type seulement devrait être spécifié pour l'opérandeseul r15 est permis iciuniquement supporté avec un ancien gccseuls deux registres consécutifs VFP SP sont permis iciopcode %s pas trouvé dans la table de hachage des opcodesopcode %s: n'a pu analyser l'opérande « %s » dans « %s »opcode %s: opérande « %s » non identifié dans « %s »opcode « %s »: ne peut trouver la définition littéraleopcode « %s »: pas d'opnom lié « %s » pour la pré condition dans %sopcode « %s »: pas d'opnom lié « %s » pour la pré condition dans « %s »opcode « %s »: la pré condition contient seulement des constantes dans « %s »opcode « %s »: le remplaçant n'a pas %d opsopcode « NOP.N » non disponible dans cette configurationopcode 0x3 et SYNTAX_3OP invalidesopcode « %s » n'est pas supporté pour la cible %sopcode n'a pas d'effetopcode manquant ou pas trouvé sur la ligne d'entréeopcode non supporté en mode « insn32 »opcode non supporté dans le mode « insn32 » « %s »opcode non supporté sur ce processeur: %s (%s)opcode pas valable pour cette variante de cpule réadressage spécifique à un opcode %s est utilisé en dehors d'une instructionles opcodes « %s » (emplacement %d) et « %s » (emplacement %d) ont tous les deux des accès de ports volatilesles opcodes « %s » (emplacement %d) et « %s » (emplacement %d) écrivent dans le même portles opcodes « %s » (emplacement %d) et « %s » (emplacement %d) écrivent dans le même registreles opcodes « %s » (emplacement %d) et « %s » (emplacement %d) écrivent dans le même étatouverture CFI à la fin du fichier; directive .cfi_endproc manquanteopérandeopérande %d doit être un immédiatl'opérande %d doit être une expression immédiatel'opérande %d doit être une constanteopérande %d doit être scalaireopérande %d de « %s » a une valeur « %u » invalideopérande %d de « %s » a une valeur « %u » hors limiteopérande %d hors limiterecouvrement de l'opérande %d dans %sl'opérande %d devrait être %s — « %s »opérande %d: expression use illégale: « %s »opérande %s0x%lx hors limite.opérande %u de « %.*s » est en lecture seuleopérande %u de « %.*s » est en écriture seuleopérande %u de « %.*s » n'est pas un registre de base valideopérande %u de « %.*s » n'est pas une référence mémoire valideopérande %u de « %.*s » n'est pas valide comme registre d'adresse de retouropérande %u de « %.*s » n'est pas une constanteopérande %u de « %.*s » du mauvais côtél'opérande %u de « %.*s » est hors limiteopérande 1 doit être FPSCRerreur d'index d'opérande pour %sl'opérande n'est pas une constante absolueopérande n'est pas un immédiatdébordement du masque de l'opérandeopérandes ne concordent pas — « %s »l'opérande doit être une constantel'opérande doit être une constante ou une étiquetteopérande doit être un multiple de 2opérande doit être un multiple de 4opérande doit être absolu dans les bornes %d..%d et non pas %dopérande doit être absolu dans les bornes %u..%u et non pas %ldopérande n'est pas un multiple de 4 pour PT, PTA ou PTB: %dnombre d'opérandes ne concordent pasopérande hors limiteopérande hors limite (%d n'est pas entre %d et %d)opérande hors limite (%s n'est pas entre %ld et %ld)opérande hors limite pour PT, PTA et PTBopérande hors limite, instruction a été étendueopérande hors limite: %ldopérande hors limite: %luopérande hors limite: 0x%lxdébordement de l'opérandel'opérande référence R%ld de l'instruction avant la précédente.l'opérande référence R%ld de l'instruction précédente.l'opérande référence le R%ld du chargement précédent.non concordance de la taille d'opérandela taille de l'opérande doit être spécifiée pour VMOV immédiatla taille de l'opérande doit correspondre à la largeur du registrenon concordance du type d'opérandeles types de l'opérande ne peuvent pas être inférésvaleur d'opérande hors limite pour l'instructiontailles/opérandes ne concordent pasopérandes 0 et 1 doivent être le même registreopérandes pour l'opcode « %s » ne correspondent à aucun format valableopérandes ne concordent pasopérandes n'étaient pas réductibles au moment de l'assemblageoperation combine des symboles dans différents segmentsl'option --link-relax est seulement supportée dans le format b.outl'option « %s » ne peut pas être inverséeoption « %s » n'est pas reconnueoption « -%c%s » est dépréciée: %soption « -A%s » est dépréciée: utilisez « -%s »ou plusmémoire épuiséehors limiteafficher des messages d'erreur verbeuxdébordementdébordement durant le branchement vers %s; converti en une séquence d'instructions plus longuedébordement dans l'argument immédiatdébordement dans la table de littéraux (.lit8)débordement dans la table de littéraux (.lita)p2align n'est pas supporté pour cette cibleconflit d'empaquetage: %s doit être soumis séquentiellementbourrage ajoutéparallèlel'instruction parallèle ne suit pas une autre instructionparenthèses ignoréeserreur d'analyseligne partielle à la fin du fichier est ignoréePC ne peut être utilisé en mode réécriture relative au PCrelatif au PC offset d'adresse relatif au PC est hors limiteoffset de chargement relatif au PC n'est pas aligné sur un motoffset de chargement relatif au PC est hors limiteerreur d'instruction pce (16 bits || 16 bits)'pcrel pour branchement vers %s est trop loin (0x%lx)pcrel pour branchement vers %s est trop loin (0x%x)pcrel pour loopt est trop éloigné (0x%lx)pcrel pour lrw/jmpi/jsri vers %s est trop loin (0x%lx)réadressage pcrel pas permis dans une instructionpcrel trop éloignépcrel trop éloigné BFD_RELOC_BFIN_10pcrel trop éloigné BFD_RELOC_BFIN_11_PCRELpcrel trop éloigné BFD_RELOC_BFIN_12pcrel trop éloigné BFD_RELOC_BFIN_24pcrel trop éloigné BFD_RELOC_BFIN_5pcrel trop loin BFD_RELOC_MOXIE_10routine de personnalité requise avant la directive .handlerdataroutine de personnalité spécifiée dans un cadre cantunwindregistre de pointeur (X, Y ou Z) requisregistre de pointeur (Y ou Z) requisregistre de pointeur Z requisles polymorphes ne sont pas activés. Utilisez l'option -mP pour l'activer.le post-index doit être un registreexpression post-indexée utilisée dans une instruction de préchargementpost-incrémentation pas supportéepowerpc_operands[%d] double powerpc_operands[%d]powerpc_operands[%d].bitm invalideinstruction pre-indexée attenduele prédicat n'est pas suivi d'une instruction.prédicat sur A0 n'est pas supporté sur cette architectureprefer-const16 entre en conflit avec prefer-l32rprefer-l32r entre en conflit avec prefer-const16fin prématurée d'un préfixe virgule flottante.ent précédent pas fermé par un .endentrée CFI précédente n'est pas fermé (.cfi_endproc manquant)le movx précédent exige nopyle movy précédent exige nopxprofilage dans une section absolue ?pseudo-op illégal à l'intérieur de .struct/.unionpush/pop ne supporte pas {reglist}^le prédicat qualifiant n'est pas suivi d'une instructionr12 n'est pas permis icir13 n'est pas permis icir14 n'est pas permis comme premier registre quand le second registre est omisr14 n'est pas permis icir15 utilisé comme registre de base de stockage n'est pas permisr15 n'est pas permis icir2 ne devrait pas être utilisé en mode d'adressage indexérd doit être un nombre paire.rdhi et rdlo doivent être différentsrdhi, rdlo et rm doivent tous être différentscode réentrantle type d'enregistrement n'est pas valabletype_enregistrement_invalidesymbole redéfini ne peut être utilisé sur un réadressageredéfinition du registre globalredéfinition du type MCU « %s » en « %s »préfixe %s redondantreg devrait être <= 31reg-reg attenduregistre attenduregistre attendu, mais a eu '%.6s'registre attendu, pas '%.100s'registre hors ordreregistre de mauvaise taille pour le mot %sregistre de mauvaise taille pour l'adresse %sla liste doit contenir un nombre paire de registresla liste de registres doit provenir de la même unitéune liste de registres doit contenir au moins 1 registre et au plus 16 registresla liste des registres ne doit pas contenir de doublonsliste de registres n'est pas en ordre croissantle registre doit être soit sp ou soit spécifié par une directive unwind_movsp précédentenom de registre ou numéro de registre 0 à 31 requisnom de registre ou numéro de registre 16 à 31 requisle registre numéro %u n'est pas supporté sur cette architecturenuméro de registre au-dessus de 15 requisnuméro de registre hors limitenuméro de registre trop grand pour push/pople décalage de registre n'est pas permis en mode d'adressage pré indexéopérande de registre attendu mais on a trouvé un scalaireregistre hors limite dans la listepaire de registre pour l'opérande %u de « %.*s » n'est pas une paire pair/impair valideregistre r%d hors limiteregistre r0 ne peut être utilisé iciregistres r16-r23 requisregistre r24, r26, r28 ou r30 requisgamme de registres n'est pas en ordre croissantregistre rh%d hors limiteregistre rl%d hors limiteregistre rq%d n'existe pasregistre rq%d hors limiteregistre rr%d n'existe pasregistre rr%d hors limiteregistre identique à la base de réécrituredécalage de sauvegarde du registre n'est pas un multiple de %usection de registre a un contenu
pas des registres doit être 1 ou 2syntaxe du registre est .register %%g[2367],{#scratch|symbolname|#ignore}non concordance du type de registrel'unité de registre doit être parmi %svaleur de registre utilisée comme expressionles registres ne peuvent pas être les mêmesrel trop éloigné BFD_RELOC_16rel trop éloigné BFD_RELOC_8débordement de réadressage rel31adresse relative hors limiteappel relatif hors limitesaut relatif hors limiteinstruction non reconnue dans indice de relaxation: ligne %d.relaxation non supportée
relâche d'un branchement hors limite dans le saut (jump)réadressage %d n'est pas supporté dans le format du fichier objetréadressage n'est pas dans une (partie corrigée de) sectionle champ relocalisé et le type relocalisé diffèrent sur le signeréadressage %s n'est pas supporté par l'ABI actuelleréadressage ne peut être fait avec -mrelocatablele réadressage n'est pas supportéréadressage non permisréadressage non applicableréadressage hors limitedébordement de réadressagecompteur de répétition < 0; .fill ignoréle compteur de répétition ne peut être utilisé avec %sinstruction de répétition utilisée avec une instruction en mode non-registrele déplacement exigé n'a pas été donné dans la référence indirecteconflit de ressource (A%d)conflit de ressource (fanion C)conflit de ressource (fanion F)conflit de ressource (PSW)conflit de ressource (R%d)reste de la ligne ignorée; premier caractère ignoré est « %c »restauration sans sauvegardeobtenu de mips_ip(%s) insn_opcode = 0x%x
opérande de droite est un grand nombre; entier 0 assuméopérande de droite est un nombre flottant; entier 0 assuméror #imm n'est pas supportéerotation ne peut être que 0, 8, 16 ou 24arrondi vers le bas le premier opérande flottant vers un entier signéarrondi vers le bas le premier opérande flottant vers un entier non signérva sans symbolesuffixe s dans une instruction de comparaison est dépréciédébordement du décalage du code s3_PIC (max 16 bits signés)même type de préfixe utilisé deux foisl'indexe scalaire doit être constantindex scalaire hors limitele scalaire doit avoir un indexescalaire hors limite pour une instruction de multiplicationfacteur d'échelle invalide pour cette architecture; a besoin de cpu32 ou 68020 ou plusfacteur d'échelle de %d sans registre d'indexinstruction score3d.réadressage sdaoff() utilisé sur une instruction qui ne le supporte pasdeuxièmeseconde directive .ent trouvée avant la directive .endsecond opérande manquantsecond opérande doit être un 1second opérande de .insn n'est pas constante
le second registre devrait être plus grand que le premier registrele second registre devrait suivre le tiret dans la liste de registressection %s renommée plusieurs foisla section « %s » s'est terminée avec un bloc IT ouvert.section « %s » ayant l'alias « %s » n'est pas utiliséealignement de section doit être >= 4 octets pour garantir la sécurité de MULS/MULUchangement de section à partir de la paire BSPEC/ESPEC n'est pas supportésymboles de section sont déjà globauxrecherche jusqu'à la fin de .incbin a échoué « %s »écrasement de segment sur « %s » est inefficacele FPU choisi ne supporte pas l'instructionle processeur sélectionné n'a pas toutes les fonctionnalités de l'architecture sélectionnéele processeur sélectionné ne supporte pas la forme « A » de cette instructionle processeur choisi ne supporte pas le mode ARM « %s »le processeur choisi ne supporte pas les opcodes ARMle processeur choisi ne supporte pas l'extension DSPle processeur choisi ne supporte pas les opcodes THUMBle processeur choisi ne supporte pas le mode Thumb « %s »le processeur choisi ne supporte pas le mode Thumb-2 « %s »le processeur choisi ne supporte pas « %s »le processeur sélectionné ne supporte pas le registre spécialisé demandéformat de cible sélectionné « %s » inconnunuméro de séquence utilisé pour !tlsgd!%ldnuméro de séquence utilisé dans !tlsldm!%ldséquentielset peut uniquement utiliser le port RD comme sourceset: nombre n'est pas dans les bornes -2147483648..4294967295set: nombre n'est pas dans les bornes 0..4294967295l'utilisation de setend est déprécié avec ARMv8setsw: nombre n'est pas dans les bornes -2147483648..4294967295initialisation incorrecte des attributs de section de %sinitialisation incorrecte du type de section pour %ssetx: registre temporaire G0 illégalsetx: registre temporaire identique au registre de destinationla longueur du décalage n'est pas entre 0 et 63décalage par registre pas permis en mode thumbnombre de décalagesexpression de décalage attendul'expression de décalage est trop grandele décalage doit être constantdécalage pas permis pour un champ de bits immédiatopérateur de décalage attendudécalage hors limitevaleur de décalage supérieure à 3 pas permise en mode thumbles décalages dans les instructions CMP/MOV sont uniquement supportées dans la syntaxe unifiéebranchement short avec un décalage zéro: utiliser :windicateur de raccourci invalidedevrait avoir 1 ou 2 opérandesdevrait avoir deux opérandesdébordement de .word signé; commutation peut être trop grande; %ld à 0x%lxvaleur signée hors limiteles instructions simd opèrent sur des valeurs par paires (préfixe L)l'instruction simple occupe %u octets mais la limite de .bundle_align_mode est %utaille (%ld) hors limite, ignorétaille n'est pas 4 ou 6taille négative; .fill ignorétaille de « %s » est déjà %ld; n'a pas été changé en %ldescamotage (%ld) ou compte (%ld) invalide pour la taille du fichier (%ld)escamotage des préfixes sur cette instructionescamotage d'une instruction de 2 motsla pseudo instruction smi ne devrait pas utiliser une étiquette dans le champ immquelques symboles sont non définis; zéro assumésourceles unités source et adresse ne doivent pas être partagées pour ce mode d'adressageles incréments source et destination doivent correspondresource et destination doivent être différentsregistres source et destination doivent être dans des unités différentesopérande source doit être une adresse absolue de 16 bitsopérande source doit être un registre de 8 bitsregistre source doit être dans l'unité de déclenchementregistre source doit être r1registre source identique à la base de réécriture arrièrele registre source devrait avoir un numéro pairles registres source devraient avoir un numéro pairsource1 et dest doivent être le même registreallocation d'espace trop complexe dans la section absolueallocation d'espace trop complexe dans la section communesparc convert_frag
instruction spéciale de gauche « %s » écrase l'instruction « %s » du conteneur de droiteposition spécifiée n'était pas alignée TETRAenregistrement spill_mask non implémenté.spu convert_frag
opérandes parasites; (%d opérandes/instructions au maximum)l'instruction st/ld offset 23 a été désactivée.la disposition de la trame de pile ne correspond pas à la routine de personnalitédisposition de la trame de pile trop complexe pour le dérouleurincrément de pile doit être un multiple de 4le décalage du pointeur de pile est trop grand pour la routine de personnalitépréfixe « %s » autonomeadresse de départ non supportéeétrange hauteur de papier, initialisé sans format« \ » superflule pas doit être un multiple de 64, les 6 bits inférieurs sont ignoréspas de 2 pas disponible quand la taille de l'élément est 8chaîne trop grande (%lu octets)chaînes doivent être placées dans une sectionvaleur de sous-code trouvée alors que l'opcode n'est pas égal à 0x03supporter l'interaction ARM/Thumbswp{b} est déprécié pour ARMv6 et ARMv7swp{b} est obsolète pour ARMv8 et suivantssymbole « %s » est indéfini; zéro assuméle symbole %s est dans une section différentele symbole %s est faible et pourrait être remplacé plus tardsymbole « %s » déjà définisymbole « %s » ayant l'alias « %s » n'est pas utilisésymbole « %s » déjà définisymbole « %s » ne peut être à la fois weak et commonsymbole « %s » est déjà définisymbole « %s » est déjà défini comme « %s »/%s%ldsymbole en tant que registre de destinationboucle de définition de symbole rencontrée à « %s »symbole dans .toc ne concorde avec aucun .tcnom de symbole pas reconnu dans la locale actuelledébordement lors du calcul de la taille du symboletype de symbole « %s » n'est supporté que par les cibles GNU et FreeBSDtype de symbole « %s » n'est supporté que par les cibles GNUsymbole%dsymbole+offset non supporté dans le got tlsopérande symbolique pas permissymboles assignés avec .asg doivent débuter avec une lettresymboles assignés avec .eval doivent débuter avec une lettreerreur de syntaxeerreur de syntaxe dans .startof. ou .sizeof.erreur de syntaxe dans @(disp,[Rn, gbr, pc])erreur de syntaxe dans @(r0,...)erreur de syntaxe dans @(r0...)erreur de syntaxe dans la directive de contrôle structuréeerreur de syntaxe: code de condition inattenduerreur de syntaxe: attendu « ] », obtenu « %c »erreur de syntaxe: spécificateur de table d'entrées « %s » invalideerreur de syntaxe: registre inattenduerreur de syntaxe: registre système inattenduerreur de syntaxe: valeur manquante avant le nom du registreerreur de syntaxe: registre vectoriel inattenduerreur de syntaxes; « ) » n'est pas permis icierreur de syntaxe; fin de ligne, attendait « %c »erreur de syntaxe: « , » attendueerreur de syntaxe; obtenu « %c », attendait « %c »erreur de syntaxe; « ( » manquante après le déplacementerreur de syntaxe: « ) » manquante après le registre de basele nom de registre système « %s » est déprécié et pourrait être supprimé dans une version ultérieureregistres systèmes ne peuvent être inclus dans la listeétiquette non repérée pour le .tag %scible de l'instruction %s doit être une étiquettecible hors limiteréadressage tdaoff() utilisé sur une instruction qui ne le supporte pascommutateur temporaire pour la vidangetexte de l'étiquette « %s » aligné sur une frontière impairel'architecture %d bits %s ne supporte pas l'extension « %s »le nom %s « %s » est trop long (maximum 16 caractères)le format de fichier XCOFF ne supporte pas des sections arbitrairesl'extension « %s » requiert %s%d à la révision %d ou plusl'extension « %s » requiert des FPR 64 bitsl'extension « %s » a été retirée dans %s%d révision %dle premier opérande de « %s » doit être « %s%s »le dernier opérande de « %s » doit être « %s%s »le nombre de .indirect_symbols définis dans la section %s ne correspond pas au nombre attendu (%d définis, %d attendus)l'offset 0x%08lX n'est pas représentableles seuls suffixes valides ici sont « (plt) » et « (tlscall) »l'offset immédiat facultatif ne peut être que zérole registre source ne doit pas être $0le registre source ne doit pas être $31l'option spécifiée n'est pas acceptée dans ISBle type de réadressage spécifié n'est pas permis avec un registre 32 bitsle type de réadressage spécifié n'est pas permis pour MOVKla moitié supérieure d'un registre FP/SIMD 128 bits est attenduele type de %s est trop complexe; il sera simplifiél'utilisation de -mvle requiert -a32.l'utilisation de -mvle requiert un grand boutiste.L'instruction pour passer la main %s peut ne pas être dans la plage de délai.il n'y a pas de tailles de réadressages relatifs au PCil n'y a pas de réadressage non signé relative au PCtroisièmeCe DS n'est pas encore supportéece mode d'adressage n'est pas applicable pour l'opérande de destinationce mode d'adressage requiert une réécriture du registre de basece réadressage de groupe n'est pas permis sur cette instructioncette instruction n'accepte pas un accumulateurcette instruction n'accepte pas un immédiatcette instruction ne supporte pas l'indexagecette instruction requiert un adresse post indexéecette instruction ne va pas réécrire le registre de basecette instruction va réécrire le registre de basece modificateur de réadressage n'est pas permis sur cette instructioncette chaîne ne peut pas contenir « \0 »ce type de registre ne peut pas être indexél'instruction conditionnelle thumb devrait être dans le bloc ITtrop peu d'opérandestrop de !literal!%ld pour %strop d'entrées .dimtrop d'entrées .sizetrop de registres GREG alloués (maximum %d)trop d'instructions IVC2 à empaqueter ensemblestrop d'instructions IVC2 à empaqueter avec une instruction core 16 bitstrop d'instructions IVC2 à empaqueter avec une instruction core 32 bitstrop d'argumentstrop de correctifstrop d'instructions dans le paquet d'exécutiontrop de lda insns pour !gpdisp!%ldtrop de ldah insns pour !gpdisp!%ldtrop de lituse insns pour !lituse_tlsgd!%ldtrop de lituse insns pour !lituse_tlsldm!%ldtrop de références mémoires pour « %s »trop d'opérandestrop d'opérandes (%d) pour « %s »; attendu %dtrop d'opérandes dans l'instructiontrop d'opérandes à « %.*s »trop d'arguments positionnelstrop de registres dans la liste des registres vectorielstrop de « st_End »trop de suffixestrop d'opcodes unwindtrop d'opcodes unwind pour la routine de personnalité 0trop d'instructions unwindtraduction de bgeni en movitraduction de bmaski en movitraduction de mgeni en movitraduction en « %s %s%s »traduction en « %s %s%s,%s%s »traduction en « %sp »exception par trappe non supportée sur ISA 1tentative d'initialisation d'un symbole non reconnu : %s
fichier « %s » tronqué, %ld de %ld octets lusdeux pseudo-op .function sans .ef intermédiairetype de réadressage %d fait ?
mauvaise concordance de type dans la liste des registres vectorielsle spécificateur de type a le mauvais nombre de partiestypes spécifiés à la fois dans la mnémonique et les opérandesincapable de calculer les instructions ADRL pour le décalage PC de 0x%lximpossible de produire l'opcode unwind pour le décalage du pointeur de trameimpossible de produire l'opcode unwind pour le registre du pointeur de trame %dimpossible de produire l'opcode unwind pour le registre %dimpossible de repérer l'emplacement du fichier à inclure: %simpossible d'empaqueter %s de lui-même ?impossible de réintroduire le fichier dans le tampon : %s
impossible de répéter insn %sne peut résoudre l'expressionimpossible de rétablir l'adresse de retour à partir du registre précédemment rétabliincapable d'élargir l'instructioncible de branchement non alignée: %d octets à 0x%lxdonnées non alignées sur une position absolue ne sont pas supportéesinstruction d'entrée pas alignéeboucle non alignée: %d octets à 0x%lxregistre non alignénuméro de fichier %ld non assignécrochets non pairés dans l'opérande %d.parenthèses non pairées dans l'opérande %d.« ( » non ferméecorrectif indécodableinstruction indécodable dans le fragment d'instructioncombinaison d'opérandes indéfinielabel local « %s » non définisymbole « %s » indéfini dans le réadressage PCRsymbole non défini %s utilisé comme valeur immédiatesymbole indéfini pour l'opcode « %s »correctif %s inattendudirective .cantunwind inattenduedirective .handlerdata inattenduedirective .unwind_movsp inattenduetype de réadressage 12-bits inattendutype de réadressage 18-bits inattenduréadressage TLS inattendu« " »  inattendue dans l'expressionmode d'adressage inattendu pour %sbit inattendu après APSRcaractère « %c » inattendu dans la taille d'élémentcaractère « %c » inattendu dans le spécificateur de typecaractères inattendus après l'instructionvirgule inattendue après le nom de mnémonique « %s » — « %s »virgule inattendue avant l'opérande facultatif omisfin inattendue du fichier dans irp ou irpcfin inattendue du fichier dans la définition de macro « %s »fin de ligne inattenduecorrectif inattenduregistre inattendu dans l'opérande immédiatinformations de taille de section inattenduesopérateur de décalage inattenduclasse de stockage inattendue %d%d non traité
instruction CFA non gérée pour le unwind (%d)correctif de réadressage local %s non traitécode d'opérande %d non gérétype de réadressage non traité %snon traité: .proc %s,%dopcode non implémenté « %s »suffixe de réadressage non implémentésegment %s non implémenté dans l'opérandemodificateur d'expression toc32 non implémentémodificateur d'expression toc64 non implémentéexpression désindexée utilisée dans une instruction de préchargementinconnuargument de -mpid= inconnu « %s »sous directive .loc inconnue « %s »version EABI inconnue « %s »
DSP inconnu « %s »caractère %c inconnu pour le préfixe DSP %sEABI inconnue « %s »
configuration FPU inconnue « %s »
niveau ISA inconnu %sISA ou architecture inconnue %sMCU inconnue: %s
abi « %s » inconnue
mode d'adressage inconnu %smode d'adressage inconnu pour l'opérande %snom d'architecture inconnu « %s »
extension d'architecture inconnue « %s »architecture inconnuearchitecture inconnue %sarchitecture inconnue « %s »architecture inconnue « %s »
extension d'architecture inconnue « %s »
argument inconnu pour .usepvligne de base inconnue « %s »
code de condition inconnue: %scontrainte inconnue « %c »cpu inconnu « %s »CPU par défaut inconnu = %s, système d'exploitation = %sdirective inconnueéchappement inconnu « \%c » dans la chaîne; ignorétype d'exécution inconnue passé à write_2_short()expression inconnue dans l'opérande %sexpression inconnue dans l'opérande %s. Utiliser #llo() #lhi() #hlo() #hhi() ABI virgule flottante inconnue « %s »
format de virgule flottante inconnu « %s »
mnémonique virgule flottante inconnue : « %s »caractère inconnu pour le préfixe virgule flottantetype de virgule flottante inconnu « %c »fpu inconnu « %s »réadressage de groupe inconnumode IT implicite « %s » inconnu, devrait être arm, thumb, always ou never.instruction inconnue « %s »interruption %s inconnuemnémonique inconnue « %s » — « %s »mnémonique inconnue : « %s »opcode inconnuopcode inconnu « %s »opcode inconnu %sopcode inconnu « %s »opcode inconnu « %s »opcode ou nom de format inconnu « %s »opcode inconnu: %sopcode inconnu « %s »opérande inconnu %sdécompte d'opérande inconnuopérande de décalage inconnue: %x
opérande inconnu pour .archopérateur %s inconnu. Voulez-vous dire X(Rn) ou #[hl][hl][oi](CONST) ?attribut de section « %s » inconnu ou invalidetype de section « %s » inconnu ou invalidenom de champ PSTATE inconnu ou manquantnom d'opération inconnu ou manquantnom de registre système inconnu ou invalideparamètre inconnu après la directive .SECTION: %stype de procédure inconnuefanion de profilage inconnu est ignoré.pseudo-op inconnu:  « %s »registre %s inconnuregistre « %s » inconnu -- .req ignoréalias de registre « %s » inconnuréadressage inconnu (%u)modificateur de réadressage inconnuattribut de section inconnu %sattribut de section inconnu « %c »classe de suffix inconnusyntaxe inconnue de format de caractère « %c »function définie par l'utilisateur %s inconnueopération vectorielle inconnue : « %s »opérande inconnu/incorrect« [ » non pairédirective end non pairéetype de CPU RX %s non reconnu»valeur d'alignement non reconnue dans la directive .SECTION: %sargument non reconnu à l'option -mcpu « %s »type de cpu non reconnu « %s »instruction %s non reconnuemodificateur de taille d'instruction .%c non reconnuversion sur %d bits inconnue de l'opcode microMIPStype .linkonce non reconnu « %s »attribut .section non reconnu: a,e,w,x,M,S,G,T attendufanion CPS non reconnucaractères non reconnus à la fin du traitement parallèle insnCPU par défaut non reconnu « %s »nom de l'émulation non reconnu « %s »option fopt non reconnueopcode non reconnuopcode non reconnu : « %s »option « %s » non reconnueoption non reconnue -%c%spseudo instruction %s non reconnuenom de registre non reconnu « %s »type de réadressage non reconnusuffixe de réadressage non reconnuattribut de section non reconnucommande de section n'est pas reconnue « %s »type de section non reconnnutype de section non reconnu « %s »type de stab non reconnu « %c »suffixe de symbole non reconnutype de symbole non reconnu « %s »mode de syntaxe « %s » non reconnucompteur de répétition ne peut être résolu ou est non positif; utilise 1expression non résolue qui doit être résoluene peut résoudre le symbole cible de boucle: %sregistre non décalé requisvaleur non signée hors limitetaille de réadressage BFD %d non supportéetaille de réadressage BFD non supportée %utype de DC non supportéréférence relative au PC non supportée pour une section différentealignement non supportéalignement non supporté pour l'instructiondiffusion non supportévaleur d'octet non supportée; utiliser un suffixe différentconstante non supportée dans un réadressagetaille de constante %d non supportée
taille du correctif %d non supportéefanion %i non supporté dans la directive de lignecorrectif fptr non supportétaille du correctif fptr %d non supportéeinstruction « %s » non supportéemasquage non supportéeréadressage non supportéréadressage non supporté vers %stype de réadressage non supporté pour un décalage de champ DStype de réadressage non supportéattribut de section non supporté « %c »attribut de section non supporté — « a »arrondi/sae statique non supportésyntaxe non supportéeutilisation non supporté de %sutilisation non supporté de .ehwordutilisation non supportée de .gpdwordutilisation non supporté de .gpwordtaille de variable ou valeur de remplissage non supportéeregistre d'index vectoriel non supporténon supporté avec les mnémoniques Intelchaîne non terminéechaîne non terminée; saut de ligne inséré« until » sans « repeat »opcode unwind trop longla trame déroulée a une taille négativepointeur de pile déroulé n'est pas aligné sur un mot doubleutiliser -march=armv2utiliser -march=armv2autiliser -march=armv3utiliser -march=armv3mutiliser -march=armv4utiliser -march=armv4tutiliser -march=armv5utiliser -march=armv5tutiliser -march=armv5teutiliser -mcpu=allutiliser -mcpu=arm1utiliser -mcpu=arm2utiliser -mcpu=arm250utiliser -mcpu=arm3utiliser -mcpu=arm6utiliser -mcpu=arm600utiliser -mcpu=arm610utiliser -mcpu=arm620utiliser -mcpu=arm7utiliser -mcpu=arm70utiliser -mcpu=arm700utiliser -mcpu=arm700iutiliser -mcpu=arm710utiliser -mcpu=arm7100utiliser -mcpu=arm710cutiliser -mcpu=arm710tutiliser -mcpu=arm720utiliser -mcpu=arm720tutiliser -mcpu=arm740tutiliser -mcpu=arm7500utiliser -mcpu=arm7500feutiliser -mcpu=arm7dutiliser -mcpu=arm7diutiliser -mcpu=arm7dmutiliser -mcpu=arm7dmiutiliser -mcpu=arm7mutiliser -mcpu=arm7tdmiutiliser -mcpu=arm8utiliser -mcpu=arm810utiliser -mcpu=arm9utiliser -mcpu=arm920utiliser -mcpu=arm940utiliser -mcpu=arm9tdmiutiliser -mcpu=iwmmxtutiliser -mcpu=strongarmutiliser -mcpu=strongarm110utiliser -mcpu=strongarm1100utiliser -mcpu=strongarm1110utiliser -mcpu=xscaleutiliser -mfpu=fpa10utiliser -mfpu=fpa11utiliser -mfpu=fpeutilisez .code16 pour assurer un mode d'adressage correctutiliser soit -mfpu=softfpa ou -mfpu=softvfputiliser le pointeur de tramel'utilisation de .indirect_symbols requiert « -dynamic »l'utilisation de PC dans cette instruction est dépréciéeutilise des vieux et nouveaux styles d'options pour définir le type de CPUutilise des vieux et nouveaux styles d'options pour définir le type de FPUutilisation de r13 est obsolèteutilisation de r15 dans le blx en mode ARM n'est pas très utileutilisation de r15 dans le bx en mode ARM n'est pas très utileutilisation de r15 dans le bxj n'est pas très utileutiliser la vérification de la taille de la pilea utilisé $%u avec « .set at=$%u »a utilisé $at sans « .set noat »utilise utilise « %s%s » au lieu de « %s%s» en raison du suffixe « %c »utilise un champ de bits dont la largeur est zérospécificateurs petit/gros boutistes possibles sont be ou levaleur %d est hors limite. Utiliser #lo() ou #hi()valeur %ld hors limitevaleur 0x%I64x tronquée à 0x%I64xvaleur 0x%llx tronquée à 0x%llxvaleur 0x%lx tronquée à 0x%lxvaleur 0x%x hors de la limite étendue.valeur pas dans la gamme [-0xffffffff, 0xffffffff]valeur pas dans la gamme [0, 0x7fffffff]valeur pas dans la gamme [0, 0xffffffff]valeur de %ld hors de l'étendue de décalage sur un octet.valeur de %ld hors de l'étendue de décalage sur un double mot.valeur de %ld hors de l'étendue de décalage sur un mot.Valeur de %ld trop grande pour un branchement de 16 bitsValeur de %ld trop grande pour un branchement de 8 bitsvaleur de %s est trop grande pour le champ de %d octets à %svaleur hors limitevaleur hors limite: 0x%xvaleur stockée pour r%d est INCONNUEvaleur trop grande pour un champ de 1 octetvaleur trop grande pour un champ de 2 octetsvaleur trop grande pour entrer dans %d bitsl'élément d'un vecteur doit être une constanteregistre vectoriel attendutype vectoriel attendumémoire virtuelle épuiséele groupe vliw doit avoir une instruction core et une instruction copro.avertissement: symbole %s n'a pas de csectles suffixes de largeurs sont invalides en mode ARMles suffixes de largeur sont invalides en mode ARM -- « %s »mot de NOP ajouté entre « word multiply » et « 16- bits multiply »mot de NOP ajouté entre « word multiply » et « load »réécriture (!) doit être utilisée pour VLDMDB et VSTMDBréécriture arrière du registre de base est IMPRÉVISIBLEréécriture du registre de base en étant dans une liste de registres est IMPRÉVISBLEréécriture utilisée dans une instruction de préchargementla valeur de réécriture devrait être une constante immédiatel'écriture ou la modification # est imprévisibleécrire dans APSR sans spécifier de bitmask est réprouvénombre d'opérandes erronémauvais nombre d'opérandes pour « %s »mauvais registre dans la liste des registres en virgule flottantesecond argument erroné dans .cfi_lsdasecond argument erroné dans .cfi_personalityinstruction de mauvaise taille dans un slot d'un branchement de %u bits différétroisième argument erroné dans .cfi_val_encoded_addréchec xtensa-isa: %svous ne pouvez pas utiliser « pop %scs »vous ne pouvez spécifier qu'un type uniquevous devez utiliser une directive hi/lo ou une macro 16 bits pour charger une valeur 16 bit.réadressage zdaoff() utilisé sur une instruction qui ne le supporte paszéro assumé pour l'expression manquantele fanion zéro n'est pas valide pour cette instructionzéro utilisé comme valeur immédiate{entrée standard}

Zerion Mini Shell 1.0